/dports/devel/arduino-core/Arduino-b439a77/hardware/arduino/avr/cores/arduino/ |
H A D | WInterrupts.c | 144 #elif defined(MCUCR) && defined(ISC00) && defined(GICR) in attachInterrupt() 145 MCUCR = (MCUCR & ~((1 << ISC00) | (1 << ISC01))) | (mode << ISC00); in attachInterrupt() 147 #elif defined(MCUCR) && defined(ISC00) && defined(GIMSK) in attachInterrupt() 148 MCUCR = (MCUCR & ~((1 << ISC00) | (1 << ISC01))) | (mode << ISC00); in attachInterrupt() 159 #elif defined(MCUCR) && defined(ISC10) && defined(ISC11) && defined(GICR) in attachInterrupt() 160 MCUCR = (MCUCR & ~((1 << ISC10) | (1 << ISC11))) | (mode << ISC10); in attachInterrupt() 162 #elif defined(MCUCR) && defined(ISC10) && defined(GIMSK) && defined(GIMSK) in attachInterrupt() 163 MCUCR = (MCUCR & ~((1 << ISC10) | (1 << ISC11))) | (mode << ISC10); in attachInterrupt() 174 #elif defined(MCUCR) && defined(ISC20) && defined(ISC21) && defined(GICR) in attachInterrupt() 175 MCUCR = (MCUCR & ~((1 << ISC20) | (1 << ISC21))) | (mode << ISC20); in attachInterrupt() [all …]
|
/dports/devel/avr-libc/avr-libc-2.0.0/include/avr/ |
H A D | sleep.h | 156 #define _SLEEP_CONTROL_REG MCUCR 168 …MCUCR = ((MCUCR & ~_BV(SM1)) | ((mode) == SLEEP_MODE_PWR_DOWN || (mode) == SLEEP_MODE_PWR_SAVE ? _… 178 MCUCR = ((MCUCR & ~_BV(SM1)) | ((mode) == SLEEP_MODE_IDLE ? 0 : _BV(SM1))); \ 342 #define BOD_CONTROL_REG MCUCR
|
/dports/devel/asl/asl-current/include/avr/ |
H A D | regtn112.inc | 17 MCUCR port 0x35 ; MCU Control Register 18 SM avrbit MCUCR,4 ; Sleep Mode Select 19 SE avrbit MCUCR,5 ; Sleep Mode Enable 47 PUD avrbit MCUCR,6 ; Pull-Up Disable 68 ; bits in MCUCR 69 ISC00 avrbit MCUCR,0 ; Interrupt Sense Control 0 70 ISC01 avrbit MCUCR,1
|
H A D | reg4414.inc | 25 MCUCR port 0x35 ; MCU General Control Register 26 SM avrbit MCUCR,4 ; Choose Idle/Power Down Mode 27 SE avrbit MCUCR,5 ; Enable Sleep Mode 28 SRW avrbit MCUCR,6 ; Wait State Selection External SRAM 29 SRE avrbit MCUCR,7 ; Enable External SRAM 66 ISC00 avrbit MCUCR,0 ; External Interrupt 0 Sense Control 67 ISC01 avrbit MCUCR,1 68 ISC10 avrbit MCUCR,2 ; External Interrupt 1 Sense Control 69 ISC11 avrbit MCUCR,3
|
H A D | reg8515.inc | 25 MCUCR port 0x35 ; MCU General Control Register 26 SM avrbit MCUCR,4 ; Choose Idle/Power Down Mode 27 SE avrbit MCUCR,5 ; Enable Sleep Mode 28 SRW avrbit MCUCR,6 ; Wait State Selection External SRAM 29 SRE avrbit MCUCR,7 ; Enable External SRAM 66 ISC00 avrbit MCUCR,0 ; External Interrupt 0 Sense Control 67 ISC01 avrbit MCUCR,1 68 ISC10 avrbit MCUCR,2 ; External Interrupt 1 Sense Control 69 ISC11 avrbit MCUCR,3
|
H A D | reg1200.inc | 25 MCUCR port 0x35 ; MCU General Control Register 26 SM avrbit MCUCR,4 ; Choose Idle/Powerdown Mode 27 SE avrbit MCUCR,5 ; Enable Sleep Mode 52 ISC00 avrbit MCUCR,0 ; External Interrupt 0 Sense Control 53 ISC01 avrbit MCUCR,1
|
H A D | reg2323.inc | 25 MCUCR port 0x35 ; MCU General Control Register 26 SM avrbit MCUCR,4 ; Choose Idle/Powerdown Mode 27 SE avrbit MCUCR,5 ; Enable Sleep Mode 56 ISC00 avrbit MCUCR,0 ; External Interrupt 0 Sense Control 57 ISC01 avrbit MCUCR,1
|
H A D | reg2313.inc | 25 MCUCR port 0x35 ; MCU General Control Register 26 SM avrbit MCUCR,4 ; Choose Idle/Powerdown Mode 27 SE avrbit MCUCR,5 ; Enable Sleep Mode 60 ISC00 avrbit MCUCR,0 ; External Interrupt 0 Sense Control 61 ISC01 avrbit MCUCR,1 62 ISC10 avrbit MCUCR,2 ; External Interrupt 1 Sense Control 63 ISC11 avrbit MCUCR,3
|
H A D | regm8.inc | 25 MCUCR port 0x35 ; MCU General Control Register 26 SE avrbit MCUCR,7 ; Sleep Enable 27 SM2 avrbit MCUCR,6 ; Sleep Mode Select 28 SM1 avrbit MCUCR,5 29 SM0 avrbit MCUCR,4 81 ; bits in MCUCR 82 ISC00 avrbit MCUCR,0 ; External Interrupt 0 Sense Control 83 ISC01 avrbit MCUCR,1 84 ISC10 avrbit MCUCR,2 ; External Interrupt 1 Sense Control 85 ISC11 avrbit MCUCR,3
|
H A D | regm8515.inc | 26 MCUCR port 0x35 ; MCU General Control Register 27 SM1 avrbit MCUCR,4 28 SE avrbit MCUCR,5 ; Sleep Enable 29 SRW10 avrbit MCUCR,6 ; wait State Select 30 SRE avrbit MCUCR,7 ; Enable External SRAM 96 ISC00 avrbit MCUCR,0 ; External Interrupt 0 Sense Control 97 ISC01 avrbit MCUCR,1 98 ISC10 avrbit MCUCR,2 ; External Interrupt 1 Sense Control 99 ISC11 avrbit MCUCR,3
|
H A D | regm16.inc | 25 MCUCR port 0x35 ; MCU General Control Register 26 SE avrbit MCUCR,7 ; Sleep Enable 27 SM2 avrbit MCUCR,6 ; Sleep Mode Select 28 SM1 avrbit MCUCR,5 29 SM0 avrbit MCUCR,4 92 ; bits in MCUCR 93 ISC00 avrbit MCUCR,0 ; External Interrupt 0 Sense Control 94 ISC01 avrbit MCUCR,1 95 ISC10 avrbit MCUCR,2 ; External Interrupt 1 Sense Control 96 ISC11 avrbit MCUCR,3
|
H A D | regm32.inc | 25 MCUCR port 0x35 ; MCU General Control Register 26 SE avrbit MCUCR,7 ; Sleep Enable 27 SM2 avrbit MCUCR,6 ; Sleep Mode Select 28 SM1 avrbit MCUCR,5 29 SM0 avrbit MCUCR,4 92 ; bits in MCUCR 93 ISC00 avrbit MCUCR,0 ; External Interrupt 0 Sense Control 94 ISC01 avrbit MCUCR,1 95 ISC10 avrbit MCUCR,2 ; External Interrupt 1 Sense Control 96 ISC11 avrbit MCUCR,3
|
H A D | regm323.inc | 25 MCUCR port 0x35 ; MCU General Control Register 26 SM0 avrbit MCUCR,4 27 SM1 avrbit MCUCR,5 28 SM2 avrbit MCUCR,6 ; Sleep Mode Select 29 SE avrbit MCUCR,7 ; Sleep Enable 99 ; bits in MCUCR 100 ISC00 avrbit MCUCR,0 ; External Interrupt 0 Sense Control 101 ISC01 avrbit MCUCR,1 102 ISC10 avrbit MCUCR,2 ; External Interrupt 1 Sense Control 103 ISC11 avrbit MCUCR,3
|
H A D | regtn15.inc | 25 MCUCR port 0x35 ; MCU Control Register 26 SM0 avrbit MCUCR,3 ; Sleep Mode Select 27 SM1 avrbit MCUCR,4 28 SE avrbit MCUCR,5 ; Sleep Mode Enable 53 PUD avrbit MCUCR,6 ; Pull-Up Disable 74 ISC00 avrbit MCUCR,0 ; Interrupt Sense Control 0 75 ISC01 avrbit MCUCR,1
|
H A D | regm8535.inc | 25 MCUCR port 0x35 ; MCU General Control Register 26 SM0 avrbit MCUCR,4 ; Sleep Mode Select 27 SM1 avrbit MCUCR,5 28 SE avrbit MCUCR,6 ; Sleep Enable 29 SM2 avrbit MCUCR,7 84 ISC00 avrbit MCUCR,0 ; External Interrupt 0 Sense Control 85 ISC01 avrbit MCUCR,1 86 ISC10 avrbit MCUCR,2 ; External Interrupt 1 Sense Control 87 ISC11 avrbit MCUCR,3
|
H A D | reg8534.inc | 25 MCUCR port 0x35 ; MCU General Control Register 26 SM avrbit MCUCR,4 ; Choose Idle/Power-Down Mode 27 SE avrbit MCUCR,5 ; Enable Sleep Mode 57 ISC0 avrbit MCUCR,0 ; External Interrupt 0 Sense Control 58 ISC1 avrbit MCUCR,2 ; External Interrupt 1 Sense Control
|
H A D | regxx33.inc | 17 MCUCR port 0x35 ; MCU General Control Register 18 SM avrbit MCUCR,4 ; Choose Idle/Power Down Mode 19 SE avrbit MCUCR,5 ; Enable Sleep Mode 63 ISC00 avrbit MCUCR,0 ; External Interrupt 0 Sense Control 64 ISC01 avrbit MCUCR,1 65 ISC10 avrbit MCUCR,2 ; External Interrupt 1 Sense Control 66 ISC11 avrbit MCUCR,3
|
H A D | reg8535.inc | 25 MCUCR port 0x35 ; MCU General Control Register 26 SM avrbit MCUCR,4 ; Choose Idle/Power-Down Mode 27 SE avrbit MCUCR,5 ; Enable Sleep Mode 74 ; bits in MCUCR 75 ISC00 avrbit MCUCR,0 ; External Interrupt 0 Sense Control 76 ISC01 avrbit MCUCR,1 77 ISC10 avrbit MCUCR,2 ; External Interrupt 1 Sense Control 78 ISC11 avrbit MCUCR,3
|
H A D | regtn13.inc | 25 MCUCR port 0x35 ; MCU General Control Register 26 SM0 avrbit MCUCR,3 ; Sleep Mode Select 27 SM1 avrbit MCUCR,4 28 SE avrbit MCUCR,5 ; Sleep Enable 73 PUD avrbit MCUCR,6 ; Pull-Up Disable 111 ISC00 avrbit MCUCR,0 ; External Interrupt 0 Sense Control 112 ISC01 avrbit MCUCR,1
|
H A D | regtn26.inc | 25 MCUCR port 0x35 ; MCU General Control Register 26 SM0 avrbit MCUCR,3 ; Sleep Mode Select 27 SM1 avrbit MCUCR,4 28 SE avrbit MCUCR,5 ; Sleep Enable 57 PUD avrbit MCUCR,6 ; Pul-Up Disable 81 ISC00 avrbit MCUCR,0 ; External Interrupt 0 Sense Control 82 ISC01 avrbit MCUCR,1
|
H A D | reg4434.inc | 25 MCUCR port 0x35 ; MCU General Control Register 26 SM avrbit MCUCR,4 ; Choose Idle/Power Down Mode 27 SE avrbit MCUCR,5 ; Enable Sleep Mode 74 ISC00 avrbit MCUCR,0 ; External Interrupt 0 Sense Control 75 ISC01 avrbit MCUCR,1 76 ISC10 avrbit MCUCR,2 ; External Interrupt 1 Sense Control 77 ISC11 avrbit MCUCR,3
|
H A D | regtn43u.inc | 25 MCUCR port 0x35 ; MCU General Control Register 26 BODSE avrbit MCUCR,2 ; BOD Sleep 27 SM0 avrbit MCUCR,3 ; Sleep Mode Select 28 SM1 avrbit MCUCR,4 29 SE avrbit MCUCR,5 ; Sleep Enable 30 BODS avrbit MCUCR,7 ; BOD Sleep Enable 84 PUD avrbit MCUCR,6 ; Pull-Up Disable 127 ISC00 avrbit MCUCR,0 ; External Interrupt 0 Sense Control 128 ISC01 avrbit MCUCR,1
|
H A D | regm161.inc | 25 MCUCR port 0x35 ; MCU General Control Register 26 SM1 avrbit MCUCR,4 27 SE avrbit MCUCR,5 ; Sleep Enable 28 SRW10 avrbit MCUCR,6 ; Wait State Select 29 SRE avrbit MCUCR,7 ; Enable External SRAM 94 ISC00 avrbit MCUCR,0 ; External Interrupt 0 Sense Control 95 ISC01 avrbit MCUCR,1 96 ISC10 avrbit MCUCR,2 ; External Interrupt 1 Sense Control 97 ISC11 avrbit MCUCR,3
|
H A D | regm163.inc | 25 MCUCR port 0x35 ; MCU General Control Register 26 SM0 avrbit MCUCR,4 ; Sleep Mode Select 27 SM1 avrbit MCUCR,5 28 SE avrbit MCUCR,6 ; Sleep Enable 87 ISC00 avrbit MCUCR,0 ; External Interrupt 0 Sense Control 88 ISC01 avrbit MCUCR,1 89 ISC10 avrbit MCUCR,2 ; External Interrupt 1 Sense Control 90 ISC11 avrbit MCUCR,3
|
/dports/comms/uhd/uhd-90ce6062b6b5df2eddeee723777be85108e4e7c7/firmware/octoclock/bootloader/ |
H A D | main.c | 232 MCUCR = (1<<IVCE); in main() 233 MCUCR = (1<<IVSEL); in main() 286 MCUCR = (1<<IVCE); in main() 287 MCUCR = 0; in main()
|