/dports/x11-drivers/xf86-video-intel/xf86-video-intel-31486f40f8e8f8923ca0799aea84b58799754564/xvmc/shader/mc/ |
H A D | block_clear.g4i | 30 add (1) g2.8<1>UD g76.8<1,1,1>UD 0UD{align1}; 32 add (1) g2.8<1>UD g2.8<1,1,1>UD 32UD {align1}; 34 add (1) g2.8<1>UD g2.8<1,1,1>UD 32UD {align1}; 36 add (1) g2.8<1>UD g2.8<1,1,1>UD 32UD {align1}; 38 add (1) g2.8<1>UD g2.8<1,1,1>UD 32UD {align1}; 40 add (1) g2.8<1>UD g2.8<1,1,1>UD 32UD {align1}; 42 add (1) g2.8<1>UD g2.8<1,1,1>UD 32UD {align1}; 44 add (1) g2.8<1>UD g2.8<1,1,1>UD 32UD {align1}; 46 add (1) g2.8<1>UD g2.8<1,1,1>UD 32UD {align1}; 48 add (1) g2.8<1>UD g2.8<1,1,1>UD 32UD {align1}; [all …]
|
H A D | field_forward_igd.g4a | 11 mov (8) g82.0<1>UD g31.0<8,8,1>UD {align1}; 20 (f0) add (1) g115.4<1>UD g115.4<1,1,1>UD 1UD {align1}; 26 mov (8) g58.0<1>UD g32.0<8,8,1>UD {align1}; 27 mov (8) g60.0<1>UD g33.0<8,8,1>UD {align1}; 28 mov (8) g62.0<1>UD g34.0<8,8,1>UD {align1}; 29 mov (8) g64.0<1>UD g35.0<8,8,1>UD {align1}; 30 mov (8) g66.0<1>UD g36.0<8,8,1>UD {align1}; 40 (f0) add (1) g115.4<1>UD g115.4<1,1,1>UD 1UD {align1}; 55 shr (2) g31.0<1>UD g31.0<2,2,1>UD 1UD {align1}; 61 (f0) add (1) g115.4<1>UD g115.4<1,1,1>UD 1UD {align1}; [all …]
|
H A D | field_backward_igd.g4a | 11 mov (8) g82.0<1>UD g31.0<8,8,1>UD {align1}; 20 (f0) add (1) g115.4<1>UD g115.4<1,1,1>UD 1UD {align1}; 26 mov (8) g58.0<1>UD g32.0<8,8,1>UD {align1}; 27 mov (8) g60.0<1>UD g33.0<8,8,1>UD {align1}; 28 mov (8) g62.0<1>UD g34.0<8,8,1>UD {align1}; 29 mov (8) g64.0<1>UD g35.0<8,8,1>UD {align1}; 30 mov (8) g66.0<1>UD g36.0<8,8,1>UD {align1}; 40 (f0) add (1) g115.4<1>UD g115.4<1,1,1>UD 1UD {align1}; 55 shr (2) g31.0<1>UD g31.0<2,2,1>UD 1UD {align1}; 61 (f0) add (1) g115.4<1>UD g115.4<1,1,1>UD 1UD {align1}; [all …]
|
/dports/graphics/libosmesa-gallium/mesa-21.3.6/src/intel/tools/tests/gen7/ |
H A D | and.asm | 1 and(1) g11<1>UD g0.2<0,1,0>UD 0x007f0000UD { align1 1N }; 2 and(1) g12.2<1>UD g0.2<0,1,0>UD 0x0000f000UD { align1 WE_all 1N }; 3 and(8) g13<1>UD g6<0>UD g5.4<0>.zUD { align16 1Q }; 5 and(8) g22<1>UD g21<8,8,1>UD g20<8,8,1>UD { align1 1Q }; 6 and.nz.f0.0(8) null<1>UD g24<8,8,1>UD g25<8,8,1>UD { align1 1Q }; 7 and(16) g41<1>UD g39<8,8,1>UD g37<8,8,1>UD { align1 1H }; 8 and.nz.f0.0(16) null<1>UD g45<8,8,1>UD g47<8,8,1>UD { align1 1H }; 27 and.nz.f0.0(8) g20<1>UD g19<8,8,1>UD g18<8,8,1>UD { align1 1Q }; 28 and.nz.f0.0(16) g34<1>UD g32<8,8,1>UD g30<8,8,1>UD { align1 1H }; 29 and.z.f0.0(8) null<1>UD g7<8,8,1>UD g21<8,8,1>UD { align1 1Q }; [all …]
|
/dports/lang/clover/mesa-21.3.6/src/intel/tools/tests/gen7/ |
H A D | and.asm | 1 and(1) g11<1>UD g0.2<0,1,0>UD 0x007f0000UD { align1 1N }; 2 and(1) g12.2<1>UD g0.2<0,1,0>UD 0x0000f000UD { align1 WE_all 1N }; 3 and(8) g13<1>UD g6<0>UD g5.4<0>.zUD { align16 1Q }; 5 and(8) g22<1>UD g21<8,8,1>UD g20<8,8,1>UD { align1 1Q }; 6 and.nz.f0.0(8) null<1>UD g24<8,8,1>UD g25<8,8,1>UD { align1 1Q }; 7 and(16) g41<1>UD g39<8,8,1>UD g37<8,8,1>UD { align1 1H }; 8 and.nz.f0.0(16) null<1>UD g45<8,8,1>UD g47<8,8,1>UD { align1 1H }; 27 and.nz.f0.0(8) g20<1>UD g19<8,8,1>UD g18<8,8,1>UD { align1 1Q }; 28 and.nz.f0.0(16) g34<1>UD g32<8,8,1>UD g30<8,8,1>UD { align1 1H }; 29 and.z.f0.0(8) null<1>UD g7<8,8,1>UD g21<8,8,1>UD { align1 1Q }; [all …]
|
/dports/graphics/libosmesa/mesa-21.3.6/src/intel/tools/tests/gen7/ |
H A D | and.asm | 1 and(1) g11<1>UD g0.2<0,1,0>UD 0x007f0000UD { align1 1N }; 2 and(1) g12.2<1>UD g0.2<0,1,0>UD 0x0000f000UD { align1 WE_all 1N }; 3 and(8) g13<1>UD g6<0>UD g5.4<0>.zUD { align16 1Q }; 5 and(8) g22<1>UD g21<8,8,1>UD g20<8,8,1>UD { align1 1Q }; 6 and.nz.f0.0(8) null<1>UD g24<8,8,1>UD g25<8,8,1>UD { align1 1Q }; 7 and(16) g41<1>UD g39<8,8,1>UD g37<8,8,1>UD { align1 1H }; 8 and.nz.f0.0(16) null<1>UD g45<8,8,1>UD g47<8,8,1>UD { align1 1H }; 27 and.nz.f0.0(8) g20<1>UD g19<8,8,1>UD g18<8,8,1>UD { align1 1Q }; 28 and.nz.f0.0(16) g34<1>UD g32<8,8,1>UD g30<8,8,1>UD { align1 1H }; 29 and.z.f0.0(8) null<1>UD g7<8,8,1>UD g21<8,8,1>UD { align1 1Q }; [all …]
|
/dports/graphics/mesa-libs/mesa-21.3.6/src/intel/tools/tests/gen7/ |
H A D | and.asm | 1 and(1) g11<1>UD g0.2<0,1,0>UD 0x007f0000UD { align1 1N }; 2 and(1) g12.2<1>UD g0.2<0,1,0>UD 0x0000f000UD { align1 WE_all 1N }; 3 and(8) g13<1>UD g6<0>UD g5.4<0>.zUD { align16 1Q }; 5 and(8) g22<1>UD g21<8,8,1>UD g20<8,8,1>UD { align1 1Q }; 6 and.nz.f0.0(8) null<1>UD g24<8,8,1>UD g25<8,8,1>UD { align1 1Q }; 7 and(16) g41<1>UD g39<8,8,1>UD g37<8,8,1>UD { align1 1H }; 8 and.nz.f0.0(16) null<1>UD g45<8,8,1>UD g47<8,8,1>UD { align1 1H }; 27 and.nz.f0.0(8) g20<1>UD g19<8,8,1>UD g18<8,8,1>UD { align1 1Q }; 28 and.nz.f0.0(16) g34<1>UD g32<8,8,1>UD g30<8,8,1>UD { align1 1H }; 29 and.z.f0.0(8) null<1>UD g7<8,8,1>UD g21<8,8,1>UD { align1 1Q }; [all …]
|
/dports/graphics/mesa-gallium-xa/mesa-21.3.6/src/intel/tools/tests/gen7/ |
H A D | and.asm | 1 and(1) g11<1>UD g0.2<0,1,0>UD 0x007f0000UD { align1 1N }; 2 and(1) g12.2<1>UD g0.2<0,1,0>UD 0x0000f000UD { align1 WE_all 1N }; 3 and(8) g13<1>UD g6<0>UD g5.4<0>.zUD { align16 1Q }; 5 and(8) g22<1>UD g21<8,8,1>UD g20<8,8,1>UD { align1 1Q }; 6 and.nz.f0.0(8) null<1>UD g24<8,8,1>UD g25<8,8,1>UD { align1 1Q }; 7 and(16) g41<1>UD g39<8,8,1>UD g37<8,8,1>UD { align1 1H }; 8 and.nz.f0.0(16) null<1>UD g45<8,8,1>UD g47<8,8,1>UD { align1 1H }; 27 and.nz.f0.0(8) g20<1>UD g19<8,8,1>UD g18<8,8,1>UD { align1 1Q }; 28 and.nz.f0.0(16) g34<1>UD g32<8,8,1>UD g30<8,8,1>UD { align1 1H }; 29 and.z.f0.0(8) null<1>UD g7<8,8,1>UD g21<8,8,1>UD { align1 1Q }; [all …]
|
/dports/graphics/mesa-dri-gallium/mesa-21.3.6/src/intel/tools/tests/gen7/ |
H A D | and.asm | 1 and(1) g11<1>UD g0.2<0,1,0>UD 0x007f0000UD { align1 1N }; 2 and(1) g12.2<1>UD g0.2<0,1,0>UD 0x0000f000UD { align1 WE_all 1N }; 3 and(8) g13<1>UD g6<0>UD g5.4<0>.zUD { align16 1Q }; 5 and(8) g22<1>UD g21<8,8,1>UD g20<8,8,1>UD { align1 1Q }; 6 and.nz.f0.0(8) null<1>UD g24<8,8,1>UD g25<8,8,1>UD { align1 1Q }; 7 and(16) g41<1>UD g39<8,8,1>UD g37<8,8,1>UD { align1 1H }; 8 and.nz.f0.0(16) null<1>UD g45<8,8,1>UD g47<8,8,1>UD { align1 1H }; 27 and.nz.f0.0(8) g20<1>UD g19<8,8,1>UD g18<8,8,1>UD { align1 1Q }; 28 and.nz.f0.0(16) g34<1>UD g32<8,8,1>UD g30<8,8,1>UD { align1 1H }; 29 and.z.f0.0(8) null<1>UD g7<8,8,1>UD g21<8,8,1>UD { align1 1Q }; [all …]
|
/dports/graphics/mesa-gallium-va/mesa-21.3.6/src/intel/tools/tests/gen7/ |
H A D | and.asm | 1 and(1) g11<1>UD g0.2<0,1,0>UD 0x007f0000UD { align1 1N }; 2 and(1) g12.2<1>UD g0.2<0,1,0>UD 0x0000f000UD { align1 WE_all 1N }; 3 and(8) g13<1>UD g6<0>UD g5.4<0>.zUD { align16 1Q }; 5 and(8) g22<1>UD g21<8,8,1>UD g20<8,8,1>UD { align1 1Q }; 6 and.nz.f0.0(8) null<1>UD g24<8,8,1>UD g25<8,8,1>UD { align1 1Q }; 7 and(16) g41<1>UD g39<8,8,1>UD g37<8,8,1>UD { align1 1H }; 8 and.nz.f0.0(16) null<1>UD g45<8,8,1>UD g47<8,8,1>UD { align1 1H }; 27 and.nz.f0.0(8) g20<1>UD g19<8,8,1>UD g18<8,8,1>UD { align1 1Q }; 28 and.nz.f0.0(16) g34<1>UD g32<8,8,1>UD g30<8,8,1>UD { align1 1H }; 29 and.z.f0.0(8) null<1>UD g7<8,8,1>UD g21<8,8,1>UD { align1 1Q }; [all …]
|
/dports/graphics/mesa-dri-classic/mesa-20.2.3/src/intel/tools/tests/gen7/ |
H A D | and.asm | 1 and(1) g11<1>UD g0.2<0,1,0>UD 0x007f0000UD { align1 1N }; 2 and(1) g12.2<1>UD g0.2<0,1,0>UD 0x0000f000UD { align1 WE_all 1N }; 3 and(8) g13<1>UD g6<0>UD g5.4<0>.zUD { align16 1Q }; 5 and(8) g22<1>UD g21<8,8,1>UD g20<8,8,1>UD { align1 1Q }; 6 and.nz.f0.0(8) null<1>UD g24<8,8,1>UD g25<8,8,1>UD { align1 1Q }; 7 and(16) g41<1>UD g39<8,8,1>UD g37<8,8,1>UD { align1 1H }; 8 and.nz.f0.0(16) null<1>UD g45<8,8,1>UD g47<8,8,1>UD { align1 1H }; 27 and.nz.f0.0(8) g20<1>UD g19<8,8,1>UD g18<8,8,1>UD { align1 1Q }; 28 and.nz.f0.0(16) g34<1>UD g32<8,8,1>UD g30<8,8,1>UD { align1 1H }; 29 and.z.f0.0(8) null<1>UD g7<8,8,1>UD g21<8,8,1>UD { align1 1Q }; [all …]
|
/dports/graphics/mesa-gallium-vdpau/mesa-21.3.6/src/intel/tools/tests/gen7/ |
H A D | and.asm | 1 and(1) g11<1>UD g0.2<0,1,0>UD 0x007f0000UD { align1 1N }; 2 and(1) g12.2<1>UD g0.2<0,1,0>UD 0x0000f000UD { align1 WE_all 1N }; 3 and(8) g13<1>UD g6<0>UD g5.4<0>.zUD { align16 1Q }; 5 and(8) g22<1>UD g21<8,8,1>UD g20<8,8,1>UD { align1 1Q }; 6 and.nz.f0.0(8) null<1>UD g24<8,8,1>UD g25<8,8,1>UD { align1 1Q }; 7 and(16) g41<1>UD g39<8,8,1>UD g37<8,8,1>UD { align1 1H }; 8 and.nz.f0.0(16) null<1>UD g45<8,8,1>UD g47<8,8,1>UD { align1 1H }; 27 and.nz.f0.0(8) g20<1>UD g19<8,8,1>UD g18<8,8,1>UD { align1 1Q }; 28 and.nz.f0.0(16) g34<1>UD g32<8,8,1>UD g30<8,8,1>UD { align1 1H }; 29 and.z.f0.0(8) null<1>UD g7<8,8,1>UD g21<8,8,1>UD { align1 1Q }; [all …]
|
/dports/graphics/mesa-devel/mesa-22.0-branchpoint-2059-ge8a63cf61ec/src/intel/tools/tests/gen7/ |
H A D | and.asm | 1 and(1) g11<1>UD g0.2<0,1,0>UD 0x007f0000UD { align1 1N }; 2 and(1) g12.2<1>UD g0.2<0,1,0>UD 0x0000f000UD { align1 WE_all 1N }; 3 and(8) g13<1>UD g6<0>UD g5.4<0>.zUD { align16 1Q }; 5 and(8) g22<1>UD g21<8,8,1>UD g20<8,8,1>UD { align1 1Q }; 6 and.nz.f0.0(8) null<1>UD g24<8,8,1>UD g25<8,8,1>UD { align1 1Q }; 7 and(16) g41<1>UD g39<8,8,1>UD g37<8,8,1>UD { align1 1H }; 8 and.nz.f0.0(16) null<1>UD g45<8,8,1>UD g47<8,8,1>UD { align1 1H }; 27 and.nz.f0.0(8) g20<1>UD g19<8,8,1>UD g18<8,8,1>UD { align1 1Q }; 28 and.nz.f0.0(16) g34<1>UD g32<8,8,1>UD g30<8,8,1>UD { align1 1H }; 29 and.z.f0.0(8) null<1>UD g7<8,8,1>UD g21<8,8,1>UD { align1 1Q }; [all …]
|
/dports/graphics/mesa-dri/mesa-21.3.6/src/intel/tools/tests/gen7/ |
H A D | and.asm | 1 and(1) g11<1>UD g0.2<0,1,0>UD 0x007f0000UD { align1 1N }; 2 and(1) g12.2<1>UD g0.2<0,1,0>UD 0x0000f000UD { align1 WE_all 1N }; 3 and(8) g13<1>UD g6<0>UD g5.4<0>.zUD { align16 1Q }; 5 and(8) g22<1>UD g21<8,8,1>UD g20<8,8,1>UD { align1 1Q }; 6 and.nz.f0.0(8) null<1>UD g24<8,8,1>UD g25<8,8,1>UD { align1 1Q }; 7 and(16) g41<1>UD g39<8,8,1>UD g37<8,8,1>UD { align1 1H }; 8 and.nz.f0.0(16) null<1>UD g45<8,8,1>UD g47<8,8,1>UD { align1 1H }; 27 and.nz.f0.0(8) g20<1>UD g19<8,8,1>UD g18<8,8,1>UD { align1 1Q }; 28 and.nz.f0.0(16) g34<1>UD g32<8,8,1>UD g30<8,8,1>UD { align1 1H }; 29 and.z.f0.0(8) null<1>UD g7<8,8,1>UD g21<8,8,1>UD { align1 1Q }; [all …]
|
/dports/graphics/libosmesa-gallium/mesa-21.3.6/src/intel/tools/tests/gen7.5/ |
H A D | and.asm | 1 and(8) g4<1>UD g2<0,1,0>UD g3<8,8,1>UD { align1 1Q }; 2 and(16) g5<1>UD g2<0,1,0>UD g3<8,8,1>UD { align1 1H }; 3 and(1) g11<1>UD g0.2<0,1,0>UD 0x00fe0000UD { align1 1N }; 7 and(8) g16<1>UD g14<8,8,1>UD 0xfffffff4UD { align1 1Q }; 9 and(8) g11<1>UD g1<0>UD g10<4>UD { align16 1Q }; 11 and.nz.f0.0(8) null<1>UD g24<8,8,1>UD g25<8,8,1>UD { align1 1Q }; 12 and.nz.f0.0(16) null<1>UD g45<8,8,1>UD g47<8,8,1>UD { align1 1H }; 32 and.nz.f0.0(8) g29<1>UD g28<8,8,1>UD g27<8,8,1>UD { align1 1Q }; 33 and.nz.f0.0(16) g53<1>UD g51<8,8,1>UD g49<8,8,1>UD { align1 1H }; 36 and.z.f0.0(8) null<1>UD g12<8,8,1>UD g16<8,8,1>UD { align1 1Q }; [all …]
|
/dports/lang/clover/mesa-21.3.6/src/intel/tools/tests/gen7.5/ |
H A D | and.asm | 1 and(8) g4<1>UD g2<0,1,0>UD g3<8,8,1>UD { align1 1Q }; 2 and(16) g5<1>UD g2<0,1,0>UD g3<8,8,1>UD { align1 1H }; 3 and(1) g11<1>UD g0.2<0,1,0>UD 0x00fe0000UD { align1 1N }; 7 and(8) g16<1>UD g14<8,8,1>UD 0xfffffff4UD { align1 1Q }; 9 and(8) g11<1>UD g1<0>UD g10<4>UD { align16 1Q }; 11 and.nz.f0.0(8) null<1>UD g24<8,8,1>UD g25<8,8,1>UD { align1 1Q }; 12 and.nz.f0.0(16) null<1>UD g45<8,8,1>UD g47<8,8,1>UD { align1 1H }; 32 and.nz.f0.0(8) g29<1>UD g28<8,8,1>UD g27<8,8,1>UD { align1 1Q }; 33 and.nz.f0.0(16) g53<1>UD g51<8,8,1>UD g49<8,8,1>UD { align1 1H }; 36 and.z.f0.0(8) null<1>UD g12<8,8,1>UD g16<8,8,1>UD { align1 1Q }; [all …]
|
/dports/graphics/libosmesa/mesa-21.3.6/src/intel/tools/tests/gen7.5/ |
H A D | and.asm | 1 and(8) g4<1>UD g2<0,1,0>UD g3<8,8,1>UD { align1 1Q }; 2 and(16) g5<1>UD g2<0,1,0>UD g3<8,8,1>UD { align1 1H }; 3 and(1) g11<1>UD g0.2<0,1,0>UD 0x00fe0000UD { align1 1N }; 7 and(8) g16<1>UD g14<8,8,1>UD 0xfffffff4UD { align1 1Q }; 9 and(8) g11<1>UD g1<0>UD g10<4>UD { align16 1Q }; 11 and.nz.f0.0(8) null<1>UD g24<8,8,1>UD g25<8,8,1>UD { align1 1Q }; 12 and.nz.f0.0(16) null<1>UD g45<8,8,1>UD g47<8,8,1>UD { align1 1H }; 32 and.nz.f0.0(8) g29<1>UD g28<8,8,1>UD g27<8,8,1>UD { align1 1Q }; 33 and.nz.f0.0(16) g53<1>UD g51<8,8,1>UD g49<8,8,1>UD { align1 1H }; 36 and.z.f0.0(8) null<1>UD g12<8,8,1>UD g16<8,8,1>UD { align1 1Q }; [all …]
|
/dports/graphics/mesa-libs/mesa-21.3.6/src/intel/tools/tests/gen7.5/ |
H A D | and.asm | 1 and(8) g4<1>UD g2<0,1,0>UD g3<8,8,1>UD { align1 1Q }; 2 and(16) g5<1>UD g2<0,1,0>UD g3<8,8,1>UD { align1 1H }; 3 and(1) g11<1>UD g0.2<0,1,0>UD 0x00fe0000UD { align1 1N }; 7 and(8) g16<1>UD g14<8,8,1>UD 0xfffffff4UD { align1 1Q }; 9 and(8) g11<1>UD g1<0>UD g10<4>UD { align16 1Q }; 11 and.nz.f0.0(8) null<1>UD g24<8,8,1>UD g25<8,8,1>UD { align1 1Q }; 12 and.nz.f0.0(16) null<1>UD g45<8,8,1>UD g47<8,8,1>UD { align1 1H }; 32 and.nz.f0.0(8) g29<1>UD g28<8,8,1>UD g27<8,8,1>UD { align1 1Q }; 33 and.nz.f0.0(16) g53<1>UD g51<8,8,1>UD g49<8,8,1>UD { align1 1H }; 36 and.z.f0.0(8) null<1>UD g12<8,8,1>UD g16<8,8,1>UD { align1 1Q }; [all …]
|
/dports/graphics/mesa-gallium-xa/mesa-21.3.6/src/intel/tools/tests/gen7.5/ |
H A D | and.asm | 1 and(8) g4<1>UD g2<0,1,0>UD g3<8,8,1>UD { align1 1Q }; 2 and(16) g5<1>UD g2<0,1,0>UD g3<8,8,1>UD { align1 1H }; 3 and(1) g11<1>UD g0.2<0,1,0>UD 0x00fe0000UD { align1 1N }; 7 and(8) g16<1>UD g14<8,8,1>UD 0xfffffff4UD { align1 1Q }; 9 and(8) g11<1>UD g1<0>UD g10<4>UD { align16 1Q }; 11 and.nz.f0.0(8) null<1>UD g24<8,8,1>UD g25<8,8,1>UD { align1 1Q }; 12 and.nz.f0.0(16) null<1>UD g45<8,8,1>UD g47<8,8,1>UD { align1 1H }; 32 and.nz.f0.0(8) g29<1>UD g28<8,8,1>UD g27<8,8,1>UD { align1 1Q }; 33 and.nz.f0.0(16) g53<1>UD g51<8,8,1>UD g49<8,8,1>UD { align1 1H }; 36 and.z.f0.0(8) null<1>UD g12<8,8,1>UD g16<8,8,1>UD { align1 1Q }; [all …]
|
/dports/graphics/mesa-dri-classic/mesa-20.2.3/src/intel/tools/tests/gen7.5/ |
H A D | and.asm | 1 and(8) g4<1>UD g2<0,1,0>UD g3<8,8,1>UD { align1 1Q }; 2 and(16) g5<1>UD g2<0,1,0>UD g3<8,8,1>UD { align1 1H }; 3 and(1) g11<1>UD g0.2<0,1,0>UD 0x00fe0000UD { align1 1N }; 7 and(8) g16<1>UD g14<8,8,1>UD 0xfffffff4UD { align1 1Q }; 9 and(8) g11<1>UD g1<0>UD g10<4>UD { align16 1Q }; 11 and.nz.f0.0(8) null<1>UD g24<8,8,1>UD g25<8,8,1>UD { align1 1Q }; 12 and.nz.f0.0(16) null<1>UD g45<8,8,1>UD g47<8,8,1>UD { align1 1H }; 32 and.nz.f0.0(8) g29<1>UD g28<8,8,1>UD g27<8,8,1>UD { align1 1Q }; 33 and.nz.f0.0(16) g53<1>UD g51<8,8,1>UD g49<8,8,1>UD { align1 1H }; 36 and.z.f0.0(8) null<1>UD g12<8,8,1>UD g16<8,8,1>UD { align1 1Q }; [all …]
|
/dports/graphics/mesa-dri-gallium/mesa-21.3.6/src/intel/tools/tests/gen7.5/ |
H A D | and.asm | 1 and(8) g4<1>UD g2<0,1,0>UD g3<8,8,1>UD { align1 1Q }; 2 and(16) g5<1>UD g2<0,1,0>UD g3<8,8,1>UD { align1 1H }; 3 and(1) g11<1>UD g0.2<0,1,0>UD 0x00fe0000UD { align1 1N }; 7 and(8) g16<1>UD g14<8,8,1>UD 0xfffffff4UD { align1 1Q }; 9 and(8) g11<1>UD g1<0>UD g10<4>UD { align16 1Q }; 11 and.nz.f0.0(8) null<1>UD g24<8,8,1>UD g25<8,8,1>UD { align1 1Q }; 12 and.nz.f0.0(16) null<1>UD g45<8,8,1>UD g47<8,8,1>UD { align1 1H }; 32 and.nz.f0.0(8) g29<1>UD g28<8,8,1>UD g27<8,8,1>UD { align1 1Q }; 33 and.nz.f0.0(16) g53<1>UD g51<8,8,1>UD g49<8,8,1>UD { align1 1H }; 36 and.z.f0.0(8) null<1>UD g12<8,8,1>UD g16<8,8,1>UD { align1 1Q }; [all …]
|
/dports/graphics/mesa-gallium-va/mesa-21.3.6/src/intel/tools/tests/gen7.5/ |
H A D | and.asm | 1 and(8) g4<1>UD g2<0,1,0>UD g3<8,8,1>UD { align1 1Q }; 2 and(16) g5<1>UD g2<0,1,0>UD g3<8,8,1>UD { align1 1H }; 3 and(1) g11<1>UD g0.2<0,1,0>UD 0x00fe0000UD { align1 1N }; 7 and(8) g16<1>UD g14<8,8,1>UD 0xfffffff4UD { align1 1Q }; 9 and(8) g11<1>UD g1<0>UD g10<4>UD { align16 1Q }; 11 and.nz.f0.0(8) null<1>UD g24<8,8,1>UD g25<8,8,1>UD { align1 1Q }; 12 and.nz.f0.0(16) null<1>UD g45<8,8,1>UD g47<8,8,1>UD { align1 1H }; 32 and.nz.f0.0(8) g29<1>UD g28<8,8,1>UD g27<8,8,1>UD { align1 1Q }; 33 and.nz.f0.0(16) g53<1>UD g51<8,8,1>UD g49<8,8,1>UD { align1 1H }; 36 and.z.f0.0(8) null<1>UD g12<8,8,1>UD g16<8,8,1>UD { align1 1Q }; [all …]
|
/dports/graphics/mesa-gallium-vdpau/mesa-21.3.6/src/intel/tools/tests/gen7.5/ |
H A D | and.asm | 1 and(8) g4<1>UD g2<0,1,0>UD g3<8,8,1>UD { align1 1Q }; 2 and(16) g5<1>UD g2<0,1,0>UD g3<8,8,1>UD { align1 1H }; 3 and(1) g11<1>UD g0.2<0,1,0>UD 0x00fe0000UD { align1 1N }; 7 and(8) g16<1>UD g14<8,8,1>UD 0xfffffff4UD { align1 1Q }; 9 and(8) g11<1>UD g1<0>UD g10<4>UD { align16 1Q }; 11 and.nz.f0.0(8) null<1>UD g24<8,8,1>UD g25<8,8,1>UD { align1 1Q }; 12 and.nz.f0.0(16) null<1>UD g45<8,8,1>UD g47<8,8,1>UD { align1 1H }; 32 and.nz.f0.0(8) g29<1>UD g28<8,8,1>UD g27<8,8,1>UD { align1 1Q }; 33 and.nz.f0.0(16) g53<1>UD g51<8,8,1>UD g49<8,8,1>UD { align1 1H }; 36 and.z.f0.0(8) null<1>UD g12<8,8,1>UD g16<8,8,1>UD { align1 1Q }; [all …]
|
/dports/graphics/mesa-devel/mesa-22.0-branchpoint-2059-ge8a63cf61ec/src/intel/tools/tests/gen7.5/ |
H A D | and.asm | 1 and(8) g4<1>UD g2<0,1,0>UD g3<8,8,1>UD { align1 1Q }; 2 and(16) g5<1>UD g2<0,1,0>UD g3<8,8,1>UD { align1 1H }; 3 and(1) g11<1>UD g0.2<0,1,0>UD 0x00fe0000UD { align1 1N }; 7 and(8) g16<1>UD g14<8,8,1>UD 0xfffffff4UD { align1 1Q }; 9 and(8) g11<1>UD g1<0>UD g10<4>UD { align16 1Q }; 11 and.nz.f0.0(8) null<1>UD g24<8,8,1>UD g25<8,8,1>UD { align1 1Q }; 12 and.nz.f0.0(16) null<1>UD g45<8,8,1>UD g47<8,8,1>UD { align1 1H }; 32 and.nz.f0.0(8) g29<1>UD g28<8,8,1>UD g27<8,8,1>UD { align1 1Q }; 33 and.nz.f0.0(16) g53<1>UD g51<8,8,1>UD g49<8,8,1>UD { align1 1H }; 36 and.z.f0.0(8) null<1>UD g12<8,8,1>UD g16<8,8,1>UD { align1 1Q }; [all …]
|
/dports/graphics/mesa-dri/mesa-21.3.6/src/intel/tools/tests/gen7.5/ |
H A D | and.asm | 1 and(8) g4<1>UD g2<0,1,0>UD g3<8,8,1>UD { align1 1Q }; 2 and(16) g5<1>UD g2<0,1,0>UD g3<8,8,1>UD { align1 1H }; 3 and(1) g11<1>UD g0.2<0,1,0>UD 0x00fe0000UD { align1 1N }; 7 and(8) g16<1>UD g14<8,8,1>UD 0xfffffff4UD { align1 1Q }; 9 and(8) g11<1>UD g1<0>UD g10<4>UD { align16 1Q }; 11 and.nz.f0.0(8) null<1>UD g24<8,8,1>UD g25<8,8,1>UD { align1 1Q }; 12 and.nz.f0.0(16) null<1>UD g45<8,8,1>UD g47<8,8,1>UD { align1 1H }; 32 and.nz.f0.0(8) g29<1>UD g28<8,8,1>UD g27<8,8,1>UD { align1 1Q }; 33 and.nz.f0.0(16) g53<1>UD g51<8,8,1>UD g49<8,8,1>UD { align1 1H }; 36 and.z.f0.0(8) null<1>UD g12<8,8,1>UD g16<8,8,1>UD { align1 1Q }; [all …]
|