/dports/www/chromium-legacy/chromium-88.0.4324.182/third_party/llvm/llvm/test/CodeGen/AArch64/ |
H A D | arm64-codegen-prepare-extload.ll | 9 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 29 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 55 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 87 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 119 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 149 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 162 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nuw i8 185 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 220 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 292 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nsw i32 [all …]
|
/dports/devel/llvm-cheri/llvm-project-37c49ff00e3eadce5d8703fdc4497f28458c64a8/llvm/test/CodeGen/AArch64/ |
H A D | arm64-codegen-prepare-extload.ll | 9 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 29 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 55 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 87 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 119 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 149 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 162 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nuw i8 185 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 220 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 292 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nsw i32 [all …]
|
/dports/devel/llvm10/llvm-10.0.1.src/test/CodeGen/AArch64/ |
H A D | arm64-codegen-prepare-extload.ll | 9 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 29 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 55 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 87 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 119 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 149 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 162 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nuw i8 185 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 220 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 292 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nsw i32 [all …]
|
/dports/devel/wasi-libcxx/llvm-project-13.0.1.src/llvm/test/CodeGen/AArch64/ |
H A D | arm64-codegen-prepare-extload.ll | 9 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 29 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 55 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 87 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 119 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 149 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 162 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nuw i8 185 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 220 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 292 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nsw i32 [all …]
|
/dports/graphics/llvm-mesa/llvm-13.0.1.src/test/CodeGen/AArch64/ |
H A D | arm64-codegen-prepare-extload.ll | 9 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 29 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 55 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 87 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 119 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 149 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 162 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nuw i8 185 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 220 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 292 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nsw i32 [all …]
|
/dports/devel/llvm12/llvm-project-12.0.1.src/llvm/test/CodeGen/AArch64/ |
H A D | arm64-codegen-prepare-extload.ll | 9 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 29 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 55 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 87 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 119 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 149 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 162 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nuw i8 185 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 220 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 292 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nsw i32 [all …]
|
/dports/devel/llvm11/llvm-11.0.1.src/test/CodeGen/AArch64/ |
H A D | arm64-codegen-prepare-extload.ll | 9 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 29 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 55 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 87 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 119 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 149 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 162 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nuw i8 185 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 220 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 292 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nsw i32 [all …]
|
/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/llvm/test/CodeGen/AArch64/ |
H A D | arm64-codegen-prepare-extload.ll | 9 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 29 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 55 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 87 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 119 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 149 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 162 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nuw i8 185 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 220 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 292 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nsw i32 [all …]
|
/dports/devel/wasi-compiler-rt13/llvm-project-13.0.1.src/llvm/test/CodeGen/AArch64/ |
H A D | arm64-codegen-prepare-extload.ll | 9 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 29 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 55 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 87 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 119 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 149 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 162 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nuw i8 185 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 220 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 292 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nsw i32 [all …]
|
/dports/devel/tinygo/tinygo-0.14.1/llvm-project/llvm/test/CodeGen/AArch64/ |
H A D | arm64-codegen-prepare-extload.ll | 9 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 29 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 55 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 87 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 119 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 149 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 162 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nuw i8 185 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 220 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 292 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nsw i32 [all …]
|
/dports/devel/wasi-compiler-rt12/llvm-project-12.0.1.src/llvm/test/CodeGen/AArch64/ |
H A D | arm64-codegen-prepare-extload.ll | 9 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 29 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 55 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 87 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 119 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 149 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 162 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nuw i8 185 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 220 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 292 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nsw i32 [all …]
|
/dports/devel/llvm13/llvm-project-13.0.1.src/llvm/test/CodeGen/AArch64/ |
H A D | arm64-codegen-prepare-extload.ll | 9 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 29 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 55 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 87 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 119 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 149 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 162 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nuw i8 185 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 220 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 292 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nsw i32 [all …]
|
/dports/devel/llvm90/llvm-9.0.1.src/test/CodeGen/AArch64/ |
H A D | arm64-codegen-prepare-extload.ll | 9 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 29 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 55 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 87 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 119 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 149 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 162 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nuw i8 185 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 220 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 292 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nsw i32 [all …]
|
/dports/devel/llvm80/llvm-8.0.1.src/test/CodeGen/AArch64/ |
H A D | arm64-codegen-prepare-extload.ll | 9 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 29 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 55 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 87 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 119 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 149 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 162 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nuw i8 185 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 220 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 292 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nsw i32 [all …]
|
/dports/devel/llvm70/llvm-7.0.1.src/test/CodeGen/AArch64/ |
H A D | arm64-codegen-prepare-extload.ll | 9 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 29 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 55 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 87 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 119 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 149 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 162 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nuw i8 185 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 220 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 292 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nsw i32 [all …]
|
/dports/devel/llvm-cheri/llvm-project-37c49ff00e3eadce5d8703fdc4497f28458c64a8/llvm/test/CodeGen/X86/ |
H A D | codegen-prepare-extload.ll | 15 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 35 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 61 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 93 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 125 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 155 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 168 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nuw i8 191 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 226 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 298 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nsw i32 [all …]
|
/dports/devel/llvm11/llvm-11.0.1.src/test/CodeGen/X86/ |
H A D | codegen-prepare-extload.ll | 15 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 35 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 61 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 93 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 125 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 155 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 168 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nuw i8 191 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 226 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 298 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nsw i32 [all …]
|
/dports/devel/llvm10/llvm-10.0.1.src/test/CodeGen/X86/ |
H A D | codegen-prepare-extload.ll | 15 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 35 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 61 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 93 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 125 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 155 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 168 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nuw i8 191 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 226 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 298 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nsw i32 [all …]
|
/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/llvm/test/CodeGen/X86/ |
H A D | codegen-prepare-extload.ll | 15 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 35 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 61 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 93 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 125 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 155 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 168 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nuw i8 191 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 226 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 298 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nsw i32 [all …]
|
/dports/graphics/llvm-mesa/llvm-13.0.1.src/test/CodeGen/X86/ |
H A D | codegen-prepare-extload.ll | 15 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 35 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 61 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 93 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 125 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 155 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 168 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nuw i8 191 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 226 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 298 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nsw i32 [all …]
|
/dports/devel/wasi-compiler-rt13/llvm-project-13.0.1.src/llvm/test/CodeGen/X86/ |
H A D | codegen-prepare-extload.ll | 15 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 35 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 61 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 93 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 125 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 155 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 168 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nuw i8 191 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 226 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 298 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nsw i32 [all …]
|
/dports/devel/llvm90/llvm-9.0.1.src/test/CodeGen/X86/ |
H A D | codegen-prepare-extload.ll | 15 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 35 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 61 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 93 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 125 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 155 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 168 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nuw i8 191 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 226 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 298 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nsw i32 [all …]
|
/dports/devel/wasi-libcxx/llvm-project-13.0.1.src/llvm/test/CodeGen/X86/ |
H A D | codegen-prepare-extload.ll | 15 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 35 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 61 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 93 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 125 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 155 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 168 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nuw i8 191 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 226 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 298 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nsw i32 [all …]
|
/dports/devel/tinygo/tinygo-0.14.1/llvm-project/llvm/test/CodeGen/X86/ |
H A D | codegen-prepare-extload.ll | 15 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 35 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 61 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 93 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 125 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 155 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 168 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nuw i8 191 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 226 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 298 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nsw i32 [all …]
|
/dports/www/chromium-legacy/chromium-88.0.4324.182/third_party/llvm/llvm/test/CodeGen/X86/ |
H A D | codegen-prepare-extload.ll | 15 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 35 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 61 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 93 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 125 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 155 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 168 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nuw i8 191 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 226 ; OPTALL: [[LD:%[a-zA-Z_0-9-]+]] = load i8, i8* %p 298 ; DISABLE: [[ADD:%[a-zA-Z_0-9-]+]] = add nsw i32 [all …]
|