Home
last modified time | relevance | path

Searched refs:cvmx_pcie_cfgx_write (Results 1 – 25 of 115) sorted by relevance

12345

/dports/multimedia/v4l-utils/linux-5.13-rc2/arch/mips/pci/
H A Dpcie-octeon.c199 static void cvmx_pcie_cfgx_write(int pcie_port, uint32_t cfg_offset, in cvmx_pcie_cfgx_write() function
425 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG030(pcie_port), pciercx_cfg030.u32); in __cvmx_pcie_rc_initialize_config_space()
472 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG070(pcie_port), pciercx_cfg070.u32); in __cvmx_pcie_rc_initialize_config_space()
485 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG001(pcie_port), pciercx_cfg001.u32); in __cvmx_pcie_rc_initialize_config_space()
489 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG066(pcie_port), 0); in __cvmx_pcie_rc_initialize_config_space()
491 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG069(pcie_port), 0); in __cvmx_pcie_rc_initialize_config_space()
497 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG032(pcie_port), pciercx_cfg032.u32); in __cvmx_pcie_rc_initialize_config_space()
512 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG006(pcie_port), pciercx_cfg006.u32); in __cvmx_pcie_rc_initialize_config_space()
523 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG008(pcie_port), pciercx_cfg008.u32); in __cvmx_pcie_rc_initialize_config_space()
539 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG009(pcie_port), pciercx_cfg009.u32); in __cvmx_pcie_rc_initialize_config_space()
[all …]
/dports/multimedia/v4l_compat/linux-5.13-rc2/arch/mips/pci/
H A Dpcie-octeon.c199 static void cvmx_pcie_cfgx_write(int pcie_port, uint32_t cfg_offset, in cvmx_pcie_cfgx_write() function
425 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG030(pcie_port), pciercx_cfg030.u32); in __cvmx_pcie_rc_initialize_config_space()
472 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG070(pcie_port), pciercx_cfg070.u32); in __cvmx_pcie_rc_initialize_config_space()
485 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG001(pcie_port), pciercx_cfg001.u32); in __cvmx_pcie_rc_initialize_config_space()
489 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG066(pcie_port), 0); in __cvmx_pcie_rc_initialize_config_space()
491 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG069(pcie_port), 0); in __cvmx_pcie_rc_initialize_config_space()
497 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG032(pcie_port), pciercx_cfg032.u32); in __cvmx_pcie_rc_initialize_config_space()
512 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG006(pcie_port), pciercx_cfg006.u32); in __cvmx_pcie_rc_initialize_config_space()
523 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG008(pcie_port), pciercx_cfg008.u32); in __cvmx_pcie_rc_initialize_config_space()
539 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG009(pcie_port), pciercx_cfg009.u32); in __cvmx_pcie_rc_initialize_config_space()
[all …]
/dports/multimedia/libv4l/linux-5.13-rc2/arch/mips/pci/
H A Dpcie-octeon.c199 static void cvmx_pcie_cfgx_write(int pcie_port, uint32_t cfg_offset, in cvmx_pcie_cfgx_write() function
425 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG030(pcie_port), pciercx_cfg030.u32); in __cvmx_pcie_rc_initialize_config_space()
472 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG070(pcie_port), pciercx_cfg070.u32); in __cvmx_pcie_rc_initialize_config_space()
485 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG001(pcie_port), pciercx_cfg001.u32); in __cvmx_pcie_rc_initialize_config_space()
489 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG066(pcie_port), 0); in __cvmx_pcie_rc_initialize_config_space()
491 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG069(pcie_port), 0); in __cvmx_pcie_rc_initialize_config_space()
497 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG032(pcie_port), pciercx_cfg032.u32); in __cvmx_pcie_rc_initialize_config_space()
512 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG006(pcie_port), pciercx_cfg006.u32); in __cvmx_pcie_rc_initialize_config_space()
523 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG008(pcie_port), pciercx_cfg008.u32); in __cvmx_pcie_rc_initialize_config_space()
539 cvmx_pcie_cfgx_write(pcie_port, CVMX_PCIERCX_CFG009(pcie_port), pciercx_cfg009.u32); in __cvmx_pcie_rc_initialize_config_space()
[all …]
/dports/sysutils/u-boot-olinuxino-lime/u-boot-2021.07/arch/mips/mach-octeon/include/mach/
H A Dcvmx-pcie.h224 void cvmx_pcie_cfgx_write(int pcie_port, u32 cfg_offset, u32 val);
/dports/sysutils/u-boot-olinuxino-lime2-emmc/u-boot-2021.07/arch/mips/mach-octeon/include/mach/
H A Dcvmx-pcie.h224 void cvmx_pcie_cfgx_write(int pcie_port, u32 cfg_offset, u32 val);
/dports/sysutils/u-boot-olinuxino-lime2/u-boot-2021.07/arch/mips/mach-octeon/include/mach/
H A Dcvmx-pcie.h224 void cvmx_pcie_cfgx_write(int pcie_port, u32 cfg_offset, u32 val);
/dports/sysutils/u-boot-cubox-hummingboard/u-boot-2021.07/arch/mips/mach-octeon/include/mach/
H A Dcvmx-pcie.h224 void cvmx_pcie_cfgx_write(int pcie_port, u32 cfg_offset, u32 val);
/dports/sysutils/u-boot-firefly-rk3399/u-boot-2021.07/arch/mips/mach-octeon/include/mach/
H A Dcvmx-pcie.h224 void cvmx_pcie_cfgx_write(int pcie_port, u32 cfg_offset, u32 val);
/dports/sysutils/u-boot-a13-olinuxino/u-boot-2021.07/arch/mips/mach-octeon/include/mach/
H A Dcvmx-pcie.h224 void cvmx_pcie_cfgx_write(int pcie_port, u32 cfg_offset, u32 val);
/dports/sysutils/u-boot-sopine/u-boot-2021.07/arch/mips/mach-octeon/include/mach/
H A Dcvmx-pcie.h224 void cvmx_pcie_cfgx_write(int pcie_port, u32 cfg_offset, u32 val);
/dports/sysutils/u-boot-sinovoip-bpi-m3/u-boot-2021.07/arch/mips/mach-octeon/include/mach/
H A Dcvmx-pcie.h224 void cvmx_pcie_cfgx_write(int pcie_port, u32 cfg_offset, u32 val);
/dports/sysutils/u-boot-a64-olinuxino/u-boot-2021.07/arch/mips/mach-octeon/include/mach/
H A Dcvmx-pcie.h224 void cvmx_pcie_cfgx_write(int pcie_port, u32 cfg_offset, u32 val);
/dports/sysutils/u-boot-qemu-arm64/u-boot-2021.07/arch/mips/mach-octeon/include/mach/
H A Dcvmx-pcie.h224 void cvmx_pcie_cfgx_write(int pcie_port, u32 cfg_offset, u32 val);
/dports/sysutils/u-boot-olimex-a20-som-evb/u-boot-2021.07/arch/mips/mach-octeon/include/mach/
H A Dcvmx-pcie.h224 void cvmx_pcie_cfgx_write(int pcie_port, u32 cfg_offset, u32 val);
/dports/sysutils/u-boot-nanopi-r4s/u-boot-2021.07/arch/mips/mach-octeon/include/mach/
H A Dcvmx-pcie.h224 void cvmx_pcie_cfgx_write(int pcie_port, u32 cfg_offset, u32 val);
/dports/sysutils/u-boot-nanopi-neo/u-boot-2021.07/arch/mips/mach-octeon/include/mach/
H A Dcvmx-pcie.h224 void cvmx_pcie_cfgx_write(int pcie_port, u32 cfg_offset, u32 val);
/dports/sysutils/u-boot-nanopi-neo-air/u-boot-2021.07/arch/mips/mach-octeon/include/mach/
H A Dcvmx-pcie.h224 void cvmx_pcie_cfgx_write(int pcie_port, u32 cfg_offset, u32 val);
/dports/sysutils/u-boot-chip/u-boot-2021.07/arch/mips/mach-octeon/include/mach/
H A Dcvmx-pcie.h224 void cvmx_pcie_cfgx_write(int pcie_port, u32 cfg_offset, u32 val);
/dports/sysutils/u-boot-wandboard/u-boot-2021.07/arch/mips/mach-octeon/include/mach/
H A Dcvmx-pcie.h224 void cvmx_pcie_cfgx_write(int pcie_port, u32 cfg_offset, u32 val);
/dports/sysutils/u-boot-cubieboard/u-boot-2021.07/arch/mips/mach-octeon/include/mach/
H A Dcvmx-pcie.h224 void cvmx_pcie_cfgx_write(int pcie_port, u32 cfg_offset, u32 val);
/dports/sysutils/u-boot-clearfog/u-boot-2021.07/arch/mips/mach-octeon/include/mach/
H A Dcvmx-pcie.h224 void cvmx_pcie_cfgx_write(int pcie_port, u32 cfg_offset, u32 val);
/dports/sysutils/u-boot-cubieboard2/u-boot-2021.07/arch/mips/mach-octeon/include/mach/
H A Dcvmx-pcie.h224 void cvmx_pcie_cfgx_write(int pcie_port, u32 cfg_offset, u32 val);
/dports/sysutils/u-boot-pandaboard/u-boot-2021.07/arch/mips/mach-octeon/include/mach/
H A Dcvmx-pcie.h224 void cvmx_pcie_cfgx_write(int pcie_port, u32 cfg_offset, u32 val);
/dports/sysutils/u-boot-orangepi-zero/u-boot-2021.07/arch/mips/mach-octeon/include/mach/
H A Dcvmx-pcie.h224 void cvmx_pcie_cfgx_write(int pcie_port, u32 cfg_offset, u32 val);
/dports/sysutils/u-boot-orangepi-zero-plus/u-boot-2021.07/arch/mips/mach-octeon/include/mach/
H A Dcvmx-pcie.h224 void cvmx_pcie_cfgx_write(int pcie_port, u32 cfg_offset, u32 val);

12345