Home
last modified time | relevance | path

Searched refs:reg_or_subregno (Results 1 – 25 of 315) sorted by relevance

12345678910>>...13

/dports/lang/gcc12-devel/gcc-12-20211205/gcc/config/rs6000/
H A Drs6000-pcrel-opt.c250 unsigned int reg_regno = reg_or_subregno (reg); in pcrel_opt_load()
304 unsigned int addr_regno = reg_or_subregno (addr_reg); in pcrel_opt_load()
456 if (reg_or_subregno (reg) == reg_or_subregno (addr_reg)) in pcrel_opt_store()
H A Dpcrel-opt.md112 && reg_or_subregno (operands[0]) != reg_or_subregno (operands[3])"
H A Dvsx.md442 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[0]))
443 || ALTIVEC_REGNO_P (reg_or_subregno (operands[0]))))
661 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
662 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
733 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
734 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
812 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
813 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
905 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
906 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
[all …]
/dports/lang/gcc11-devel/gcc-11-20211009/gcc/config/rs6000/
H A Drs6000-pcrel-opt.c250 unsigned int reg_regno = reg_or_subregno (reg); in pcrel_opt_load()
304 unsigned int addr_regno = reg_or_subregno (addr_reg); in pcrel_opt_load()
456 if (reg_or_subregno (reg) == reg_or_subregno (addr_reg)) in pcrel_opt_store()
H A Dpcrel-opt.md112 && reg_or_subregno (operands[0]) != reg_or_subregno (operands[3])"
H A Dvsx.md420 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[0]))
421 || ALTIVEC_REGNO_P (reg_or_subregno (operands[0]))))
639 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
640 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
711 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
712 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
790 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
791 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
883 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
884 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
[all …]
/dports/misc/cxx_atomics_pic/gcc-11.2.0/gcc/config/rs6000/
H A Drs6000-pcrel-opt.c250 unsigned int reg_regno = reg_or_subregno (reg); in pcrel_opt_load()
304 unsigned int addr_regno = reg_or_subregno (addr_reg); in pcrel_opt_load()
456 if (reg_or_subregno (reg) == reg_or_subregno (addr_reg)) in pcrel_opt_store()
H A Dpcrel-opt.md112 && reg_or_subregno (operands[0]) != reg_or_subregno (operands[3])"
H A Dvsx.md420 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[0]))
421 || ALTIVEC_REGNO_P (reg_or_subregno (operands[0]))))
639 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
640 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
711 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
712 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
790 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
791 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
883 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
884 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
[all …]
/dports/lang/gcc11/gcc-11.2.0/gcc/config/rs6000/
H A Drs6000-pcrel-opt.c250 unsigned int reg_regno = reg_or_subregno (reg); in pcrel_opt_load()
304 unsigned int addr_regno = reg_or_subregno (addr_reg); in pcrel_opt_load()
456 if (reg_or_subregno (reg) == reg_or_subregno (addr_reg)) in pcrel_opt_store()
H A Dpcrel-opt.md112 && reg_or_subregno (operands[0]) != reg_or_subregno (operands[3])"
H A Dvsx.md420 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[0]))
421 || ALTIVEC_REGNO_P (reg_or_subregno (operands[0]))))
639 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
640 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
711 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
712 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
790 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
791 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
883 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
884 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
[all …]
/dports/devel/aarch64-none-elf-gcc/gcc-8.4.0/gcc/config/rs6000/
H A Dvsx.md466 && ((reg_or_subregno (operands[0]) >= FIRST_PSEUDO_REGISTER)
467 || ALTIVEC_REGNO_P (reg_or_subregno (operands[0]))))
685 && ((reg_or_subregno (operands[1]) >= FIRST_PSEUDO_REGISTER)
686 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
757 && ((reg_or_subregno (operands[1]) >= FIRST_PSEUDO_REGISTER)
758 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
836 && ((reg_or_subregno (operands[1]) >= FIRST_PSEUDO_REGISTER)
837 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
929 && ((reg_or_subregno (operands[1]) >= FIRST_PSEUDO_REGISTER)
930 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
[all …]
/dports/lang/gcc9/gcc-9.4.0/gcc/config/rs6000/
H A Dvsx.md463 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[0]))
464 || ALTIVEC_REGNO_P (reg_or_subregno (operands[0]))))
682 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
683 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
754 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
755 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
833 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
834 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
926 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
927 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
[all …]
/dports/devel/riscv64-gcc/gcc-8.3.0/gcc/config/rs6000/
H A Dvsx.md466 && ((reg_or_subregno (operands[0]) >= FIRST_PSEUDO_REGISTER)
467 || ALTIVEC_REGNO_P (reg_or_subregno (operands[0]))))
685 && ((reg_or_subregno (operands[1]) >= FIRST_PSEUDO_REGISTER)
686 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
757 && ((reg_or_subregno (operands[1]) >= FIRST_PSEUDO_REGISTER)
758 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
836 && ((reg_or_subregno (operands[1]) >= FIRST_PSEUDO_REGISTER)
837 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
929 && ((reg_or_subregno (operands[1]) >= FIRST_PSEUDO_REGISTER)
930 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
[all …]
/dports/devel/avr-gcc/gcc-10.2.0/gcc/config/rs6000/
H A Dvsx.md381 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[0]))
382 || ALTIVEC_REGNO_P (reg_or_subregno (operands[0]))))
600 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
601 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
672 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
673 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
751 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
752 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
844 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
845 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
[all …]
/dports/devel/riscv32-unknown-elf-gcc/gcc-8.4.0/gcc/config/rs6000/
H A Dvsx.md466 && ((reg_or_subregno (operands[0]) >= FIRST_PSEUDO_REGISTER)
467 || ALTIVEC_REGNO_P (reg_or_subregno (operands[0]))))
685 && ((reg_or_subregno (operands[1]) >= FIRST_PSEUDO_REGISTER)
686 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
757 && ((reg_or_subregno (operands[1]) >= FIRST_PSEUDO_REGISTER)
758 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
836 && ((reg_or_subregno (operands[1]) >= FIRST_PSEUDO_REGISTER)
837 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
929 && ((reg_or_subregno (operands[1]) >= FIRST_PSEUDO_REGISTER)
930 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
[all …]
/dports/lang/gcc10-devel/gcc-10-20211008/gcc/config/rs6000/
H A Dvsx.md381 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[0]))
382 || ALTIVEC_REGNO_P (reg_or_subregno (operands[0]))))
600 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
601 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
672 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
673 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
751 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
752 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
844 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
845 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
[all …]
/dports/devel/arm-none-eabi-gcc/gcc-8.4.0/gcc/config/rs6000/
H A Dvsx.md466 && ((reg_or_subregno (operands[0]) >= FIRST_PSEUDO_REGISTER)
467 || ALTIVEC_REGNO_P (reg_or_subregno (operands[0]))))
685 && ((reg_or_subregno (operands[1]) >= FIRST_PSEUDO_REGISTER)
686 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
757 && ((reg_or_subregno (operands[1]) >= FIRST_PSEUDO_REGISTER)
758 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
836 && ((reg_or_subregno (operands[1]) >= FIRST_PSEUDO_REGISTER)
837 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
929 && ((reg_or_subregno (operands[1]) >= FIRST_PSEUDO_REGISTER)
930 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
[all …]
/dports/devel/riscv64-none-elf-gcc/gcc-8.4.0/gcc/config/rs6000/
H A Dvsx.md466 && ((reg_or_subregno (operands[0]) >= FIRST_PSEUDO_REGISTER)
467 || ALTIVEC_REGNO_P (reg_or_subregno (operands[0]))))
685 && ((reg_or_subregno (operands[1]) >= FIRST_PSEUDO_REGISTER)
686 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
757 && ((reg_or_subregno (operands[1]) >= FIRST_PSEUDO_REGISTER)
758 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
836 && ((reg_or_subregno (operands[1]) >= FIRST_PSEUDO_REGISTER)
837 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
929 && ((reg_or_subregno (operands[1]) >= FIRST_PSEUDO_REGISTER)
930 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
[all …]
/dports/lang/gcc9-aux/gcc-9.1.0/gcc/config/rs6000/
H A Dvsx.md462 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[0]))
463 || ALTIVEC_REGNO_P (reg_or_subregno (operands[0]))))
681 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
682 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
753 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
754 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
832 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
833 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
925 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
926 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
[all …]
/dports/lang/gcc10/gcc-10.3.0/gcc/config/rs6000/
H A Dvsx.md381 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[0]))
382 || ALTIVEC_REGNO_P (reg_or_subregno (operands[0]))))
600 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
601 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
672 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
673 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
751 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
752 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
844 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
845 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
[all …]
/dports/lang/gcc9-devel/gcc-9-20211007/gcc/config/rs6000/
H A Dvsx.md463 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[0]))
464 || ALTIVEC_REGNO_P (reg_or_subregno (operands[0]))))
682 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
683 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
754 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
755 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
833 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
834 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
926 && (!HARD_REGISTER_NUM_P (reg_or_subregno (operands[1]))
927 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
[all …]
/dports/lang/gcc8/gcc-8.5.0/gcc/config/rs6000/
H A Dvsx.md467 && ((reg_or_subregno (operands[0]) >= FIRST_PSEUDO_REGISTER)
468 || ALTIVEC_REGNO_P (reg_or_subregno (operands[0]))))
686 && ((reg_or_subregno (operands[1]) >= FIRST_PSEUDO_REGISTER)
687 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
758 && ((reg_or_subregno (operands[1]) >= FIRST_PSEUDO_REGISTER)
759 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
837 && ((reg_or_subregno (operands[1]) >= FIRST_PSEUDO_REGISTER)
838 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
930 && ((reg_or_subregno (operands[1]) >= FIRST_PSEUDO_REGISTER)
931 || ALTIVEC_REGNO_P (reg_or_subregno (operands[1]))))
[all …]
/dports/devel/zpu-gcc/zpu-toolchain-1.0/toolchain/gcc/gcc/
H A Dunroll.c2806 splittable_regs[reg_or_subregno (v->new_reg)] = value; in find_splittable_givs()
2840 splittable_regs_updates[reg_or_subregno (v->new_reg)] = count; in find_splittable_givs()

12345678910>>...13