Home
last modified time | relevance | path

Searched refs:udiv (Results 1 – 25 of 5352) sorted by relevance

12345678910>>...215

/dports/devel/llvm-cheri/llvm-project-37c49ff00e3eadce5d8703fdc4497f28458c64a8/llvm/test/Transforms/Inline/AMDGPU/
H A Dinline-hint.ll5 %div.1 = udiv <16 x i32> %x, %y
6 %div.2 = udiv <16 x i32> %div.1, %y
7 %div.3 = udiv <16 x i32> %div.2, %y
8 %div.4 = udiv <16 x i32> %div.3, %y
9 %div.5 = udiv <16 x i32> %div.4, %y
10 %div.6 = udiv <16 x i32> %div.5, %y
11 %div.7 = udiv <16 x i32> %div.6, %y
12 %div.8 = udiv <16 x i32> %div.7, %y
29 ; CHECK: udiv
42 %div.1 = udiv <16 x i32> %x, %y
[all …]
/dports/devel/llvm11/llvm-11.0.1.src/test/Transforms/Inline/AMDGPU/
H A Dinline-hint.ll5 %div.1 = udiv <16 x i32> %x, %y
6 %div.2 = udiv <16 x i32> %div.1, %y
7 %div.3 = udiv <16 x i32> %div.2, %y
8 %div.4 = udiv <16 x i32> %div.3, %y
9 %div.5 = udiv <16 x i32> %div.4, %y
10 %div.6 = udiv <16 x i32> %div.5, %y
11 %div.7 = udiv <16 x i32> %div.6, %y
12 %div.8 = udiv <16 x i32> %div.7, %y
29 ; CHECK: udiv
42 %div.1 = udiv <16 x i32> %x, %y
[all …]
/dports/devel/llvm10/llvm-10.0.1.src/test/Transforms/Inline/AMDGPU/
H A Dinline-hint.ll5 %div.1 = udiv <16 x i32> %x, %y
6 %div.2 = udiv <16 x i32> %div.1, %y
7 %div.3 = udiv <16 x i32> %div.2, %y
8 %div.4 = udiv <16 x i32> %div.3, %y
9 %div.5 = udiv <16 x i32> %div.4, %y
10 %div.6 = udiv <16 x i32> %div.5, %y
11 %div.7 = udiv <16 x i32> %div.6, %y
12 %div.8 = udiv <16 x i32> %div.7, %y
29 ; CHECK: udiv
42 %div.1 = udiv <16 x i32> %x, %y
[all …]
/dports/devel/llvm90/llvm-9.0.1.src/test/Transforms/Inline/AMDGPU/
H A Dinline-hint.ll5 %div.1 = udiv <16 x i32> %x, %y
6 %div.2 = udiv <16 x i32> %div.1, %y
7 %div.3 = udiv <16 x i32> %div.2, %y
8 %div.4 = udiv <16 x i32> %div.3, %y
9 %div.5 = udiv <16 x i32> %div.4, %y
10 %div.6 = udiv <16 x i32> %div.5, %y
11 %div.7 = udiv <16 x i32> %div.6, %y
12 %div.8 = udiv <16 x i32> %div.7, %y
29 ; CHECK: udiv
42 %div.1 = udiv <16 x i32> %x, %y
[all …]
/dports/devel/tinygo/tinygo-0.14.1/llvm-project/llvm/test/Transforms/Inline/AMDGPU/
H A Dinline-hint.ll5 %div.1 = udiv <16 x i32> %x, %y
6 %div.2 = udiv <16 x i32> %div.1, %y
7 %div.3 = udiv <16 x i32> %div.2, %y
8 %div.4 = udiv <16 x i32> %div.3, %y
9 %div.5 = udiv <16 x i32> %div.4, %y
10 %div.6 = udiv <16 x i32> %div.5, %y
11 %div.7 = udiv <16 x i32> %div.6, %y
12 %div.8 = udiv <16 x i32> %div.7, %y
29 ; CHECK: udiv
42 %div.1 = udiv <16 x i32> %x, %y
[all …]
/dports/www/chromium-legacy/chromium-88.0.4324.182/third_party/llvm/llvm/test/Transforms/Inline/AMDGPU/
H A Dinline-hint.ll5 %div.1 = udiv <16 x i32> %x, %y
6 %div.2 = udiv <16 x i32> %div.1, %y
7 %div.3 = udiv <16 x i32> %div.2, %y
8 %div.4 = udiv <16 x i32> %div.3, %y
9 %div.5 = udiv <16 x i32> %div.4, %y
10 %div.6 = udiv <16 x i32> %div.5, %y
11 %div.7 = udiv <16 x i32> %div.6, %y
12 %div.8 = udiv <16 x i32> %div.7, %y
29 ; CHECK: udiv
42 %div.1 = udiv <16 x i32> %x, %y
[all …]
/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/llvm/test/Transforms/Inline/AMDGPU/
H A Dinline-hint.ll6 %div.1 = udiv <16 x i32> %x, %y
7 %div.2 = udiv <16 x i32> %div.1, %y
8 %div.3 = udiv <16 x i32> %div.2, %y
9 %div.4 = udiv <16 x i32> %div.3, %y
10 %div.5 = udiv <16 x i32> %div.4, %y
11 %div.6 = udiv <16 x i32> %div.5, %y
12 %div.7 = udiv <16 x i32> %div.6, %y
13 %div.8 = udiv <16 x i32> %div.7, %y
30 ; CHECK: udiv
43 %div.1 = udiv <16 x i32> %x, %y
[all …]
/dports/devel/llvm12/llvm-project-12.0.1.src/llvm/test/Transforms/Inline/AMDGPU/
H A Dinline-hint.ll6 %div.1 = udiv <16 x i32> %x, %y
7 %div.2 = udiv <16 x i32> %div.1, %y
8 %div.3 = udiv <16 x i32> %div.2, %y
9 %div.4 = udiv <16 x i32> %div.3, %y
10 %div.5 = udiv <16 x i32> %div.4, %y
11 %div.6 = udiv <16 x i32> %div.5, %y
12 %div.7 = udiv <16 x i32> %div.6, %y
13 %div.8 = udiv <16 x i32> %div.7, %y
30 ; CHECK: udiv
43 %div.1 = udiv <16 x i32> %x, %y
[all …]
/dports/devel/wasi-compiler-rt13/llvm-project-13.0.1.src/llvm/test/Transforms/Inline/AMDGPU/
H A Dinline-hint.ll6 %div.1 = udiv <16 x i32> %x, %y
7 %div.2 = udiv <16 x i32> %div.1, %y
8 %div.3 = udiv <16 x i32> %div.2, %y
9 %div.4 = udiv <16 x i32> %div.3, %y
10 %div.5 = udiv <16 x i32> %div.4, %y
11 %div.6 = udiv <16 x i32> %div.5, %y
12 %div.7 = udiv <16 x i32> %div.6, %y
13 %div.8 = udiv <16 x i32> %div.7, %y
30 ; CHECK: udiv
43 %div.1 = udiv <16 x i32> %x, %y
[all …]
/dports/devel/wasi-compiler-rt12/llvm-project-12.0.1.src/llvm/test/Transforms/Inline/AMDGPU/
H A Dinline-hint.ll6 %div.1 = udiv <16 x i32> %x, %y
7 %div.2 = udiv <16 x i32> %div.1, %y
8 %div.3 = udiv <16 x i32> %div.2, %y
9 %div.4 = udiv <16 x i32> %div.3, %y
10 %div.5 = udiv <16 x i32> %div.4, %y
11 %div.6 = udiv <16 x i32> %div.5, %y
12 %div.7 = udiv <16 x i32> %div.6, %y
13 %div.8 = udiv <16 x i32> %div.7, %y
30 ; CHECK: udiv
43 %div.1 = udiv <16 x i32> %x, %y
[all …]
/dports/devel/wasi-libcxx/llvm-project-13.0.1.src/llvm/test/Transforms/Inline/AMDGPU/
H A Dinline-hint.ll6 %div.1 = udiv <16 x i32> %x, %y
7 %div.2 = udiv <16 x i32> %div.1, %y
8 %div.3 = udiv <16 x i32> %div.2, %y
9 %div.4 = udiv <16 x i32> %div.3, %y
10 %div.5 = udiv <16 x i32> %div.4, %y
11 %div.6 = udiv <16 x i32> %div.5, %y
12 %div.7 = udiv <16 x i32> %div.6, %y
13 %div.8 = udiv <16 x i32> %div.7, %y
30 ; CHECK: udiv
43 %div.1 = udiv <16 x i32> %x, %y
[all …]
/dports/graphics/llvm-mesa/llvm-13.0.1.src/test/Transforms/Inline/AMDGPU/
H A Dinline-hint.ll6 %div.1 = udiv <16 x i32> %x, %y
7 %div.2 = udiv <16 x i32> %div.1, %y
8 %div.3 = udiv <16 x i32> %div.2, %y
9 %div.4 = udiv <16 x i32> %div.3, %y
10 %div.5 = udiv <16 x i32> %div.4, %y
11 %div.6 = udiv <16 x i32> %div.5, %y
12 %div.7 = udiv <16 x i32> %div.6, %y
13 %div.8 = udiv <16 x i32> %div.7, %y
30 ; CHECK: udiv
43 %div.1 = udiv <16 x i32> %x, %y
[all …]
/dports/devel/llvm13/llvm-project-13.0.1.src/llvm/test/Transforms/Inline/AMDGPU/
H A Dinline-hint.ll6 %div.1 = udiv <16 x i32> %x, %y
7 %div.2 = udiv <16 x i32> %div.1, %y
8 %div.3 = udiv <16 x i32> %div.2, %y
9 %div.4 = udiv <16 x i32> %div.3, %y
10 %div.5 = udiv <16 x i32> %div.4, %y
11 %div.6 = udiv <16 x i32> %div.5, %y
12 %div.7 = udiv <16 x i32> %div.6, %y
13 %div.8 = udiv <16 x i32> %div.7, %y
30 ; CHECK: udiv
43 %div.1 = udiv <16 x i32> %x, %y
[all …]
/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/llvm/test/Analysis/ScalarEvolution/
H A Dmul.ll7 ; CHECK-NEXT: %udiv = udiv i8 %x, %y
13 %udiv = udiv i8 %x, %y
14 %res = mul i8 %udiv, %y
21 ; CHECK-NEXT: %udiv = udiv i8 %x, 2
27 %udiv = udiv i8 %x, 2
35 ; CHECK-NEXT: %udiv = udiv i8 %x, -128
41 %udiv = udiv i8 %x, 128
49 ; CHECK-NEXT: %udiv = udiv i8 %x, -1
55 %udiv = udiv i8 %x, 255
65 ; CHECK-NEXT: %udiv = udiv i8 %x, %y
[all …]
/dports/sysutils/u-boot-utilite/u-boot-2015.07/arch/powerpc/cpu/ppc4xx/
H A D4xx_uart.c124 *udiv = diff = max; in serial_bdiv()
136 *udiv = i; in serial_bdiv()
139 *udiv = i; /* best so far */ in serial_bdiv()
147 reg |= ((*udiv - 0) << 8) | (*udiv - 0); in serial_bdiv()
151 return div / *udiv; in serial_bdiv()
163 u32 udiv; in get_serial_clock() local
180 udiv = 1; in get_serial_clock()
190 udiv = (clk + tmp / 2) / tmp; in get_serial_clock()
193 udiv = UDIV_MAX; in get_serial_clock()
213 udiv = UDIV_MAX; in get_serial_clock()
[all …]
/dports/devel/llvm-cheri/llvm-project-37c49ff00e3eadce5d8703fdc4497f28458c64a8/llvm/test/Transforms/InstCombine/
H A Dudivrem-change-width.ll13 %udiv = udiv i32 %za, %zb
25 %udiv = udiv <2 x i32> %za, %zb
62 %udiv = udiv i32 %za, %zb
74 %udiv = udiv <2 x i32> %za, %zb
89 %udiv = udiv i32 %za, %zb
103 %udiv = udiv i32 %za, %zb
167 %udiv = udiv i32 %za, 10
178 %udiv = udiv <2 x i32> %za, <i32 10, i32 17>
190 %udiv = udiv i32 %za, 10
202 %udiv = udiv i32 %za, 10
[all …]
/dports/devel/llvm11/llvm-11.0.1.src/test/Transforms/InstCombine/
H A Dudivrem-change-width.ll13 %udiv = udiv i32 %za, %zb
25 %udiv = udiv <2 x i32> %za, %zb
62 %udiv = udiv i32 %za, %zb
74 %udiv = udiv <2 x i32> %za, %zb
89 %udiv = udiv i32 %za, %zb
103 %udiv = udiv i32 %za, %zb
167 %udiv = udiv i32 %za, 10
178 %udiv = udiv <2 x i32> %za, <i32 10, i32 17>
190 %udiv = udiv i32 %za, 10
202 %udiv = udiv i32 %za, 10
[all …]
/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/llvm/test/Transforms/InstCombine/
H A Dudivrem-change-width.ll13 %udiv = udiv i32 %za, %zb
25 %udiv = udiv <2 x i32> %za, %zb
62 %udiv = udiv i32 %za, %zb
74 %udiv = udiv <2 x i32> %za, %zb
89 %udiv = udiv i32 %za, %zb
103 %udiv = udiv i32 %za, %zb
167 %udiv = udiv i32 %za, 10
178 %udiv = udiv <2 x i32> %za, <i32 10, i32 17>
190 %udiv = udiv i32 %za, 10
202 %udiv = udiv i32 %za, 10
[all …]
/dports/devel/llvm90/llvm-9.0.1.src/test/Transforms/InstCombine/
H A Dudivrem-change-width.ll13 %udiv = udiv i32 %za, %zb
25 %udiv = udiv <2 x i32> %za, %zb
62 %udiv = udiv i32 %za, %zb
74 %udiv = udiv <2 x i32> %za, %zb
89 %udiv = udiv i32 %za, %zb
103 %udiv = udiv i32 %za, %zb
167 %udiv = udiv i32 %za, 10
178 %udiv = udiv <2 x i32> %za, <i32 10, i32 17>
190 %udiv = udiv i32 %za, 10
202 %udiv = udiv i32 %za, 10
[all …]
/dports/devel/llvm12/llvm-project-12.0.1.src/llvm/test/Transforms/InstCombine/
H A Dudivrem-change-width.ll13 %udiv = udiv i32 %za, %zb
25 %udiv = udiv <2 x i32> %za, %zb
62 %udiv = udiv i32 %za, %zb
74 %udiv = udiv <2 x i32> %za, %zb
89 %udiv = udiv i32 %za, %zb
103 %udiv = udiv i32 %za, %zb
167 %udiv = udiv i32 %za, 10
178 %udiv = udiv <2 x i32> %za, <i32 10, i32 17>
190 %udiv = udiv i32 %za, 10
202 %udiv = udiv i32 %za, 10
[all …]
/dports/devel/llvm10/llvm-10.0.1.src/test/Transforms/InstCombine/
H A Dudivrem-change-width.ll13 %udiv = udiv i32 %za, %zb
25 %udiv = udiv <2 x i32> %za, %zb
62 %udiv = udiv i32 %za, %zb
74 %udiv = udiv <2 x i32> %za, %zb
89 %udiv = udiv i32 %za, %zb
103 %udiv = udiv i32 %za, %zb
167 %udiv = udiv i32 %za, 10
178 %udiv = udiv <2 x i32> %za, <i32 10, i32 17>
190 %udiv = udiv i32 %za, 10
202 %udiv = udiv i32 %za, 10
[all …]
/dports/devel/wasi-compiler-rt13/llvm-project-13.0.1.src/llvm/test/Transforms/InstCombine/
H A Dudivrem-change-width.ll13 %udiv = udiv i32 %za, %zb
25 %udiv = udiv <2 x i32> %za, %zb
62 %udiv = udiv i32 %za, %zb
74 %udiv = udiv <2 x i32> %za, %zb
89 %udiv = udiv i32 %za, %zb
103 %udiv = udiv i32 %za, %zb
167 %udiv = udiv i32 %za, 10
178 %udiv = udiv <2 x i32> %za, <i32 10, i32 17>
190 %udiv = udiv i32 %za, 10
202 %udiv = udiv i32 %za, 10
[all …]
/dports/www/chromium-legacy/chromium-88.0.4324.182/third_party/llvm/llvm/test/Transforms/InstCombine/
H A Dudivrem-change-width.ll13 %udiv = udiv i32 %za, %zb
25 %udiv = udiv <2 x i32> %za, %zb
62 %udiv = udiv i32 %za, %zb
74 %udiv = udiv <2 x i32> %za, %zb
89 %udiv = udiv i32 %za, %zb
103 %udiv = udiv i32 %za, %zb
167 %udiv = udiv i32 %za, 10
178 %udiv = udiv <2 x i32> %za, <i32 10, i32 17>
190 %udiv = udiv i32 %za, 10
202 %udiv = udiv i32 %za, 10
[all …]
/dports/devel/tinygo/tinygo-0.14.1/llvm-project/llvm/test/Transforms/InstCombine/
H A Dudivrem-change-width.ll13 %udiv = udiv i32 %za, %zb
25 %udiv = udiv <2 x i32> %za, %zb
62 %udiv = udiv i32 %za, %zb
74 %udiv = udiv <2 x i32> %za, %zb
89 %udiv = udiv i32 %za, %zb
103 %udiv = udiv i32 %za, %zb
167 %udiv = udiv i32 %za, 10
178 %udiv = udiv <2 x i32> %za, <i32 10, i32 17>
190 %udiv = udiv i32 %za, 10
202 %udiv = udiv i32 %za, 10
[all …]
/dports/devel/wasi-compiler-rt12/llvm-project-12.0.1.src/llvm/test/Transforms/InstCombine/
H A Dudivrem-change-width.ll13 %udiv = udiv i32 %za, %zb
25 %udiv = udiv <2 x i32> %za, %zb
62 %udiv = udiv i32 %za, %zb
74 %udiv = udiv <2 x i32> %za, %zb
89 %udiv = udiv i32 %za, %zb
103 %udiv = udiv i32 %za, %zb
167 %udiv = udiv i32 %za, 10
178 %udiv = udiv <2 x i32> %za, <i32 10, i32 17>
190 %udiv = udiv i32 %za, 10
202 %udiv = udiv i32 %za, 10
[all …]

12345678910>>...215