Home
last modified time | relevance | path

Searched refs:umaxv (Results 1 – 25 of 405) sorted by relevance

12345678910>>...17

/dports/www/chromium-legacy/chromium-88.0.4324.182/third_party/llvm/llvm/test/MC/AArch64/SVE/
H A Dumaxv-diagnostics.s7 umaxv d0, p7, z31.b define
12 umaxv d0, p7, z31.h define
17 umaxv d0, p7, z31.s define
22 umaxv v0.2d, p7, z31.d label
31 umaxv h0, p8, z31.h label
36 umaxv h0, p7.b, z31.h label
41 umaxv h0, p7.q, z31.h label
51 umaxv d0, p7, z31.d define
57 umaxv d0, p7, z31.d define
/dports/devel/llvm-cheri/llvm-project-37c49ff00e3eadce5d8703fdc4497f28458c64a8/llvm/test/MC/AArch64/SVE/
H A Dumaxv-diagnostics.s7 umaxv d0, p7, z31.b define
12 umaxv d0, p7, z31.h define
17 umaxv d0, p7, z31.s define
22 umaxv v0.2d, p7, z31.d label
31 umaxv h0, p8, z31.h label
36 umaxv h0, p7.b, z31.h label
41 umaxv h0, p7.q, z31.h label
51 umaxv d0, p7, z31.d define
57 umaxv d0, p7, z31.d define
/dports/devel/llvm10/llvm-10.0.1.src/test/MC/AArch64/SVE/
H A Dumaxv-diagnostics.s7 umaxv d0, p7, z31.b define
12 umaxv d0, p7, z31.h define
17 umaxv d0, p7, z31.s define
22 umaxv v0.2d, p7, z31.d label
31 umaxv h0, p8, z31.h label
36 umaxv h0, p7.b, z31.h label
41 umaxv h0, p7.q, z31.h label
51 umaxv d0, p7, z31.d define
57 umaxv d0, p7, z31.d define
/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/llvm/test/MC/AArch64/SVE/
H A Dumaxv-diagnostics.s7 umaxv d0, p7, z31.b define
12 umaxv d0, p7, z31.h define
17 umaxv d0, p7, z31.s define
22 umaxv v0.2d, p7, z31.d label
31 umaxv h0, p8, z31.h label
36 umaxv h0, p7.b, z31.h label
41 umaxv h0, p7.q, z31.h label
51 umaxv d0, p7, z31.d define
57 umaxv d0, p7, z31.d define
/dports/devel/llvm12/llvm-project-12.0.1.src/llvm/test/MC/AArch64/SVE/
H A Dumaxv-diagnostics.s7 umaxv d0, p7, z31.b define
12 umaxv d0, p7, z31.h define
17 umaxv d0, p7, z31.s define
22 umaxv v0.2d, p7, z31.d label
31 umaxv h0, p8, z31.h label
36 umaxv h0, p7.b, z31.h label
41 umaxv h0, p7.q, z31.h label
51 umaxv d0, p7, z31.d define
57 umaxv d0, p7, z31.d define
/dports/devel/llvm11/llvm-11.0.1.src/test/MC/AArch64/SVE/
H A Dumaxv-diagnostics.s7 umaxv d0, p7, z31.b define
12 umaxv d0, p7, z31.h define
17 umaxv d0, p7, z31.s define
22 umaxv v0.2d, p7, z31.d label
31 umaxv h0, p8, z31.h label
36 umaxv h0, p7.b, z31.h label
41 umaxv h0, p7.q, z31.h label
51 umaxv d0, p7, z31.d define
57 umaxv d0, p7, z31.d define
/dports/devel/wasi-compiler-rt13/llvm-project-13.0.1.src/llvm/test/MC/AArch64/SVE/
H A Dumaxv-diagnostics.s7 umaxv d0, p7, z31.b define
12 umaxv d0, p7, z31.h define
17 umaxv d0, p7, z31.s define
22 umaxv v0.2d, p7, z31.d label
31 umaxv h0, p8, z31.h label
36 umaxv h0, p7.b, z31.h label
41 umaxv h0, p7.q, z31.h label
51 umaxv d0, p7, z31.d define
57 umaxv d0, p7, z31.d define
/dports/devel/llvm90/llvm-9.0.1.src/test/MC/AArch64/SVE/
H A Dumaxv-diagnostics.s7 umaxv d0, p7, z31.b define
12 umaxv d0, p7, z31.h define
17 umaxv d0, p7, z31.s define
22 umaxv v0.2d, p7, z31.d label
31 umaxv h0, p8, z31.h label
36 umaxv h0, p7.b, z31.h label
41 umaxv h0, p7.q, z31.h label
51 umaxv d0, p7, z31.d define
57 umaxv d0, p7, z31.d define
/dports/devel/wasi-compiler-rt12/llvm-project-12.0.1.src/llvm/test/MC/AArch64/SVE/
H A Dumaxv-diagnostics.s7 umaxv d0, p7, z31.b define
12 umaxv d0, p7, z31.h define
17 umaxv d0, p7, z31.s define
22 umaxv v0.2d, p7, z31.d label
31 umaxv h0, p8, z31.h label
36 umaxv h0, p7.b, z31.h label
41 umaxv h0, p7.q, z31.h label
51 umaxv d0, p7, z31.d define
57 umaxv d0, p7, z31.d define
/dports/devel/tinygo/tinygo-0.14.1/llvm-project/llvm/test/MC/AArch64/SVE/
H A Dumaxv-diagnostics.s7 umaxv d0, p7, z31.b define
12 umaxv d0, p7, z31.h define
17 umaxv d0, p7, z31.s define
22 umaxv v0.2d, p7, z31.d label
31 umaxv h0, p8, z31.h label
36 umaxv h0, p7.b, z31.h label
41 umaxv h0, p7.q, z31.h label
51 umaxv d0, p7, z31.d define
57 umaxv d0, p7, z31.d define
/dports/devel/wasi-libcxx/llvm-project-13.0.1.src/llvm/test/MC/AArch64/SVE/
H A Dumaxv-diagnostics.s7 umaxv d0, p7, z31.b define
12 umaxv d0, p7, z31.h define
17 umaxv d0, p7, z31.s define
22 umaxv v0.2d, p7, z31.d label
31 umaxv h0, p8, z31.h label
36 umaxv h0, p7.b, z31.h label
41 umaxv h0, p7.q, z31.h label
51 umaxv d0, p7, z31.d define
57 umaxv d0, p7, z31.d define
/dports/graphics/llvm-mesa/llvm-13.0.1.src/test/MC/AArch64/SVE/
H A Dumaxv-diagnostics.s7 umaxv d0, p7, z31.b define
12 umaxv d0, p7, z31.h define
17 umaxv d0, p7, z31.s define
22 umaxv v0.2d, p7, z31.d label
31 umaxv h0, p8, z31.h label
36 umaxv h0, p7.b, z31.h label
41 umaxv h0, p7.q, z31.h label
51 umaxv d0, p7, z31.d define
57 umaxv d0, p7, z31.d define
/dports/devel/llvm13/llvm-project-13.0.1.src/llvm/test/MC/AArch64/SVE/
H A Dumaxv-diagnostics.s7 umaxv d0, p7, z31.b define
12 umaxv d0, p7, z31.h define
17 umaxv d0, p7, z31.s define
22 umaxv v0.2d, p7, z31.d label
31 umaxv h0, p8, z31.h label
36 umaxv h0, p7.b, z31.h label
41 umaxv h0, p7.q, z31.h label
51 umaxv d0, p7, z31.d define
57 umaxv d0, p7, z31.d define
/dports/www/chromium-legacy/chromium-88.0.4324.182/third_party/llvm/llvm/test/CodeGen/AArch64/
H A Darm64-umaxv.ll5 ; CHECK: umaxv.8b b[[REG:[0-9]+]], v0
28 ; CHECK: umaxv.4h h[[REG:[0-9]+]], v0
49 ; CHECK: umaxv.8h h[[REG:[0-9]+]], v0
70 ; CHECK: umaxv.16b b[[REG:[0-9]+]], v0
91 ; CHECK: umaxv.8b b[[REGNUM:[0-9]+]], v1
95 %0 = tail call i32 @llvm.aarch64.neon.umaxv.i32.v8i8(<8 x i8> %a2)
103 ; CHECK: umaxv.4h h[[REGNUM:[0-9]+]], v1
107 %0 = tail call i32 @llvm.aarch64.neon.umaxv.i32.v4i16(<4 x i16> %a2)
126 ; CHECK: umaxv.16b b[[REGNUM:[0-9]+]], v1
138 ; CHECK: umaxv.8h h[[REGNUM:[0-9]+]], v1
[all …]
/dports/devel/llvm-cheri/llvm-project-37c49ff00e3eadce5d8703fdc4497f28458c64a8/llvm/test/CodeGen/AArch64/
H A Darm64-umaxv.ll5 ; CHECK: umaxv.8b b[[REG:[0-9]+]], v0
28 ; CHECK: umaxv.4h h[[REG:[0-9]+]], v0
49 ; CHECK: umaxv.8h h[[REG:[0-9]+]], v0
70 ; CHECK: umaxv.16b b[[REG:[0-9]+]], v0
91 ; CHECK: umaxv.8b b[[REGNUM:[0-9]+]], v1
95 %0 = tail call i32 @llvm.aarch64.neon.umaxv.i32.v8i8(<8 x i8> %a2)
103 ; CHECK: umaxv.4h h[[REGNUM:[0-9]+]], v1
107 %0 = tail call i32 @llvm.aarch64.neon.umaxv.i32.v4i16(<4 x i16> %a2)
126 ; CHECK: umaxv.16b b[[REGNUM:[0-9]+]], v1
138 ; CHECK: umaxv.8h h[[REGNUM:[0-9]+]], v1
[all …]
/dports/devel/llvm10/llvm-10.0.1.src/test/CodeGen/AArch64/
H A Darm64-umaxv.ll5 ; CHECK: umaxv.8b b[[REG:[0-9]+]], v0
28 ; CHECK: umaxv.4h h[[REG:[0-9]+]], v0
49 ; CHECK: umaxv.8h h[[REG:[0-9]+]], v0
70 ; CHECK: umaxv.16b b[[REG:[0-9]+]], v0
91 ; CHECK: umaxv.8b b[[REGNUM:[0-9]+]], v1
95 %0 = tail call i32 @llvm.aarch64.neon.umaxv.i32.v8i8(<8 x i8> %a2)
103 ; CHECK: umaxv.4h h[[REGNUM:[0-9]+]], v1
107 %0 = tail call i32 @llvm.aarch64.neon.umaxv.i32.v4i16(<4 x i16> %a2)
126 ; CHECK: umaxv.16b b[[REGNUM:[0-9]+]], v1
138 ; CHECK: umaxv.8h h[[REGNUM:[0-9]+]], v1
[all …]
/dports/devel/wasi-libcxx/llvm-project-13.0.1.src/llvm/test/CodeGen/AArch64/
H A Darm64-umaxv.ll5 ; CHECK: umaxv.8b b[[REG:[0-9]+]], v0
28 ; CHECK: umaxv.4h h[[REG:[0-9]+]], v0
49 ; CHECK: umaxv.8h h[[REG:[0-9]+]], v0
70 ; CHECK: umaxv.16b b[[REG:[0-9]+]], v0
91 ; CHECK: umaxv.8b b[[REGNUM:[0-9]+]], v1
95 %0 = tail call i32 @llvm.aarch64.neon.umaxv.i32.v8i8(<8 x i8> %a2)
103 ; CHECK: umaxv.4h h[[REGNUM:[0-9]+]], v1
107 %0 = tail call i32 @llvm.aarch64.neon.umaxv.i32.v4i16(<4 x i16> %a2)
126 ; CHECK: umaxv.16b b[[REGNUM:[0-9]+]], v1
138 ; CHECK: umaxv.8h h[[REGNUM:[0-9]+]], v1
[all …]
/dports/graphics/llvm-mesa/llvm-13.0.1.src/test/CodeGen/AArch64/
H A Darm64-umaxv.ll5 ; CHECK: umaxv.8b b[[REG:[0-9]+]], v0
28 ; CHECK: umaxv.4h h[[REG:[0-9]+]], v0
49 ; CHECK: umaxv.8h h[[REG:[0-9]+]], v0
70 ; CHECK: umaxv.16b b[[REG:[0-9]+]], v0
91 ; CHECK: umaxv.8b b[[REGNUM:[0-9]+]], v1
95 %0 = tail call i32 @llvm.aarch64.neon.umaxv.i32.v8i8(<8 x i8> %a2)
103 ; CHECK: umaxv.4h h[[REGNUM:[0-9]+]], v1
107 %0 = tail call i32 @llvm.aarch64.neon.umaxv.i32.v4i16(<4 x i16> %a2)
126 ; CHECK: umaxv.16b b[[REGNUM:[0-9]+]], v1
138 ; CHECK: umaxv.8h h[[REGNUM:[0-9]+]], v1
[all …]
/dports/devel/llvm12/llvm-project-12.0.1.src/llvm/test/CodeGen/AArch64/
H A Darm64-umaxv.ll5 ; CHECK: umaxv.8b b[[REG:[0-9]+]], v0
28 ; CHECK: umaxv.4h h[[REG:[0-9]+]], v0
49 ; CHECK: umaxv.8h h[[REG:[0-9]+]], v0
70 ; CHECK: umaxv.16b b[[REG:[0-9]+]], v0
91 ; CHECK: umaxv.8b b[[REGNUM:[0-9]+]], v1
95 %0 = tail call i32 @llvm.aarch64.neon.umaxv.i32.v8i8(<8 x i8> %a2)
103 ; CHECK: umaxv.4h h[[REGNUM:[0-9]+]], v1
107 %0 = tail call i32 @llvm.aarch64.neon.umaxv.i32.v4i16(<4 x i16> %a2)
126 ; CHECK: umaxv.16b b[[REGNUM:[0-9]+]], v1
138 ; CHECK: umaxv.8h h[[REGNUM:[0-9]+]], v1
[all …]
/dports/devel/llvm11/llvm-11.0.1.src/test/CodeGen/AArch64/
H A Darm64-umaxv.ll5 ; CHECK: umaxv.8b b[[REG:[0-9]+]], v0
28 ; CHECK: umaxv.4h h[[REG:[0-9]+]], v0
49 ; CHECK: umaxv.8h h[[REG:[0-9]+]], v0
70 ; CHECK: umaxv.16b b[[REG:[0-9]+]], v0
91 ; CHECK: umaxv.8b b[[REGNUM:[0-9]+]], v1
95 %0 = tail call i32 @llvm.aarch64.neon.umaxv.i32.v8i8(<8 x i8> %a2)
103 ; CHECK: umaxv.4h h[[REGNUM:[0-9]+]], v1
107 %0 = tail call i32 @llvm.aarch64.neon.umaxv.i32.v4i16(<4 x i16> %a2)
126 ; CHECK: umaxv.16b b[[REGNUM:[0-9]+]], v1
138 ; CHECK: umaxv.8h h[[REGNUM:[0-9]+]], v1
[all …]
/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/llvm/test/CodeGen/AArch64/
H A Darm64-umaxv.ll5 ; CHECK: umaxv.8b b[[REG:[0-9]+]], v0
28 ; CHECK: umaxv.4h h[[REG:[0-9]+]], v0
49 ; CHECK: umaxv.8h h[[REG:[0-9]+]], v0
70 ; CHECK: umaxv.16b b[[REG:[0-9]+]], v0
91 ; CHECK: umaxv.8b b[[REGNUM:[0-9]+]], v1
95 %0 = tail call i32 @llvm.aarch64.neon.umaxv.i32.v8i8(<8 x i8> %a2)
103 ; CHECK: umaxv.4h h[[REGNUM:[0-9]+]], v1
107 %0 = tail call i32 @llvm.aarch64.neon.umaxv.i32.v4i16(<4 x i16> %a2)
126 ; CHECK: umaxv.16b b[[REGNUM:[0-9]+]], v1
138 ; CHECK: umaxv.8h h[[REGNUM:[0-9]+]], v1
[all …]
/dports/devel/wasi-compiler-rt13/llvm-project-13.0.1.src/llvm/test/CodeGen/AArch64/
H A Darm64-umaxv.ll5 ; CHECK: umaxv.8b b[[REG:[0-9]+]], v0
28 ; CHECK: umaxv.4h h[[REG:[0-9]+]], v0
49 ; CHECK: umaxv.8h h[[REG:[0-9]+]], v0
70 ; CHECK: umaxv.16b b[[REG:[0-9]+]], v0
91 ; CHECK: umaxv.8b b[[REGNUM:[0-9]+]], v1
95 %0 = tail call i32 @llvm.aarch64.neon.umaxv.i32.v8i8(<8 x i8> %a2)
103 ; CHECK: umaxv.4h h[[REGNUM:[0-9]+]], v1
107 %0 = tail call i32 @llvm.aarch64.neon.umaxv.i32.v4i16(<4 x i16> %a2)
126 ; CHECK: umaxv.16b b[[REGNUM:[0-9]+]], v1
138 ; CHECK: umaxv.8h h[[REGNUM:[0-9]+]], v1
[all …]
/dports/devel/wasi-compiler-rt12/llvm-project-12.0.1.src/llvm/test/CodeGen/AArch64/
H A Darm64-umaxv.ll5 ; CHECK: umaxv.8b b[[REG:[0-9]+]], v0
28 ; CHECK: umaxv.4h h[[REG:[0-9]+]], v0
49 ; CHECK: umaxv.8h h[[REG:[0-9]+]], v0
70 ; CHECK: umaxv.16b b[[REG:[0-9]+]], v0
91 ; CHECK: umaxv.8b b[[REGNUM:[0-9]+]], v1
95 %0 = tail call i32 @llvm.aarch64.neon.umaxv.i32.v8i8(<8 x i8> %a2)
103 ; CHECK: umaxv.4h h[[REGNUM:[0-9]+]], v1
107 %0 = tail call i32 @llvm.aarch64.neon.umaxv.i32.v4i16(<4 x i16> %a2)
126 ; CHECK: umaxv.16b b[[REGNUM:[0-9]+]], v1
138 ; CHECK: umaxv.8h h[[REGNUM:[0-9]+]], v1
[all …]
/dports/devel/tinygo/tinygo-0.14.1/llvm-project/llvm/test/CodeGen/AArch64/
H A Darm64-umaxv.ll5 ; CHECK: umaxv.8b b[[REG:[0-9]+]], v0
28 ; CHECK: umaxv.4h h[[REG:[0-9]+]], v0
49 ; CHECK: umaxv.8h h[[REG:[0-9]+]], v0
70 ; CHECK: umaxv.16b b[[REG:[0-9]+]], v0
91 ; CHECK: umaxv.8b b[[REGNUM:[0-9]+]], v1
95 %0 = tail call i32 @llvm.aarch64.neon.umaxv.i32.v8i8(<8 x i8> %a2)
103 ; CHECK: umaxv.4h h[[REGNUM:[0-9]+]], v1
107 %0 = tail call i32 @llvm.aarch64.neon.umaxv.i32.v4i16(<4 x i16> %a2)
126 ; CHECK: umaxv.16b b[[REGNUM:[0-9]+]], v1
138 ; CHECK: umaxv.8h h[[REGNUM:[0-9]+]], v1
[all …]
/dports/devel/llvm13/llvm-project-13.0.1.src/llvm/test/CodeGen/AArch64/
H A Darm64-umaxv.ll5 ; CHECK: umaxv.8b b[[REG:[0-9]+]], v0
28 ; CHECK: umaxv.4h h[[REG:[0-9]+]], v0
49 ; CHECK: umaxv.8h h[[REG:[0-9]+]], v0
70 ; CHECK: umaxv.16b b[[REG:[0-9]+]], v0
91 ; CHECK: umaxv.8b b[[REGNUM:[0-9]+]], v1
95 %0 = tail call i32 @llvm.aarch64.neon.umaxv.i32.v8i8(<8 x i8> %a2)
103 ; CHECK: umaxv.4h h[[REGNUM:[0-9]+]], v1
107 %0 = tail call i32 @llvm.aarch64.neon.umaxv.i32.v4i16(<4 x i16> %a2)
126 ; CHECK: umaxv.16b b[[REGNUM:[0-9]+]], v1
138 ; CHECK: umaxv.8h h[[REGNUM:[0-9]+]], v1
[all …]

12345678910>>...17