/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/llvm/test/tools/llvm-mca/AMDGPU/ |
H A D | gfx10-add-sequence.s | 27 # CHECK-NEXT: 1 5 1.00 U v_add_f32_e32 v0, v0, v0 28 # CHECK-NEXT: 1 5 1.00 U v_add_f32_e32 v1, v1, v1 29 # CHECK-NEXT: 1 5 1.00 U v_add_f32_e32 v2, v1, v0 47 # CHECK-NEXT: - - - 1.00 - - 1.00 - v_add_f32_e32 v0, v0, v0 48 # CHECK-NEXT: - - - 1.00 - - 1.00 - v_add_f32_e32 v1, v1, v1 55 # CHECK: [0,0] DeeeeE .. v_add_f32_e32 v0, v0, v0 56 # CHECK-NEXT: [0,1] .DeeeeE .. v_add_f32_e32 v1, v1, v1 57 # CHECK-NEXT: [0,2] . .DeeeeE v_add_f32_e32 v2, v1, v0 66 # CHECK-NEXT: 0. 1 0.0 0.0 0.0 v_add_f32_e32 v0, v0, v0 67 # CHECK-NEXT: 1. 1 0.0 0.0 0.0 v_add_f32_e32 v1, v1, v1 [all …]
|
/dports/devel/wasi-compiler-rt13/llvm-project-13.0.1.src/llvm/test/tools/llvm-mca/AMDGPU/ |
H A D | gfx10-add-sequence.s | 27 # CHECK-NEXT: 1 5 1.00 U v_add_f32_e32 v0, v0, v0 28 # CHECK-NEXT: 1 5 1.00 U v_add_f32_e32 v1, v1, v1 29 # CHECK-NEXT: 1 5 1.00 U v_add_f32_e32 v2, v1, v0 47 # CHECK-NEXT: - - - 1.00 - - 1.00 - v_add_f32_e32 v0, v0, v0 48 # CHECK-NEXT: - - - 1.00 - - 1.00 - v_add_f32_e32 v1, v1, v1 55 # CHECK: [0,0] DeeeeE .. v_add_f32_e32 v0, v0, v0 56 # CHECK-NEXT: [0,1] .DeeeeE .. v_add_f32_e32 v1, v1, v1 57 # CHECK-NEXT: [0,2] . .DeeeeE v_add_f32_e32 v2, v1, v0 66 # CHECK-NEXT: 0. 1 0.0 0.0 0.0 v_add_f32_e32 v0, v0, v0 67 # CHECK-NEXT: 1. 1 0.0 0.0 0.0 v_add_f32_e32 v1, v1, v1 [all …]
|
/dports/devel/wasi-libcxx/llvm-project-13.0.1.src/llvm/test/tools/llvm-mca/AMDGPU/ |
H A D | gfx10-add-sequence.s | 27 # CHECK-NEXT: 1 5 1.00 U v_add_f32_e32 v0, v0, v0 28 # CHECK-NEXT: 1 5 1.00 U v_add_f32_e32 v1, v1, v1 29 # CHECK-NEXT: 1 5 1.00 U v_add_f32_e32 v2, v1, v0 47 # CHECK-NEXT: - - - 1.00 - - 1.00 - v_add_f32_e32 v0, v0, v0 48 # CHECK-NEXT: - - - 1.00 - - 1.00 - v_add_f32_e32 v1, v1, v1 55 # CHECK: [0,0] DeeeeE .. v_add_f32_e32 v0, v0, v0 56 # CHECK-NEXT: [0,1] .DeeeeE .. v_add_f32_e32 v1, v1, v1 57 # CHECK-NEXT: [0,2] . .DeeeeE v_add_f32_e32 v2, v1, v0 66 # CHECK-NEXT: 0. 1 0.0 0.0 0.0 v_add_f32_e32 v0, v0, v0 67 # CHECK-NEXT: 1. 1 0.0 0.0 0.0 v_add_f32_e32 v1, v1, v1 [all …]
|
/dports/graphics/llvm-mesa/llvm-13.0.1.src/test/tools/llvm-mca/AMDGPU/ |
H A D | gfx10-add-sequence.s | 27 # CHECK-NEXT: 1 5 1.00 U v_add_f32_e32 v0, v0, v0 28 # CHECK-NEXT: 1 5 1.00 U v_add_f32_e32 v1, v1, v1 29 # CHECK-NEXT: 1 5 1.00 U v_add_f32_e32 v2, v1, v0 47 # CHECK-NEXT: - - - 1.00 - - 1.00 - v_add_f32_e32 v0, v0, v0 48 # CHECK-NEXT: - - - 1.00 - - 1.00 - v_add_f32_e32 v1, v1, v1 55 # CHECK: [0,0] DeeeeE .. v_add_f32_e32 v0, v0, v0 56 # CHECK-NEXT: [0,1] .DeeeeE .. v_add_f32_e32 v1, v1, v1 57 # CHECK-NEXT: [0,2] . .DeeeeE v_add_f32_e32 v2, v1, v0 66 # CHECK-NEXT: 0. 1 0.0 0.0 0.0 v_add_f32_e32 v0, v0, v0 67 # CHECK-NEXT: 1. 1 0.0 0.0 0.0 v_add_f32_e32 v1, v1, v1 [all …]
|
/dports/devel/llvm13/llvm-project-13.0.1.src/llvm/test/tools/llvm-mca/AMDGPU/ |
H A D | gfx10-add-sequence.s | 27 # CHECK-NEXT: 1 5 1.00 U v_add_f32_e32 v0, v0, v0 28 # CHECK-NEXT: 1 5 1.00 U v_add_f32_e32 v1, v1, v1 29 # CHECK-NEXT: 1 5 1.00 U v_add_f32_e32 v2, v1, v0 47 # CHECK-NEXT: - - - 1.00 - - 1.00 - v_add_f32_e32 v0, v0, v0 48 # CHECK-NEXT: - - - 1.00 - - 1.00 - v_add_f32_e32 v1, v1, v1 55 # CHECK: [0,0] DeeeeE .. v_add_f32_e32 v0, v0, v0 56 # CHECK-NEXT: [0,1] .DeeeeE .. v_add_f32_e32 v1, v1, v1 57 # CHECK-NEXT: [0,2] . .DeeeeE v_add_f32_e32 v2, v1, v0 66 # CHECK-NEXT: 0. 1 0.0 0.0 0.0 v_add_f32_e32 v0, v0, v0 67 # CHECK-NEXT: 1. 1 0.0 0.0 0.0 v_add_f32_e32 v1, v1, v1 [all …]
|
/dports/devel/tinygo/tinygo-0.14.1/llvm-project/clang/test/Sema/ |
H A D | inline-asm-validate-amdgpu.cl | 29 __asm("v_add_f32_e32 v1, v2, v3" : "={v1}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); 30 …__asm("v_add_f32_e32 v1, v2, v3" : ""(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{invali… 31 …__asm("v_add_f32_e32 v1, v2, v3" : "="(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inval… 32 …__asm("v_add_f32_e32 v1, v2, v3" : "={a}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{in… 33 …__asm("v_add_f32_e32 v1, v2, v3" : "={"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inva… 34 …__asm("v_add_f32_e32 v1, v2, v3" : "={}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 35 …__asm("v_add_f32_e32 v1, v2, v3" : "={v"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 42 __asm("v_add_f32_e32 v1, v2, v3" : "={v[1]}"(ci) : "{v[2]}"(ai), "{v[3]}"(bi) : ); 47 __asm("v_add_f32_e32 v1, v2, v3" : "=v"(ci) : "v"(ai), "v"(bi) : ); 48 …__asm("v_add_f32_e32 v1, v2, v3" : "=v1"(ci) : "v2"(ai), "v3"(bi) : ); /// expected-error {{invali… [all …]
|
/dports/devel/llvm90/llvm-9.0.1.src/tools/clang/test/Sema/ |
H A D | inline-asm-validate-amdgpu.cl | 29 __asm("v_add_f32_e32 v1, v2, v3" : "={v1}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); 30 …__asm("v_add_f32_e32 v1, v2, v3" : ""(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{invali… 31 …__asm("v_add_f32_e32 v1, v2, v3" : "="(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inval… 32 …__asm("v_add_f32_e32 v1, v2, v3" : "={a}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{in… 33 …__asm("v_add_f32_e32 v1, v2, v3" : "={"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inva… 34 …__asm("v_add_f32_e32 v1, v2, v3" : "={}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 35 …__asm("v_add_f32_e32 v1, v2, v3" : "={v"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 42 __asm("v_add_f32_e32 v1, v2, v3" : "={v[1]}"(ci) : "{v[2]}"(ai), "{v[3]}"(bi) : ); 47 __asm("v_add_f32_e32 v1, v2, v3" : "=v"(ci) : "v"(ai), "v"(bi) : ); 48 …__asm("v_add_f32_e32 v1, v2, v3" : "=v1"(ci) : "v2"(ai), "v3"(bi) : ); /// expected-error {{invali… [all …]
|
/dports/devel/llvm10/llvm-10.0.1.src/tools/clang/test/Sema/ |
H A D | inline-asm-validate-amdgpu.cl | 29 __asm("v_add_f32_e32 v1, v2, v3" : "={v1}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); 30 …__asm("v_add_f32_e32 v1, v2, v3" : ""(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{invali… 31 …__asm("v_add_f32_e32 v1, v2, v3" : "="(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inval… 32 …__asm("v_add_f32_e32 v1, v2, v3" : "={a}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{in… 33 …__asm("v_add_f32_e32 v1, v2, v3" : "={"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inva… 34 …__asm("v_add_f32_e32 v1, v2, v3" : "={}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 35 …__asm("v_add_f32_e32 v1, v2, v3" : "={v"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 42 __asm("v_add_f32_e32 v1, v2, v3" : "={v[1]}"(ci) : "{v[2]}"(ai), "{v[3]}"(bi) : ); 47 __asm("v_add_f32_e32 v1, v2, v3" : "=v"(ci) : "v"(ai), "v"(bi) : ); 48 …__asm("v_add_f32_e32 v1, v2, v3" : "=v1"(ci) : "v2"(ai), "v3"(bi) : ); /// expected-error {{invali… [all …]
|
/dports/devel/llvm80/llvm-8.0.1.src/tools/clang/test/Sema/ |
H A D | inline-asm-validate-amdgpu.cl | 29 __asm("v_add_f32_e32 v1, v2, v3" : "={v1}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); 30 …__asm("v_add_f32_e32 v1, v2, v3" : ""(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{invali… 31 …__asm("v_add_f32_e32 v1, v2, v3" : "="(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inval… 32 …__asm("v_add_f32_e32 v1, v2, v3" : "={a}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{in… 33 …__asm("v_add_f32_e32 v1, v2, v3" : "={"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inva… 34 …__asm("v_add_f32_e32 v1, v2, v3" : "={}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 35 …__asm("v_add_f32_e32 v1, v2, v3" : "={v"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 42 __asm("v_add_f32_e32 v1, v2, v3" : "={v[1]}"(ci) : "{v[2]}"(ai), "{v[3]}"(bi) : ); 47 __asm("v_add_f32_e32 v1, v2, v3" : "=v"(ci) : "v"(ai), "v"(bi) : ); 48 …__asm("v_add_f32_e32 v1, v2, v3" : "=v1"(ci) : "v2"(ai), "v3"(bi) : ); /// expected-error {{invali… [all …]
|
/dports/devel/llvm70/llvm-7.0.1.src/tools/clang/test/Sema/ |
H A D | inline-asm-validate-amdgpu.cl | 29 __asm("v_add_f32_e32 v1, v2, v3" : "={v1}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); 30 …__asm("v_add_f32_e32 v1, v2, v3" : ""(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{invali… 31 …__asm("v_add_f32_e32 v1, v2, v3" : "="(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inval… 32 …__asm("v_add_f32_e32 v1, v2, v3" : "={a}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{in… 33 …__asm("v_add_f32_e32 v1, v2, v3" : "={"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inva… 34 …__asm("v_add_f32_e32 v1, v2, v3" : "={}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 35 …__asm("v_add_f32_e32 v1, v2, v3" : "={v"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 42 __asm("v_add_f32_e32 v1, v2, v3" : "={v[1]}"(ci) : "{v[2]}"(ai), "{v[3]}"(bi) : ); 47 __asm("v_add_f32_e32 v1, v2, v3" : "=v"(ci) : "v"(ai), "v"(bi) : ); 48 …__asm("v_add_f32_e32 v1, v2, v3" : "=v1"(ci) : "v2"(ai), "v3"(bi) : ); /// expected-error {{invali… [all …]
|
/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/llvm/test/CodeGen/AMDGPU/ |
H A D | strict_fadd.f32.ll | 9 ; GCN-NEXT: v_add_f32_e32 v0, v0, v1 16 ; GFX10-NEXT: v_add_f32_e32 v0, v0, v1 26 ; GCN-NEXT: v_add_f32_e32 v0, v0, v1 33 ; GFX10-NEXT: v_add_f32_e32 v0, v0, v1 43 ; GCN-NEXT: v_add_f32_e32 v0, v0, v1 60 ; GCN-NEXT: v_add_f32_e32 v0, v0, v2 61 ; GCN-NEXT: v_add_f32_e32 v1, v1, v3 79 ; GCN-NEXT: v_add_f32_e32 v0, v0, v2 80 ; GCN-NEXT: v_add_f32_e32 v1, v1, v3 98 ; GCN-NEXT: v_add_f32_e32 v0, v0, v2 [all …]
|
/dports/devel/wasi-libcxx/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/ |
H A D | strict_fadd.f32.ll | 9 ; GCN-NEXT: v_add_f32_e32 v0, v0, v1 16 ; GFX10-NEXT: v_add_f32_e32 v0, v0, v1 26 ; GCN-NEXT: v_add_f32_e32 v0, v0, v1 33 ; GFX10-NEXT: v_add_f32_e32 v0, v0, v1 43 ; GCN-NEXT: v_add_f32_e32 v0, v0, v1 60 ; GCN-NEXT: v_add_f32_e32 v0, v0, v2 61 ; GCN-NEXT: v_add_f32_e32 v1, v1, v3 79 ; GCN-NEXT: v_add_f32_e32 v0, v0, v2 80 ; GCN-NEXT: v_add_f32_e32 v1, v1, v3 98 ; GCN-NEXT: v_add_f32_e32 v0, v0, v2 [all …]
|
/dports/graphics/llvm-mesa/llvm-13.0.1.src/test/CodeGen/AMDGPU/ |
H A D | strict_fadd.f32.ll | 9 ; GCN-NEXT: v_add_f32_e32 v0, v0, v1 16 ; GFX10-NEXT: v_add_f32_e32 v0, v0, v1 26 ; GCN-NEXT: v_add_f32_e32 v0, v0, v1 33 ; GFX10-NEXT: v_add_f32_e32 v0, v0, v1 43 ; GCN-NEXT: v_add_f32_e32 v0, v0, v1 60 ; GCN-NEXT: v_add_f32_e32 v0, v0, v2 61 ; GCN-NEXT: v_add_f32_e32 v1, v1, v3 79 ; GCN-NEXT: v_add_f32_e32 v0, v0, v2 80 ; GCN-NEXT: v_add_f32_e32 v1, v1, v3 98 ; GCN-NEXT: v_add_f32_e32 v0, v0, v2 [all …]
|
/dports/devel/wasi-compiler-rt13/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/ |
H A D | strict_fadd.f32.ll | 9 ; GCN-NEXT: v_add_f32_e32 v0, v0, v1 16 ; GFX10-NEXT: v_add_f32_e32 v0, v0, v1 26 ; GCN-NEXT: v_add_f32_e32 v0, v0, v1 33 ; GFX10-NEXT: v_add_f32_e32 v0, v0, v1 43 ; GCN-NEXT: v_add_f32_e32 v0, v0, v1 60 ; GCN-NEXT: v_add_f32_e32 v0, v0, v2 61 ; GCN-NEXT: v_add_f32_e32 v1, v1, v3 79 ; GCN-NEXT: v_add_f32_e32 v0, v0, v2 80 ; GCN-NEXT: v_add_f32_e32 v1, v1, v3 98 ; GCN-NEXT: v_add_f32_e32 v0, v0, v2 [all …]
|
/dports/devel/llvm13/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/ |
H A D | strict_fadd.f32.ll | 9 ; GCN-NEXT: v_add_f32_e32 v0, v0, v1 16 ; GFX10-NEXT: v_add_f32_e32 v0, v0, v1 26 ; GCN-NEXT: v_add_f32_e32 v0, v0, v1 33 ; GFX10-NEXT: v_add_f32_e32 v0, v0, v1 43 ; GCN-NEXT: v_add_f32_e32 v0, v0, v1 60 ; GCN-NEXT: v_add_f32_e32 v0, v0, v2 61 ; GCN-NEXT: v_add_f32_e32 v1, v1, v3 79 ; GCN-NEXT: v_add_f32_e32 v0, v0, v2 80 ; GCN-NEXT: v_add_f32_e32 v1, v1, v3 98 ; GCN-NEXT: v_add_f32_e32 v0, v0, v2 [all …]
|
/dports/www/chromium-legacy/chromium-88.0.4324.182/third_party/llvm/clang/test/Sema/ |
H A D | inline-asm-validate-amdgpu.cl | 59 __asm("v_add_f32_e32 v1, v2, v3" : "={v1}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); 60 …__asm("v_add_f32_e32 v1, v2, v3" : ""(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{invali… 61 …__asm("v_add_f32_e32 v1, v2, v3" : "="(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inval… 63 …__asm("v_add_f32_e32 v1, v2, v3" : "={"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inva… 64 …__asm("v_add_f32_e32 v1, v2, v3" : "={}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 65 …__asm("v_add_f32_e32 v1, v2, v3" : "={v"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 72 __asm("v_add_f32_e32 v1, v2, v3" : "={v[1]}"(ci) : "{v[2]}"(ai), "{v[3]}"(bi) : ); 77 __asm("v_add_f32_e32 v1, v2, v3" : "=v"(ci) : "v"(ai), "v"(bi) : ); 78 …__asm("v_add_f32_e32 v1, v2, v3" : "=v1"(ci) : "v2"(ai), "v3"(bi) : ); /// expected-error {{invali… 80 …__asm("v_add_f32_e32 v1, v2, v3" : "={v1}"(ci) : "{a}"(ai), "{v3}"(bi) : ); // expected-error {{in… [all …]
|
/dports/devel/wasi-libcxx/llvm-project-13.0.1.src/clang/test/Sema/ |
H A D | inline-asm-validate-amdgpu.cl | 59 __asm("v_add_f32_e32 v1, v2, v3" : "={v1}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); 60 …__asm("v_add_f32_e32 v1, v2, v3" : ""(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{invali… 61 …__asm("v_add_f32_e32 v1, v2, v3" : "="(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inval… 63 …__asm("v_add_f32_e32 v1, v2, v3" : "={"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inva… 64 …__asm("v_add_f32_e32 v1, v2, v3" : "={}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 65 …__asm("v_add_f32_e32 v1, v2, v3" : "={v"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 72 __asm("v_add_f32_e32 v1, v2, v3" : "={v[1]}"(ci) : "{v[2]}"(ai), "{v[3]}"(bi) : ); 77 __asm("v_add_f32_e32 v1, v2, v3" : "=v"(ci) : "v"(ai), "v"(bi) : ); 78 …__asm("v_add_f32_e32 v1, v2, v3" : "=v1"(ci) : "v2"(ai), "v3"(bi) : ); /// expected-error {{invali… 80 …__asm("v_add_f32_e32 v1, v2, v3" : "={v1}"(ci) : "{a}"(ai), "{v3}"(bi) : ); // expected-error {{in… [all …]
|
/dports/devel/llvm12/llvm-project-12.0.1.src/clang/test/Sema/ |
H A D | inline-asm-validate-amdgpu.cl | 59 __asm("v_add_f32_e32 v1, v2, v3" : "={v1}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); 60 …__asm("v_add_f32_e32 v1, v2, v3" : ""(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{invali… 61 …__asm("v_add_f32_e32 v1, v2, v3" : "="(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inval… 63 …__asm("v_add_f32_e32 v1, v2, v3" : "={"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inva… 64 …__asm("v_add_f32_e32 v1, v2, v3" : "={}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 65 …__asm("v_add_f32_e32 v1, v2, v3" : "={v"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 72 __asm("v_add_f32_e32 v1, v2, v3" : "={v[1]}"(ci) : "{v[2]}"(ai), "{v[3]}"(bi) : ); 77 __asm("v_add_f32_e32 v1, v2, v3" : "=v"(ci) : "v"(ai), "v"(bi) : ); 78 …__asm("v_add_f32_e32 v1, v2, v3" : "=v1"(ci) : "v2"(ai), "v3"(bi) : ); /// expected-error {{invali… 80 …__asm("v_add_f32_e32 v1, v2, v3" : "={v1}"(ci) : "{a}"(ai), "{v3}"(bi) : ); // expected-error {{in… [all …]
|
/dports/devel/llvm11/llvm-11.0.1.src/tools/clang/test/Sema/ |
H A D | inline-asm-validate-amdgpu.cl | 59 __asm("v_add_f32_e32 v1, v2, v3" : "={v1}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); 60 …__asm("v_add_f32_e32 v1, v2, v3" : ""(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{invali… 61 …__asm("v_add_f32_e32 v1, v2, v3" : "="(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inval… 63 …__asm("v_add_f32_e32 v1, v2, v3" : "={"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inva… 64 …__asm("v_add_f32_e32 v1, v2, v3" : "={}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 65 …__asm("v_add_f32_e32 v1, v2, v3" : "={v"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 72 __asm("v_add_f32_e32 v1, v2, v3" : "={v[1]}"(ci) : "{v[2]}"(ai), "{v[3]}"(bi) : ); 77 __asm("v_add_f32_e32 v1, v2, v3" : "=v"(ci) : "v"(ai), "v"(bi) : ); 78 …__asm("v_add_f32_e32 v1, v2, v3" : "=v1"(ci) : "v2"(ai), "v3"(bi) : ); /// expected-error {{invali… 80 …__asm("v_add_f32_e32 v1, v2, v3" : "={v1}"(ci) : "{a}"(ai), "{v3}"(bi) : ); // expected-error {{in… [all …]
|
/dports/devel/llvm-cheri/llvm-project-37c49ff00e3eadce5d8703fdc4497f28458c64a8/clang/test/Sema/ |
H A D | inline-asm-validate-amdgpu.cl | 59 __asm("v_add_f32_e32 v1, v2, v3" : "={v1}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); 60 …__asm("v_add_f32_e32 v1, v2, v3" : ""(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{invali… 61 …__asm("v_add_f32_e32 v1, v2, v3" : "="(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inval… 63 …__asm("v_add_f32_e32 v1, v2, v3" : "={"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inva… 64 …__asm("v_add_f32_e32 v1, v2, v3" : "={}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 65 …__asm("v_add_f32_e32 v1, v2, v3" : "={v"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 72 __asm("v_add_f32_e32 v1, v2, v3" : "={v[1]}"(ci) : "{v[2]}"(ai), "{v[3]}"(bi) : ); 77 __asm("v_add_f32_e32 v1, v2, v3" : "=v"(ci) : "v"(ai), "v"(bi) : ); 78 …__asm("v_add_f32_e32 v1, v2, v3" : "=v1"(ci) : "v2"(ai), "v3"(bi) : ); /// expected-error {{invali… 80 …__asm("v_add_f32_e32 v1, v2, v3" : "={v1}"(ci) : "{a}"(ai), "{v3}"(bi) : ); // expected-error {{in… [all …]
|
/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/clang/test/Sema/ |
H A D | inline-asm-validate-amdgpu.cl | 59 __asm("v_add_f32_e32 v1, v2, v3" : "={v1}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); 60 …__asm("v_add_f32_e32 v1, v2, v3" : ""(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{invali… 61 …__asm("v_add_f32_e32 v1, v2, v3" : "="(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inval… 63 …__asm("v_add_f32_e32 v1, v2, v3" : "={"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inva… 64 …__asm("v_add_f32_e32 v1, v2, v3" : "={}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 65 …__asm("v_add_f32_e32 v1, v2, v3" : "={v"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 72 __asm("v_add_f32_e32 v1, v2, v3" : "={v[1]}"(ci) : "{v[2]}"(ai), "{v[3]}"(bi) : ); 77 __asm("v_add_f32_e32 v1, v2, v3" : "=v"(ci) : "v"(ai), "v"(bi) : ); 78 …__asm("v_add_f32_e32 v1, v2, v3" : "=v1"(ci) : "v2"(ai), "v3"(bi) : ); /// expected-error {{invali… 80 …__asm("v_add_f32_e32 v1, v2, v3" : "={v1}"(ci) : "{a}"(ai), "{v3}"(bi) : ); // expected-error {{in… [all …]
|
/dports/devel/wasi-compiler-rt13/llvm-project-13.0.1.src/clang/test/Sema/ |
H A D | inline-asm-validate-amdgpu.cl | 59 __asm("v_add_f32_e32 v1, v2, v3" : "={v1}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); 60 …__asm("v_add_f32_e32 v1, v2, v3" : ""(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{invali… 61 …__asm("v_add_f32_e32 v1, v2, v3" : "="(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inval… 63 …__asm("v_add_f32_e32 v1, v2, v3" : "={"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inva… 64 …__asm("v_add_f32_e32 v1, v2, v3" : "={}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 65 …__asm("v_add_f32_e32 v1, v2, v3" : "={v"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 72 __asm("v_add_f32_e32 v1, v2, v3" : "={v[1]}"(ci) : "{v[2]}"(ai), "{v[3]}"(bi) : ); 77 __asm("v_add_f32_e32 v1, v2, v3" : "=v"(ci) : "v"(ai), "v"(bi) : ); 78 …__asm("v_add_f32_e32 v1, v2, v3" : "=v1"(ci) : "v2"(ai), "v3"(bi) : ); /// expected-error {{invali… 80 …__asm("v_add_f32_e32 v1, v2, v3" : "={v1}"(ci) : "{a}"(ai), "{v3}"(bi) : ); // expected-error {{in… [all …]
|
/dports/lang/clang-mesa/clang-13.0.1.src/test/Sema/ |
H A D | inline-asm-validate-amdgpu.cl | 59 __asm("v_add_f32_e32 v1, v2, v3" : "={v1}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); 60 …__asm("v_add_f32_e32 v1, v2, v3" : ""(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{invali… 61 …__asm("v_add_f32_e32 v1, v2, v3" : "="(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inval… 63 …__asm("v_add_f32_e32 v1, v2, v3" : "={"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inva… 64 …__asm("v_add_f32_e32 v1, v2, v3" : "={}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 65 …__asm("v_add_f32_e32 v1, v2, v3" : "={v"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 72 __asm("v_add_f32_e32 v1, v2, v3" : "={v[1]}"(ci) : "{v[2]}"(ai), "{v[3]}"(bi) : ); 77 __asm("v_add_f32_e32 v1, v2, v3" : "=v"(ci) : "v"(ai), "v"(bi) : ); 78 …__asm("v_add_f32_e32 v1, v2, v3" : "=v1"(ci) : "v2"(ai), "v3"(bi) : ); /// expected-error {{invali… 80 …__asm("v_add_f32_e32 v1, v2, v3" : "={v1}"(ci) : "{a}"(ai), "{v3}"(bi) : ); // expected-error {{in… [all …]
|
/dports/lang/rust/rustc-1.58.1-src/src/llvm-project/clang/test/Sema/ |
H A D | inline-asm-validate-amdgpu.cl | 59 __asm("v_add_f32_e32 v1, v2, v3" : "={v1}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); 60 …__asm("v_add_f32_e32 v1, v2, v3" : ""(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{invali… 61 …__asm("v_add_f32_e32 v1, v2, v3" : "="(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inval… 63 …__asm("v_add_f32_e32 v1, v2, v3" : "={"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inva… 64 …__asm("v_add_f32_e32 v1, v2, v3" : "={}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 65 …__asm("v_add_f32_e32 v1, v2, v3" : "={v"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 72 __asm("v_add_f32_e32 v1, v2, v3" : "={v[1]}"(ci) : "{v[2]}"(ai), "{v[3]}"(bi) : ); 77 __asm("v_add_f32_e32 v1, v2, v3" : "=v"(ci) : "v"(ai), "v"(bi) : ); 78 …__asm("v_add_f32_e32 v1, v2, v3" : "=v1"(ci) : "v2"(ai), "v3"(bi) : ); /// expected-error {{invali… 80 …__asm("v_add_f32_e32 v1, v2, v3" : "={v1}"(ci) : "{a}"(ai), "{v3}"(bi) : ); // expected-error {{in… [all …]
|
/dports/devel/wasi-compiler-rt12/llvm-project-12.0.1.src/clang/test/Sema/ |
H A D | inline-asm-validate-amdgpu.cl | 59 __asm("v_add_f32_e32 v1, v2, v3" : "={v1}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); 60 …__asm("v_add_f32_e32 v1, v2, v3" : ""(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{invali… 61 …__asm("v_add_f32_e32 v1, v2, v3" : "="(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inval… 63 …__asm("v_add_f32_e32 v1, v2, v3" : "={"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inva… 64 …__asm("v_add_f32_e32 v1, v2, v3" : "={}"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 65 …__asm("v_add_f32_e32 v1, v2, v3" : "={v"(ci) : "{v2}"(ai), "{v3}"(bi) : ); // expected-error {{inv… 72 __asm("v_add_f32_e32 v1, v2, v3" : "={v[1]}"(ci) : "{v[2]}"(ai), "{v[3]}"(bi) : ); 77 __asm("v_add_f32_e32 v1, v2, v3" : "=v"(ci) : "v"(ai), "v"(bi) : ); 78 …__asm("v_add_f32_e32 v1, v2, v3" : "=v1"(ci) : "v2"(ai), "v3"(bi) : ); /// expected-error {{invali… 80 …__asm("v_add_f32_e32 v1, v2, v3" : "={v1}"(ci) : "{a}"(ai), "{v3}"(bi) : ); // expected-error {{in… [all …]
|