Home
last modified time | relevance | path

Searched refs:v_cvt_f32_i32_e32 (Results 1 – 25 of 220) sorted by relevance

123456789

/dports/www/chromium-legacy/chromium-88.0.4324.182/third_party/llvm/llvm/test/CodeGen/AMDGPU/
H A Dsint_to_fp.ll6 ; SI: v_cvt_f32_i32_e32 {{v[0-9]+}}, {{s[0-9]+$}}
30 ; SI: v_cvt_f32_i32_e32
31 ; SI: v_cvt_f32_i32_e32
42 ; SI: v_cvt_f32_i32_e32
43 ; SI: v_cvt_f32_i32_e32
44 ; SI: v_cvt_f32_i32_e32
45 ; SI: v_cvt_f32_i32_e32
60 ; SI: v_cvt_f32_i32_e32
61 ; SI: v_cvt_f32_i32_e32
62 ; SI: v_cvt_f32_i32_e32
[all …]
H A Dsitofp.f16.ll7 ; SI: v_cvt_f32_i32_e32 v[[A_F32:[0-9]+]], v[[A_I16]]
26 ; GCN: v_cvt_f32_i32_e32 v[[A_I16:[0-9]+]], v[[A_I32]]
45 ; SI: v_cvt_f32_i32_e32
46 ; SI: v_cvt_f32_i32_e32
72 ; SI: v_cvt_f32_i32_e32
73 ; SI: v_cvt_f32_i32_e32
79 ; VI-DAG: v_cvt_f32_i32_e32
80 ; VI-DAG: v_cvt_f32_i32_e32
/dports/devel/llvm-cheri/llvm-project-37c49ff00e3eadce5d8703fdc4497f28458c64a8/llvm/test/CodeGen/AMDGPU/
H A Dsint_to_fp.ll6 ; SI: v_cvt_f32_i32_e32 {{v[0-9]+}}, {{s[0-9]+$}}
30 ; SI: v_cvt_f32_i32_e32
31 ; SI: v_cvt_f32_i32_e32
42 ; SI: v_cvt_f32_i32_e32
43 ; SI: v_cvt_f32_i32_e32
44 ; SI: v_cvt_f32_i32_e32
45 ; SI: v_cvt_f32_i32_e32
60 ; SI: v_cvt_f32_i32_e32
61 ; SI: v_cvt_f32_i32_e32
62 ; SI: v_cvt_f32_i32_e32
[all …]
H A Dsitofp.f16.ll7 ; SI: v_cvt_f32_i32_e32 v[[A_F32:[0-9]+]], v[[A_I16]]
26 ; GCN: v_cvt_f32_i32_e32 v[[A_I16:[0-9]+]], v[[A_I32]]
45 ; SI: v_cvt_f32_i32_e32
46 ; SI: v_cvt_f32_i32_e32
72 ; SI: v_cvt_f32_i32_e32
73 ; SI: v_cvt_f32_i32_e32
79 ; VI-DAG: v_cvt_f32_i32_e32
80 ; VI-DAG: v_cvt_f32_i32_e32
/dports/devel/llvm10/llvm-10.0.1.src/test/CodeGen/AMDGPU/
H A Dsint_to_fp.ll6 ; SI: v_cvt_f32_i32_e32 {{v[0-9]+}}, {{s[0-9]+$}}
30 ; SI: v_cvt_f32_i32_e32
31 ; SI: v_cvt_f32_i32_e32
42 ; SI: v_cvt_f32_i32_e32
43 ; SI: v_cvt_f32_i32_e32
44 ; SI: v_cvt_f32_i32_e32
45 ; SI: v_cvt_f32_i32_e32
60 ; SI: v_cvt_f32_i32_e32
61 ; SI: v_cvt_f32_i32_e32
62 ; SI: v_cvt_f32_i32_e32
[all …]
H A Dsitofp.f16.ll7 ; SI: v_cvt_f32_i32_e32 v[[A_F32:[0-9]+]], v[[A_I16]]
26 ; GCN: v_cvt_f32_i32_e32 v[[A_I16:[0-9]+]], v[[A_I32]]
45 ; SI: v_cvt_f32_i32_e32
46 ; SI: v_cvt_f32_i32_e32
72 ; SI: v_cvt_f32_i32_e32
73 ; SI: v_cvt_f32_i32_e32
79 ; VI-DAG: v_cvt_f32_i32_e32
80 ; VI-DAG: v_cvt_f32_i32_e32
/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/llvm/test/CodeGen/AMDGPU/
H A Dsint_to_fp.ll6 ; SI: v_cvt_f32_i32_e32 {{v[0-9]+}}, {{s[0-9]+$}}
30 ; SI: v_cvt_f32_i32_e32
31 ; SI: v_cvt_f32_i32_e32
42 ; SI: v_cvt_f32_i32_e32
43 ; SI: v_cvt_f32_i32_e32
44 ; SI: v_cvt_f32_i32_e32
45 ; SI: v_cvt_f32_i32_e32
60 ; SI: v_cvt_f32_i32_e32
61 ; SI: v_cvt_f32_i32_e32
62 ; SI: v_cvt_f32_i32_e32
[all …]
H A Dsitofp.f16.ll7 ; SI: v_cvt_f32_i32_e32 v[[A_F32:[0-9]+]], v[[A_I16]]
26 ; GCN: v_cvt_f32_i32_e32 v[[A_I16:[0-9]+]], v[[A_I32]]
45 ; SI: v_cvt_f32_i32_e32
46 ; SI: v_cvt_f32_i32_e32
72 ; SI: v_cvt_f32_i32_e32
73 ; SI: v_cvt_f32_i32_e32
79 ; VI-DAG: v_cvt_f32_i32_e32
80 ; VI-DAG: v_cvt_f32_i32_e32
/dports/devel/wasi-libcxx/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/
H A Dsint_to_fp.ll6 ; SI: v_cvt_f32_i32_e32 {{v[0-9]+}}, {{s[0-9]+$}}
30 ; SI: v_cvt_f32_i32_e32
31 ; SI: v_cvt_f32_i32_e32
42 ; SI: v_cvt_f32_i32_e32
43 ; SI: v_cvt_f32_i32_e32
44 ; SI: v_cvt_f32_i32_e32
45 ; SI: v_cvt_f32_i32_e32
60 ; SI: v_cvt_f32_i32_e32
61 ; SI: v_cvt_f32_i32_e32
62 ; SI: v_cvt_f32_i32_e32
[all …]
H A Dsitofp.f16.ll7 ; SI: v_cvt_f32_i32_e32 v[[A_F32:[0-9]+]], v[[A_I16]]
26 ; GCN: v_cvt_f32_i32_e32 v[[A_I16:[0-9]+]], v[[A_I32]]
45 ; SI: v_cvt_f32_i32_e32
46 ; SI: v_cvt_f32_i32_e32
72 ; SI: v_cvt_f32_i32_e32
73 ; SI: v_cvt_f32_i32_e32
79 ; VI-DAG: v_cvt_f32_i32_e32
80 ; VI-DAG: v_cvt_f32_i32_e32
/dports/graphics/llvm-mesa/llvm-13.0.1.src/test/CodeGen/AMDGPU/
H A Dsint_to_fp.ll6 ; SI: v_cvt_f32_i32_e32 {{v[0-9]+}}, {{s[0-9]+$}}
30 ; SI: v_cvt_f32_i32_e32
31 ; SI: v_cvt_f32_i32_e32
42 ; SI: v_cvt_f32_i32_e32
43 ; SI: v_cvt_f32_i32_e32
44 ; SI: v_cvt_f32_i32_e32
45 ; SI: v_cvt_f32_i32_e32
60 ; SI: v_cvt_f32_i32_e32
61 ; SI: v_cvt_f32_i32_e32
62 ; SI: v_cvt_f32_i32_e32
[all …]
H A Dsitofp.f16.ll7 ; SI: v_cvt_f32_i32_e32 v[[A_F32:[0-9]+]], v[[A_I16]]
26 ; GCN: v_cvt_f32_i32_e32 v[[A_I16:[0-9]+]], v[[A_I32]]
45 ; SI: v_cvt_f32_i32_e32
46 ; SI: v_cvt_f32_i32_e32
72 ; SI: v_cvt_f32_i32_e32
73 ; SI: v_cvt_f32_i32_e32
79 ; VI-DAG: v_cvt_f32_i32_e32
80 ; VI-DAG: v_cvt_f32_i32_e32
/dports/devel/llvm12/llvm-project-12.0.1.src/llvm/test/CodeGen/AMDGPU/
H A Dsint_to_fp.ll6 ; SI: v_cvt_f32_i32_e32 {{v[0-9]+}}, {{s[0-9]+$}}
30 ; SI: v_cvt_f32_i32_e32
31 ; SI: v_cvt_f32_i32_e32
42 ; SI: v_cvt_f32_i32_e32
43 ; SI: v_cvt_f32_i32_e32
44 ; SI: v_cvt_f32_i32_e32
45 ; SI: v_cvt_f32_i32_e32
60 ; SI: v_cvt_f32_i32_e32
61 ; SI: v_cvt_f32_i32_e32
62 ; SI: v_cvt_f32_i32_e32
[all …]
H A Dsitofp.f16.ll7 ; SI: v_cvt_f32_i32_e32 v[[A_F32:[0-9]+]], v[[A_I16]]
26 ; GCN: v_cvt_f32_i32_e32 v[[A_I16:[0-9]+]], v[[A_I32]]
45 ; SI: v_cvt_f32_i32_e32
46 ; SI: v_cvt_f32_i32_e32
72 ; SI: v_cvt_f32_i32_e32
73 ; SI: v_cvt_f32_i32_e32
79 ; VI-DAG: v_cvt_f32_i32_e32
80 ; VI-DAG: v_cvt_f32_i32_e32
/dports/devel/llvm11/llvm-11.0.1.src/test/CodeGen/AMDGPU/
H A Dsint_to_fp.ll6 ; SI: v_cvt_f32_i32_e32 {{v[0-9]+}}, {{s[0-9]+$}}
30 ; SI: v_cvt_f32_i32_e32
31 ; SI: v_cvt_f32_i32_e32
42 ; SI: v_cvt_f32_i32_e32
43 ; SI: v_cvt_f32_i32_e32
44 ; SI: v_cvt_f32_i32_e32
45 ; SI: v_cvt_f32_i32_e32
60 ; SI: v_cvt_f32_i32_e32
61 ; SI: v_cvt_f32_i32_e32
62 ; SI: v_cvt_f32_i32_e32
[all …]
H A Dsitofp.f16.ll7 ; SI: v_cvt_f32_i32_e32 v[[A_F32:[0-9]+]], v[[A_I16]]
26 ; GCN: v_cvt_f32_i32_e32 v[[A_I16:[0-9]+]], v[[A_I32]]
45 ; SI: v_cvt_f32_i32_e32
46 ; SI: v_cvt_f32_i32_e32
72 ; SI: v_cvt_f32_i32_e32
73 ; SI: v_cvt_f32_i32_e32
79 ; VI-DAG: v_cvt_f32_i32_e32
80 ; VI-DAG: v_cvt_f32_i32_e32
/dports/devel/wasi-compiler-rt13/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/
H A Dsint_to_fp.ll6 ; SI: v_cvt_f32_i32_e32 {{v[0-9]+}}, {{s[0-9]+$}}
30 ; SI: v_cvt_f32_i32_e32
31 ; SI: v_cvt_f32_i32_e32
42 ; SI: v_cvt_f32_i32_e32
43 ; SI: v_cvt_f32_i32_e32
44 ; SI: v_cvt_f32_i32_e32
45 ; SI: v_cvt_f32_i32_e32
60 ; SI: v_cvt_f32_i32_e32
61 ; SI: v_cvt_f32_i32_e32
62 ; SI: v_cvt_f32_i32_e32
[all …]
H A Dsitofp.f16.ll7 ; SI: v_cvt_f32_i32_e32 v[[A_F32:[0-9]+]], v[[A_I16]]
26 ; GCN: v_cvt_f32_i32_e32 v[[A_I16:[0-9]+]], v[[A_I32]]
45 ; SI: v_cvt_f32_i32_e32
46 ; SI: v_cvt_f32_i32_e32
72 ; SI: v_cvt_f32_i32_e32
73 ; SI: v_cvt_f32_i32_e32
79 ; VI-DAG: v_cvt_f32_i32_e32
80 ; VI-DAG: v_cvt_f32_i32_e32
/dports/devel/wasi-compiler-rt12/llvm-project-12.0.1.src/llvm/test/CodeGen/AMDGPU/
H A Dsint_to_fp.ll6 ; SI: v_cvt_f32_i32_e32 {{v[0-9]+}}, {{s[0-9]+$}}
30 ; SI: v_cvt_f32_i32_e32
31 ; SI: v_cvt_f32_i32_e32
42 ; SI: v_cvt_f32_i32_e32
43 ; SI: v_cvt_f32_i32_e32
44 ; SI: v_cvt_f32_i32_e32
45 ; SI: v_cvt_f32_i32_e32
60 ; SI: v_cvt_f32_i32_e32
61 ; SI: v_cvt_f32_i32_e32
62 ; SI: v_cvt_f32_i32_e32
[all …]
/dports/devel/tinygo/tinygo-0.14.1/llvm-project/llvm/test/CodeGen/AMDGPU/
H A Dsint_to_fp.ll6 ; SI: v_cvt_f32_i32_e32 {{v[0-9]+}}, {{s[0-9]+$}}
30 ; SI: v_cvt_f32_i32_e32
31 ; SI: v_cvt_f32_i32_e32
42 ; SI: v_cvt_f32_i32_e32
43 ; SI: v_cvt_f32_i32_e32
44 ; SI: v_cvt_f32_i32_e32
45 ; SI: v_cvt_f32_i32_e32
60 ; SI: v_cvt_f32_i32_e32
61 ; SI: v_cvt_f32_i32_e32
62 ; SI: v_cvt_f32_i32_e32
[all …]
/dports/devel/llvm90/llvm-9.0.1.src/test/CodeGen/AMDGPU/
H A Dsint_to_fp.ll6 ; SI: v_cvt_f32_i32_e32 {{v[0-9]+}}, {{s[0-9]+$}}
30 ; SI: v_cvt_f32_i32_e32
31 ; SI: v_cvt_f32_i32_e32
42 ; SI: v_cvt_f32_i32_e32
43 ; SI: v_cvt_f32_i32_e32
44 ; SI: v_cvt_f32_i32_e32
45 ; SI: v_cvt_f32_i32_e32
60 ; SI: v_cvt_f32_i32_e32
61 ; SI: v_cvt_f32_i32_e32
62 ; SI: v_cvt_f32_i32_e32
[all …]
/dports/devel/llvm80/llvm-8.0.1.src/test/CodeGen/AMDGPU/
H A Dsint_to_fp.ll6 ; SI: v_cvt_f32_i32_e32 {{v[0-9]+}}, {{s[0-9]+$}}
30 ; SI: v_cvt_f32_i32_e32
31 ; SI: v_cvt_f32_i32_e32
42 ; SI: v_cvt_f32_i32_e32
43 ; SI: v_cvt_f32_i32_e32
44 ; SI: v_cvt_f32_i32_e32
45 ; SI: v_cvt_f32_i32_e32
60 ; SI: v_cvt_f32_i32_e32
61 ; SI: v_cvt_f32_i32_e32
62 ; SI: v_cvt_f32_i32_e32
[all …]
/dports/devel/llvm13/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/
H A Dsint_to_fp.ll6 ; SI: v_cvt_f32_i32_e32 {{v[0-9]+}}, {{s[0-9]+$}}
30 ; SI: v_cvt_f32_i32_e32
31 ; SI: v_cvt_f32_i32_e32
42 ; SI: v_cvt_f32_i32_e32
43 ; SI: v_cvt_f32_i32_e32
44 ; SI: v_cvt_f32_i32_e32
45 ; SI: v_cvt_f32_i32_e32
60 ; SI: v_cvt_f32_i32_e32
61 ; SI: v_cvt_f32_i32_e32
62 ; SI: v_cvt_f32_i32_e32
[all …]
/dports/devel/llvm70/llvm-7.0.1.src/test/CodeGen/AMDGPU/
H A Dsint_to_fp.ll6 ; SI: v_cvt_f32_i32_e32 {{v[0-9]+}}, {{s[0-9]+$}}
30 ; SI: v_cvt_f32_i32_e32
31 ; SI: v_cvt_f32_i32_e32
42 ; SI: v_cvt_f32_i32_e32
43 ; SI: v_cvt_f32_i32_e32
44 ; SI: v_cvt_f32_i32_e32
45 ; SI: v_cvt_f32_i32_e32
60 ; SI: v_cvt_f32_i32_e32
61 ; SI: v_cvt_f32_i32_e32
62 ; SI: v_cvt_f32_i32_e32
[all …]
H A Dsitofp.f16.ll6 ; GCN: v_cvt_f32_i32_e32 v[[A_F32:[0-9]+]], v[[A_I16]]
22 ; GCN: v_cvt_f32_i32_e32 v[[A_I16:[0-9]+]], v[[A_I32]]
41 ; SI: v_cvt_f32_i32_e32
42 ; SI: v_cvt_f32_i32_e32
70 ; SI: v_cvt_f32_i32_e32
71 ; SI: v_cvt_f32_i32_e32
77 ; VI-DAG: v_cvt_f32_i32_e32
78 ; VI-DAG: v_cvt_f32_i32_e32

123456789