Home
last modified time | relevance | path

Searched refs:v_cvt_i32_f64_e32 (Results 1 – 25 of 48) sorted by relevance

12

/dports/www/chromium-legacy/chromium-88.0.4324.182/third_party/llvm/llvm/test/CodeGen/AMDGPU/
H A Dfp_to_sint.f64.ll8 ; SI: v_cvt_i32_f64_e32
16 ; SI: v_cvt_i32_f64_e32
17 ; SI: v_cvt_i32_f64_e32
25 ; SI: v_cvt_i32_f64_e32
26 ; SI: v_cvt_i32_f64_e32
27 ; SI: v_cvt_i32_f64_e32
28 ; SI: v_cvt_i32_f64_e32
48 ; CI-DAG: v_cvt_i32_f64_e32 v[[HI:[0-9]+]], [[FLOOR]]
/dports/devel/llvm-cheri/llvm-project-37c49ff00e3eadce5d8703fdc4497f28458c64a8/llvm/test/CodeGen/AMDGPU/
H A Dfp_to_sint.f64.ll8 ; SI: v_cvt_i32_f64_e32
16 ; SI: v_cvt_i32_f64_e32
17 ; SI: v_cvt_i32_f64_e32
25 ; SI: v_cvt_i32_f64_e32
26 ; SI: v_cvt_i32_f64_e32
27 ; SI: v_cvt_i32_f64_e32
28 ; SI: v_cvt_i32_f64_e32
48 ; CI-DAG: v_cvt_i32_f64_e32 v[[HI:[0-9]+]], [[FLOOR]]
/dports/devel/llvm10/llvm-10.0.1.src/test/CodeGen/AMDGPU/
H A Dfp_to_sint.f64.ll8 ; SI: v_cvt_i32_f64_e32
16 ; SI: v_cvt_i32_f64_e32
17 ; SI: v_cvt_i32_f64_e32
25 ; SI: v_cvt_i32_f64_e32
26 ; SI: v_cvt_i32_f64_e32
27 ; SI: v_cvt_i32_f64_e32
28 ; SI: v_cvt_i32_f64_e32
48 ; CI-DAG: v_cvt_i32_f64_e32 v[[HI:[0-9]+]], [[FLOOR]]
/dports/devel/wasi-libcxx/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/
H A Dfp_to_sint.f64.ll8 ; SI: v_cvt_i32_f64_e32
16 ; SI: v_cvt_i32_f64_e32
17 ; SI: v_cvt_i32_f64_e32
25 ; SI: v_cvt_i32_f64_e32
26 ; SI: v_cvt_i32_f64_e32
27 ; SI: v_cvt_i32_f64_e32
28 ; SI: v_cvt_i32_f64_e32
48 ; CI-DAG: v_cvt_i32_f64_e32 v[[HI:[0-9]+]], [[FLOOR]]
/dports/graphics/llvm-mesa/llvm-13.0.1.src/test/CodeGen/AMDGPU/
H A Dfp_to_sint.f64.ll8 ; SI: v_cvt_i32_f64_e32
16 ; SI: v_cvt_i32_f64_e32
17 ; SI: v_cvt_i32_f64_e32
25 ; SI: v_cvt_i32_f64_e32
26 ; SI: v_cvt_i32_f64_e32
27 ; SI: v_cvt_i32_f64_e32
28 ; SI: v_cvt_i32_f64_e32
48 ; CI-DAG: v_cvt_i32_f64_e32 v[[HI:[0-9]+]], [[FLOOR]]
/dports/devel/llvm12/llvm-project-12.0.1.src/llvm/test/CodeGen/AMDGPU/
H A Dfp_to_sint.f64.ll8 ; SI: v_cvt_i32_f64_e32
16 ; SI: v_cvt_i32_f64_e32
17 ; SI: v_cvt_i32_f64_e32
25 ; SI: v_cvt_i32_f64_e32
26 ; SI: v_cvt_i32_f64_e32
27 ; SI: v_cvt_i32_f64_e32
28 ; SI: v_cvt_i32_f64_e32
48 ; CI-DAG: v_cvt_i32_f64_e32 v[[HI:[0-9]+]], [[FLOOR]]
/dports/devel/llvm11/llvm-11.0.1.src/test/CodeGen/AMDGPU/
H A Dfp_to_sint.f64.ll8 ; SI: v_cvt_i32_f64_e32
16 ; SI: v_cvt_i32_f64_e32
17 ; SI: v_cvt_i32_f64_e32
25 ; SI: v_cvt_i32_f64_e32
26 ; SI: v_cvt_i32_f64_e32
27 ; SI: v_cvt_i32_f64_e32
28 ; SI: v_cvt_i32_f64_e32
48 ; CI-DAG: v_cvt_i32_f64_e32 v[[HI:[0-9]+]], [[FLOOR]]
/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/llvm/test/CodeGen/AMDGPU/
H A Dfp_to_sint.f64.ll8 ; SI: v_cvt_i32_f64_e32
16 ; SI: v_cvt_i32_f64_e32
17 ; SI: v_cvt_i32_f64_e32
25 ; SI: v_cvt_i32_f64_e32
26 ; SI: v_cvt_i32_f64_e32
27 ; SI: v_cvt_i32_f64_e32
28 ; SI: v_cvt_i32_f64_e32
48 ; CI-DAG: v_cvt_i32_f64_e32 v[[HI:[0-9]+]], [[FLOOR]]
/dports/devel/wasi-compiler-rt13/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/
H A Dfp_to_sint.f64.ll8 ; SI: v_cvt_i32_f64_e32
16 ; SI: v_cvt_i32_f64_e32
17 ; SI: v_cvt_i32_f64_e32
25 ; SI: v_cvt_i32_f64_e32
26 ; SI: v_cvt_i32_f64_e32
27 ; SI: v_cvt_i32_f64_e32
28 ; SI: v_cvt_i32_f64_e32
48 ; CI-DAG: v_cvt_i32_f64_e32 v[[HI:[0-9]+]], [[FLOOR]]
/dports/devel/tinygo/tinygo-0.14.1/llvm-project/llvm/test/CodeGen/AMDGPU/
H A Dfp_to_sint.f64.ll8 ; SI: v_cvt_i32_f64_e32
16 ; SI: v_cvt_i32_f64_e32
17 ; SI: v_cvt_i32_f64_e32
25 ; SI: v_cvt_i32_f64_e32
26 ; SI: v_cvt_i32_f64_e32
27 ; SI: v_cvt_i32_f64_e32
28 ; SI: v_cvt_i32_f64_e32
48 ; CI-DAG: v_cvt_i32_f64_e32 v[[HI:[0-9]+]], [[FLOOR]]
/dports/devel/wasi-compiler-rt12/llvm-project-12.0.1.src/llvm/test/CodeGen/AMDGPU/
H A Dfp_to_sint.f64.ll8 ; SI: v_cvt_i32_f64_e32
16 ; SI: v_cvt_i32_f64_e32
17 ; SI: v_cvt_i32_f64_e32
25 ; SI: v_cvt_i32_f64_e32
26 ; SI: v_cvt_i32_f64_e32
27 ; SI: v_cvt_i32_f64_e32
28 ; SI: v_cvt_i32_f64_e32
48 ; CI-DAG: v_cvt_i32_f64_e32 v[[HI:[0-9]+]], [[FLOOR]]
/dports/devel/llvm90/llvm-9.0.1.src/test/CodeGen/AMDGPU/
H A Dfp_to_sint.f64.ll8 ; SI: v_cvt_i32_f64_e32
16 ; SI: v_cvt_i32_f64_e32
17 ; SI: v_cvt_i32_f64_e32
25 ; SI: v_cvt_i32_f64_e32
26 ; SI: v_cvt_i32_f64_e32
27 ; SI: v_cvt_i32_f64_e32
28 ; SI: v_cvt_i32_f64_e32
48 ; CI-DAG: v_cvt_i32_f64_e32 v[[HI:[0-9]+]], [[FLOOR]]
/dports/devel/llvm80/llvm-8.0.1.src/test/CodeGen/AMDGPU/
H A Dfp_to_sint.f64.ll8 ; SI: v_cvt_i32_f64_e32
16 ; SI: v_cvt_i32_f64_e32
17 ; SI: v_cvt_i32_f64_e32
25 ; SI: v_cvt_i32_f64_e32
26 ; SI: v_cvt_i32_f64_e32
27 ; SI: v_cvt_i32_f64_e32
28 ; SI: v_cvt_i32_f64_e32
48 ; CI-DAG: v_cvt_i32_f64_e32 v[[HI:[0-9]+]], [[FLOOR]]
/dports/devel/llvm70/llvm-7.0.1.src/test/CodeGen/AMDGPU/
H A Dfp_to_sint.f64.ll8 ; SI: v_cvt_i32_f64_e32
16 ; SI: v_cvt_i32_f64_e32
17 ; SI: v_cvt_i32_f64_e32
25 ; SI: v_cvt_i32_f64_e32
26 ; SI: v_cvt_i32_f64_e32
27 ; SI: v_cvt_i32_f64_e32
28 ; SI: v_cvt_i32_f64_e32
48 ; CI-DAG: v_cvt_i32_f64_e32 v[[HI:[0-9]+]], [[FLOOR]]
/dports/devel/llvm13/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/
H A Dfp_to_sint.f64.ll8 ; SI: v_cvt_i32_f64_e32
16 ; SI: v_cvt_i32_f64_e32
17 ; SI: v_cvt_i32_f64_e32
25 ; SI: v_cvt_i32_f64_e32
26 ; SI: v_cvt_i32_f64_e32
27 ; SI: v_cvt_i32_f64_e32
28 ; SI: v_cvt_i32_f64_e32
48 ; CI-DAG: v_cvt_i32_f64_e32 v[[HI:[0-9]+]], [[FLOOR]]
/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/llvm/test/tools/llvm-mca/AMDGPU/
H A Dgfx10-double.s61 # CHECK-NEXT: 1 22 1.00 U v_cvt_i32_f64_e32 v0, v[0:1]
106 # CHECK-NEXT: - - - 1.00 - - 1.00 - v_cvt_i32_f64_e32 v0, v[0:1]
139 … . . . . . . . . . . . . . . v_cvt_i32_f64_e32 v0, v[0:1]
175 # CHECK-NEXT: 0. 1 0.0 0.0 0.0 v_cvt_i32_f64_e32 v0, v[0:1]
/dports/devel/wasi-compiler-rt13/llvm-project-13.0.1.src/llvm/test/tools/llvm-mca/AMDGPU/
H A Dgfx10-double.s61 # CHECK-NEXT: 1 22 1.00 U v_cvt_i32_f64_e32 v0, v[0:1]
106 # CHECK-NEXT: - - - 1.00 - - 1.00 - v_cvt_i32_f64_e32 v0, v[0:1]
139 … . . . . . . . . . . . . . . v_cvt_i32_f64_e32 v0, v[0:1]
175 # CHECK-NEXT: 0. 1 0.0 0.0 0.0 v_cvt_i32_f64_e32 v0, v[0:1]
/dports/devel/wasi-libcxx/llvm-project-13.0.1.src/llvm/test/tools/llvm-mca/AMDGPU/
H A Dgfx10-double.s61 # CHECK-NEXT: 1 22 1.00 U v_cvt_i32_f64_e32 v0, v[0:1]
106 # CHECK-NEXT: - - - 1.00 - - 1.00 - v_cvt_i32_f64_e32 v0, v[0:1]
139 … . . . . . . . . . . . . . . v_cvt_i32_f64_e32 v0, v[0:1]
175 # CHECK-NEXT: 0. 1 0.0 0.0 0.0 v_cvt_i32_f64_e32 v0, v[0:1]
/dports/graphics/llvm-mesa/llvm-13.0.1.src/test/tools/llvm-mca/AMDGPU/
H A Dgfx10-double.s61 # CHECK-NEXT: 1 22 1.00 U v_cvt_i32_f64_e32 v0, v[0:1]
106 # CHECK-NEXT: - - - 1.00 - - 1.00 - v_cvt_i32_f64_e32 v0, v[0:1]
139 … . . . . . . . . . . . . . . v_cvt_i32_f64_e32 v0, v[0:1]
175 # CHECK-NEXT: 0. 1 0.0 0.0 0.0 v_cvt_i32_f64_e32 v0, v[0:1]
/dports/devel/llvm13/llvm-project-13.0.1.src/llvm/test/tools/llvm-mca/AMDGPU/
H A Dgfx10-double.s61 # CHECK-NEXT: 1 22 1.00 U v_cvt_i32_f64_e32 v0, v[0:1]
106 # CHECK-NEXT: - - - 1.00 - - 1.00 - v_cvt_i32_f64_e32 v0, v[0:1]
139 … . . . . . . . . . . . . . . v_cvt_i32_f64_e32 v0, v[0:1]
175 # CHECK-NEXT: 0. 1 0.0 0.0 0.0 v_cvt_i32_f64_e32 v0, v[0:1]
/dports/devel/llvm-cheri/llvm-project-37c49ff00e3eadce5d8703fdc4497f28458c64a8/llvm/test/MC/AMDGPU/
H A Dvop1.s41 v_cvt_i32_f64_e32 v1, v[2:3] label
/dports/devel/llvm11/llvm-11.0.1.src/test/MC/AMDGPU/
H A Dvop1.s41 v_cvt_i32_f64_e32 v1, v[2:3] label
/dports/devel/llvm10/llvm-10.0.1.src/test/MC/AMDGPU/
H A Dvop1.s41 v_cvt_i32_f64_e32 v1, v[2:3] label
/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/llvm/test/MC/AMDGPU/
H A Dvop1.s41 v_cvt_i32_f64_e32 v1, v[2:3] label
/dports/devel/llvm12/llvm-project-12.0.1.src/llvm/test/MC/AMDGPU/
H A Dvop1.s41 v_cvt_i32_f64_e32 v1, v[2:3] label

12