/dports/www/chromium-legacy/chromium-88.0.4324.182/third_party/llvm/llvm/test/CodeGen/AMDGPU/ |
H A D | idot8u.ll | 39 ; GFX7-NEXT: v_mad_u32_u24 v0, s4, v0, v1 41 ; GFX7-NEXT: v_mad_u32_u24 v0, s13, v1, v0 43 ; GFX7-NEXT: v_mad_u32_u24 v0, s12, v1, v0 45 ; GFX7-NEXT: v_mad_u32_u24 v0, s11, v1, v0 47 ; GFX7-NEXT: v_mad_u32_u24 v0, s10, v1, v0 49 ; GFX7-NEXT: v_mad_u32_u24 v0, s9, v1, v0 51 ; GFX7-NEXT: v_mad_u32_u24 v0, s8, v1, v0 53 ; GFX7-NEXT: v_mad_u32_u24 v0, s5, v1, v0 84 ; GFX8-NEXT: v_mad_u32_u24 v0, s2, v0, v1 90 ; GFX8-NEXT: v_mad_u32_u24 v0, s9, v1, v0 [all …]
|
H A D | idot4u.ll | 28 ; GFX7-NEXT: v_mad_u32_u24 v0, s6, v0, v1 32 ; GFX7-NEXT: v_mad_u32_u24 v0, s8, v1, v0 35 ; GFX7-NEXT: v_mad_u32_u24 v0, s10, v1, v0 38 ; GFX7-NEXT: v_mad_u32_u24 v0, s4, v1, v0 58 ; GFX8-NEXT: v_mad_u32_u24 v0, s5, v0, v1 62 ; GFX8-NEXT: v_mad_u32_u24 v0, s6, v1, v0 65 ; GFX8-NEXT: v_mad_u32_u24 v0, s8, v1, v0 68 ; GFX8-NEXT: v_mad_u32_u24 v2, s3, v1, v0 205 ; GFX7-NEXT: v_mad_u32_u24 v0, s7, v1, v0 206 ; GFX7-NEXT: v_mad_u32_u24 v0, s9, v2, v0 [all …]
|
H A D | mad_uint24.ll | 11 ; SI: v_mad_u32_u24 12 ; VI: v_mad_u32_u24 93 ; SI: v_mad_u32_u24 94 ; SI: v_mad_u32_u24 123 ; SI: v_mad_u32_u24 124 ; SI: v_mad_u32_u24 245 ; GCN: v_mad_u32_u24 246 ; GCN: v_mad_u32_u24 247 ; GCN: v_mad_u32_u24 248 ; GCN: v_mad_u32_u24 [all …]
|
/dports/devel/llvm-cheri/llvm-project-37c49ff00e3eadce5d8703fdc4497f28458c64a8/llvm/test/CodeGen/AMDGPU/ |
H A D | idot8u.ll | 39 ; GFX7-NEXT: v_mad_u32_u24 v0, s4, v0, v1 41 ; GFX7-NEXT: v_mad_u32_u24 v0, s13, v1, v0 43 ; GFX7-NEXT: v_mad_u32_u24 v0, s12, v1, v0 45 ; GFX7-NEXT: v_mad_u32_u24 v0, s11, v1, v0 47 ; GFX7-NEXT: v_mad_u32_u24 v0, s10, v1, v0 49 ; GFX7-NEXT: v_mad_u32_u24 v0, s9, v1, v0 51 ; GFX7-NEXT: v_mad_u32_u24 v0, s8, v1, v0 53 ; GFX7-NEXT: v_mad_u32_u24 v0, s5, v1, v0 84 ; GFX8-NEXT: v_mad_u32_u24 v0, s2, v0, v1 90 ; GFX8-NEXT: v_mad_u32_u24 v0, s9, v1, v0 [all …]
|
H A D | idot4u.ll | 28 ; GFX7-NEXT: v_mad_u32_u24 v0, s6, v0, v1 32 ; GFX7-NEXT: v_mad_u32_u24 v0, s8, v1, v0 35 ; GFX7-NEXT: v_mad_u32_u24 v0, s10, v1, v0 38 ; GFX7-NEXT: v_mad_u32_u24 v0, s4, v1, v0 58 ; GFX8-NEXT: v_mad_u32_u24 v0, s5, v0, v1 62 ; GFX8-NEXT: v_mad_u32_u24 v0, s6, v1, v0 65 ; GFX8-NEXT: v_mad_u32_u24 v0, s8, v1, v0 68 ; GFX8-NEXT: v_mad_u32_u24 v2, s3, v1, v0 205 ; GFX7-NEXT: v_mad_u32_u24 v0, s5, v1, v0 206 ; GFX7-NEXT: v_mad_u32_u24 v0, s9, v2, v0 [all …]
|
H A D | mad_uint24.ll | 11 ; SI: v_mad_u32_u24 12 ; VI: v_mad_u32_u24 92 ; SI: v_mad_u32_u24 93 ; SI: v_mad_u32_u24 122 ; SI: v_mad_u32_u24 123 ; SI: v_mad_u32_u24 244 ; GCN: v_mad_u32_u24 245 ; GCN: v_mad_u32_u24 246 ; GCN: v_mad_u32_u24 247 ; GCN: v_mad_u32_u24 [all …]
|
/dports/devel/llvm10/llvm-10.0.1.src/test/CodeGen/AMDGPU/ |
H A D | idot8u.ll | 39 ; GFX7-NEXT: v_mad_u32_u24 v0, s0, v0, v1 41 ; GFX7-NEXT: v_mad_u32_u24 v0, s14, v1, v0 43 ; GFX7-NEXT: v_mad_u32_u24 v0, s13, v1, v0 45 ; GFX7-NEXT: v_mad_u32_u24 v0, s12, v1, v0 47 ; GFX7-NEXT: v_mad_u32_u24 v0, s9, v1, v0 49 ; GFX7-NEXT: v_mad_u32_u24 v0, s8, v1, v0 51 ; GFX7-NEXT: v_mad_u32_u24 v0, s2, v1, v0 53 ; GFX7-NEXT: v_mad_u32_u24 v0, s1, v1, v0 84 ; GFX8-NEXT: v_mad_u32_u24 v0, s2, v0, v1 92 ; GFX8-NEXT: v_mad_u32_u24 v0, s9, v1, v0 [all …]
|
H A D | idot4u.ll | 28 ; GFX7-NEXT: v_mad_u32_u24 v0, s6, v0, v1 32 ; GFX7-NEXT: v_mad_u32_u24 v0, s8, v1, v0 35 ; GFX7-NEXT: v_mad_u32_u24 v0, s10, v1, v0 38 ; GFX7-NEXT: v_mad_u32_u24 v0, s4, v1, v0 58 ; GFX8-NEXT: v_mad_u32_u24 v0, s5, v0, v1 62 ; GFX8-NEXT: v_mad_u32_u24 v0, s6, v1, v0 65 ; GFX8-NEXT: v_mad_u32_u24 v0, s8, v1, v0 68 ; GFX8-NEXT: v_mad_u32_u24 v2, s3, v1, v0 204 ; GFX7-NEXT: v_mad_u32_u24 v0, s5, v1, v0 205 ; GFX7-NEXT: v_mad_u32_u24 v0, s9, v2, v0 [all …]
|
H A D | mad_uint24.ll | 11 ; SI: v_mad_u32_u24 12 ; VI: v_mad_u32_u24 92 ; SI: v_mad_u32_u24 93 ; SI: v_mad_u32_u24 122 ; SI: v_mad_u32_u24 123 ; SI: v_mad_u32_u24 244 ; GCN: v_mad_u32_u24 245 ; GCN: v_mad_u32_u24 246 ; GCN: v_mad_u32_u24 247 ; GCN: v_mad_u32_u24 [all …]
|
/dports/devel/llvm11/llvm-11.0.1.src/test/CodeGen/AMDGPU/ |
H A D | idot8u.ll | 39 ; GFX7-NEXT: v_mad_u32_u24 v0, s4, v0, v1 41 ; GFX7-NEXT: v_mad_u32_u24 v0, s13, v1, v0 43 ; GFX7-NEXT: v_mad_u32_u24 v0, s12, v1, v0 45 ; GFX7-NEXT: v_mad_u32_u24 v0, s11, v1, v0 47 ; GFX7-NEXT: v_mad_u32_u24 v0, s10, v1, v0 49 ; GFX7-NEXT: v_mad_u32_u24 v0, s9, v1, v0 51 ; GFX7-NEXT: v_mad_u32_u24 v0, s8, v1, v0 53 ; GFX7-NEXT: v_mad_u32_u24 v0, s5, v1, v0 84 ; GFX8-NEXT: v_mad_u32_u24 v0, s2, v0, v1 90 ; GFX8-NEXT: v_mad_u32_u24 v0, s9, v1, v0 [all …]
|
H A D | idot4u.ll | 28 ; GFX7-NEXT: v_mad_u32_u24 v0, s6, v0, v1 32 ; GFX7-NEXT: v_mad_u32_u24 v0, s8, v1, v0 35 ; GFX7-NEXT: v_mad_u32_u24 v0, s10, v1, v0 38 ; GFX7-NEXT: v_mad_u32_u24 v0, s4, v1, v0 58 ; GFX8-NEXT: v_mad_u32_u24 v0, s5, v0, v1 62 ; GFX8-NEXT: v_mad_u32_u24 v0, s6, v1, v0 65 ; GFX8-NEXT: v_mad_u32_u24 v0, s8, v1, v0 68 ; GFX8-NEXT: v_mad_u32_u24 v2, s3, v1, v0 205 ; GFX7-NEXT: v_mad_u32_u24 v0, s5, v1, v0 206 ; GFX7-NEXT: v_mad_u32_u24 v0, s9, v2, v0 [all …]
|
H A D | mad_uint24.ll | 11 ; SI: v_mad_u32_u24 12 ; VI: v_mad_u32_u24 92 ; SI: v_mad_u32_u24 93 ; SI: v_mad_u32_u24 122 ; SI: v_mad_u32_u24 123 ; SI: v_mad_u32_u24 244 ; GCN: v_mad_u32_u24 245 ; GCN: v_mad_u32_u24 246 ; GCN: v_mad_u32_u24 247 ; GCN: v_mad_u32_u24 [all …]
|
/dports/devel/tinygo/tinygo-0.14.1/llvm-project/llvm/test/CodeGen/AMDGPU/ |
H A D | idot8u.ll | 39 ; GFX7-NEXT: v_mad_u32_u24 v0, s0, v0, v1 41 ; GFX7-NEXT: v_mad_u32_u24 v0, s14, v1, v0 43 ; GFX7-NEXT: v_mad_u32_u24 v0, s13, v1, v0 45 ; GFX7-NEXT: v_mad_u32_u24 v0, s12, v1, v0 47 ; GFX7-NEXT: v_mad_u32_u24 v0, s9, v1, v0 49 ; GFX7-NEXT: v_mad_u32_u24 v0, s8, v1, v0 51 ; GFX7-NEXT: v_mad_u32_u24 v0, s2, v1, v0 53 ; GFX7-NEXT: v_mad_u32_u24 v0, s1, v1, v0 84 ; GFX8-NEXT: v_mad_u32_u24 v0, s2, v0, v1 92 ; GFX8-NEXT: v_mad_u32_u24 v0, s9, v1, v0 [all …]
|
H A D | idot4u.ll | 28 ; GFX7-NEXT: v_mad_u32_u24 v0, s6, v0, v1 32 ; GFX7-NEXT: v_mad_u32_u24 v0, s8, v1, v0 35 ; GFX7-NEXT: v_mad_u32_u24 v0, s10, v1, v0 38 ; GFX7-NEXT: v_mad_u32_u24 v0, s4, v1, v0 58 ; GFX8-NEXT: v_mad_u32_u24 v0, s5, v0, v1 62 ; GFX8-NEXT: v_mad_u32_u24 v0, s6, v1, v0 65 ; GFX8-NEXT: v_mad_u32_u24 v0, s8, v1, v0 68 ; GFX8-NEXT: v_mad_u32_u24 v2, s3, v1, v0 204 ; GFX7-NEXT: v_mad_u32_u24 v0, s5, v1, v0 205 ; GFX7-NEXT: v_mad_u32_u24 v0, s9, v2, v0 [all …]
|
H A D | mad_uint24.ll | 11 ; SI: v_mad_u32_u24 12 ; VI: v_mad_u32_u24 92 ; SI: v_mad_u32_u24 93 ; SI: v_mad_u32_u24 122 ; SI: v_mad_u32_u24 123 ; SI: v_mad_u32_u24 244 ; GCN: v_mad_u32_u24 245 ; GCN: v_mad_u32_u24 246 ; GCN: v_mad_u32_u24 247 ; GCN: v_mad_u32_u24 [all …]
|
/dports/devel/llvm90/llvm-9.0.1.src/test/CodeGen/AMDGPU/ |
H A D | idot8u.ll | 39 ; GFX7-NEXT: v_mad_u32_u24 v0, s0, v0, v1 41 ; GFX7-NEXT: v_mad_u32_u24 v0, s14, v1, v0 43 ; GFX7-NEXT: v_mad_u32_u24 v0, s13, v1, v0 45 ; GFX7-NEXT: v_mad_u32_u24 v0, s12, v1, v0 47 ; GFX7-NEXT: v_mad_u32_u24 v0, s11, v1, v0 49 ; GFX7-NEXT: v_mad_u32_u24 v0, s10, v1, v0 51 ; GFX7-NEXT: v_mad_u32_u24 v0, s9, v1, v0 53 ; GFX7-NEXT: v_mad_u32_u24 v0, s8, v1, v0 86 ; GFX8-NEXT: v_mad_u32_u24 v2, s2, v2, v3 90 ; GFX8-NEXT: v_mad_u32_u24 v2, s9, v3, v2 [all …]
|
H A D | idot4u.ll | 28 ; GFX7-NEXT: v_mad_u32_u24 v0, s7, v0, v1 32 ; GFX7-NEXT: v_mad_u32_u24 v0, s9, v1, v0 35 ; GFX7-NEXT: v_mad_u32_u24 v0, s11, v1, v0 38 ; GFX7-NEXT: v_mad_u32_u24 v0, s4, v1, v0 58 ; GFX8-NEXT: v_mad_u32_u24 v0, s6, v0, v1 62 ; GFX8-NEXT: v_mad_u32_u24 v0, s7, v1, v0 65 ; GFX8-NEXT: v_mad_u32_u24 v0, s9, v1, v0 68 ; GFX8-NEXT: v_mad_u32_u24 v2, s3, v1, v0 204 ; GFX7-NEXT: v_mad_u32_u24 v0, s7, v1, v0 205 ; GFX7-NEXT: v_mad_u32_u24 v0, s9, v2, v0 [all …]
|
H A D | mad_uint24.ll | 11 ; SI: v_mad_u32_u24 12 ; VI: v_mad_u32_u24 92 ; SI: v_mad_u32_u24 93 ; SI: v_mad_u32_u24 122 ; SI: v_mad_u32_u24 123 ; SI: v_mad_u32_u24 244 ; GCN: v_mad_u32_u24 245 ; GCN: v_mad_u32_u24 246 ; GCN: v_mad_u32_u24 247 ; GCN: v_mad_u32_u24 [all …]
|
/dports/devel/llvm12/llvm-project-12.0.1.src/llvm/test/CodeGen/AMDGPU/ |
H A D | idot8u.ll | 43 ; GFX7-NEXT: v_mad_u32_u24 v0, s4, v0, v1 45 ; GFX7-NEXT: v_mad_u32_u24 v0, s13, v1, v0 47 ; GFX7-NEXT: v_mad_u32_u24 v0, s12, v1, v0 49 ; GFX7-NEXT: v_mad_u32_u24 v0, s11, v1, v0 51 ; GFX7-NEXT: v_mad_u32_u24 v0, s10, v1, v0 53 ; GFX7-NEXT: v_mad_u32_u24 v0, s9, v1, v0 55 ; GFX7-NEXT: v_mad_u32_u24 v0, s8, v1, v0 59 ; GFX7-NEXT: v_mad_u32_u24 v0, s5, v1, v0 96 ; GFX8-NEXT: v_mad_u32_u24 v0, s2, v0, v1 102 ; GFX8-NEXT: v_mad_u32_u24 v0, s9, v1, v0 [all …]
|
H A D | idot4u.ll | 28 ; GFX7-NEXT: v_mad_u32_u24 v0, s6, v0, v1 32 ; GFX7-NEXT: v_mad_u32_u24 v0, s8, v1, v0 35 ; GFX7-NEXT: v_mad_u32_u24 v0, s10, v1, v0 38 ; GFX7-NEXT: v_mad_u32_u24 v0, s4, v1, v0 58 ; GFX8-NEXT: v_mad_u32_u24 v0, s5, v0, v1 62 ; GFX8-NEXT: v_mad_u32_u24 v0, s6, v1, v0 65 ; GFX8-NEXT: v_mad_u32_u24 v0, s8, v1, v0 68 ; GFX8-NEXT: v_mad_u32_u24 v2, s3, v1, v0 201 ; GFX7-NEXT: v_mad_u32_u24 v0, s7, v1, v0 202 ; GFX7-NEXT: v_mad_u32_u24 v0, s9, v2, v0 [all …]
|
H A D | mad_uint24.ll | 11 ; SI: v_mad_u32_u24 12 ; VI: v_mad_u32_u24 93 ; SI: v_mad_u32_u24 94 ; SI: v_mad_u32_u24 123 ; SI: v_mad_u32_u24 124 ; SI: v_mad_u32_u24 245 ; GCN: v_mad_u32_u24 246 ; GCN: v_mad_u32_u24 247 ; GCN: v_mad_u32_u24 248 ; GCN: v_mad_u32_u24 [all …]
|
/dports/devel/wasi-compiler-rt12/llvm-project-12.0.1.src/llvm/test/CodeGen/AMDGPU/ |
H A D | idot8u.ll | 43 ; GFX7-NEXT: v_mad_u32_u24 v0, s4, v0, v1 45 ; GFX7-NEXT: v_mad_u32_u24 v0, s13, v1, v0 47 ; GFX7-NEXT: v_mad_u32_u24 v0, s12, v1, v0 49 ; GFX7-NEXT: v_mad_u32_u24 v0, s11, v1, v0 51 ; GFX7-NEXT: v_mad_u32_u24 v0, s10, v1, v0 53 ; GFX7-NEXT: v_mad_u32_u24 v0, s9, v1, v0 55 ; GFX7-NEXT: v_mad_u32_u24 v0, s8, v1, v0 59 ; GFX7-NEXT: v_mad_u32_u24 v0, s5, v1, v0 96 ; GFX8-NEXT: v_mad_u32_u24 v0, s2, v0, v1 102 ; GFX8-NEXT: v_mad_u32_u24 v0, s9, v1, v0 [all …]
|
H A D | idot4u.ll | 28 ; GFX7-NEXT: v_mad_u32_u24 v0, s6, v0, v1 32 ; GFX7-NEXT: v_mad_u32_u24 v0, s8, v1, v0 35 ; GFX7-NEXT: v_mad_u32_u24 v0, s10, v1, v0 38 ; GFX7-NEXT: v_mad_u32_u24 v0, s4, v1, v0 58 ; GFX8-NEXT: v_mad_u32_u24 v0, s5, v0, v1 62 ; GFX8-NEXT: v_mad_u32_u24 v0, s6, v1, v0 65 ; GFX8-NEXT: v_mad_u32_u24 v0, s8, v1, v0 68 ; GFX8-NEXT: v_mad_u32_u24 v2, s3, v1, v0 201 ; GFX7-NEXT: v_mad_u32_u24 v0, s7, v1, v0 202 ; GFX7-NEXT: v_mad_u32_u24 v0, s9, v2, v0 [all …]
|
H A D | mad_uint24.ll | 11 ; SI: v_mad_u32_u24 12 ; VI: v_mad_u32_u24 93 ; SI: v_mad_u32_u24 94 ; SI: v_mad_u32_u24 123 ; SI: v_mad_u32_u24 124 ; SI: v_mad_u32_u24 245 ; GCN: v_mad_u32_u24 246 ; GCN: v_mad_u32_u24 247 ; GCN: v_mad_u32_u24 248 ; GCN: v_mad_u32_u24 [all …]
|
/dports/devel/llvm80/llvm-8.0.1.src/test/CodeGen/AMDGPU/ |
H A D | idot8.ll | 37 ; GFX7-NEXT: v_mad_u32_u24 v0, s0, v0, v1 39 ; GFX7-NEXT: v_mad_u32_u24 v0, s14, v1, v0 41 ; GFX7-NEXT: v_mad_u32_u24 v0, s13, v1, v0 43 ; GFX7-NEXT: v_mad_u32_u24 v0, s12, v1, v0 45 ; GFX7-NEXT: v_mad_u32_u24 v0, s11, v1, v0 47 ; GFX7-NEXT: v_mad_u32_u24 v0, s10, v1, v0 49 ; GFX7-NEXT: v_mad_u32_u24 v0, s9, v1, v0 51 ; GFX7-NEXT: v_mad_u32_u24 v0, s8, v1, v0 84 ; GFX8-NEXT: v_mad_u32_u24 v2, s2, v2, v3 88 ; GFX8-NEXT: v_mad_u32_u24 v2, s9, v3, v2 [all …]
|