/dports/devel/llvm70/llvm-7.0.1.src/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.ll | 5 ; GCN: v_max_f32_e32 13 ; GCN: v_max_f32_e32 14 ; GCN: v_max_f32_e32 22 ; GCN: v_max_f32_e32 23 ; GCN: v_max_f32_e32 24 ; GCN: v_max_f32_e32 33 ; GCN: v_max_f32_e32 34 ; GCN: v_max_f32_e32 35 ; GCN: v_max_f32_e32 36 ; GCN: v_max_f32_e32 [all …]
|
H A D | fmax_legacy.ll | 13 ; SI-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 34 ; SI-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 54 ; SI-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 74 ; SI-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 94 ; SI-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 114 ; SI-NONAN: v_max_f32_e32 115 ; SI-NONAN: v_max_f32_e32 116 ; SI-NONAN: v_max_f32_e32
|
/dports/www/chromium-legacy/chromium-88.0.4324.182/third_party/llvm/llvm/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.ll | 25 ; GCN: v_max_f32_e32 26 ; GCN: v_max_f32_e32 34 ; GCN: v_max_f32_e32 35 ; GCN: v_max_f32_e32 36 ; GCN: v_max_f32_e32 45 ; GCN: v_max_f32_e32 46 ; GCN: v_max_f32_e32 47 ; GCN: v_max_f32_e32 48 ; GCN: v_max_f32_e32 56 ; GCN: v_max_f32_e32 [all …]
|
H A D | fmax_legacy.ll | 20 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 48 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[ADD_A]], [[ADD_B]] 76 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 102 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 127 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 153 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 183 ; GCN-NONAN: v_max_f32_e32 184 ; GCN-NONAN: v_max_f32_e32 185 ; GCN-NONAN: v_max_f32_e32
|
/dports/devel/llvm-cheri/llvm-project-37c49ff00e3eadce5d8703fdc4497f28458c64a8/llvm/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.ll | 25 ; GCN: v_max_f32_e32 26 ; GCN: v_max_f32_e32 34 ; GCN: v_max_f32_e32 35 ; GCN: v_max_f32_e32 36 ; GCN: v_max_f32_e32 45 ; GCN: v_max_f32_e32 46 ; GCN: v_max_f32_e32 47 ; GCN: v_max_f32_e32 48 ; GCN: v_max_f32_e32 56 ; GCN: v_max_f32_e32 [all …]
|
H A D | fmax_legacy.ll | 20 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 48 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[ADD_A]], [[ADD_B]] 76 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 102 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 127 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 153 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 183 ; GCN-NONAN: v_max_f32_e32 184 ; GCN-NONAN: v_max_f32_e32 185 ; GCN-NONAN: v_max_f32_e32
|
/dports/devel/llvm10/llvm-10.0.1.src/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.ll | 25 ; GCN: v_max_f32_e32 26 ; GCN: v_max_f32_e32 34 ; GCN: v_max_f32_e32 35 ; GCN: v_max_f32_e32 36 ; GCN: v_max_f32_e32 45 ; GCN: v_max_f32_e32 46 ; GCN: v_max_f32_e32 47 ; GCN: v_max_f32_e32 48 ; GCN: v_max_f32_e32 56 ; GCN: v_max_f32_e32 [all …]
|
H A D | fmax_legacy.ll | 20 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 48 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[ADD_A]], [[ADD_B]] 76 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 102 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 127 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 153 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 183 ; GCN-NONAN: v_max_f32_e32 184 ; GCN-NONAN: v_max_f32_e32 185 ; GCN-NONAN: v_max_f32_e32
|
/dports/devel/wasi-libcxx/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.ll | 25 ; GCN: v_max_f32_e32 26 ; GCN: v_max_f32_e32 34 ; GCN: v_max_f32_e32 35 ; GCN: v_max_f32_e32 36 ; GCN: v_max_f32_e32 45 ; GCN: v_max_f32_e32 46 ; GCN: v_max_f32_e32 47 ; GCN: v_max_f32_e32 48 ; GCN: v_max_f32_e32 56 ; GCN: v_max_f32_e32 [all …]
|
H A D | fmax_legacy.ll | 20 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 48 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[ADD_A]], [[ADD_B]] 76 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 102 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 127 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 153 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 183 ; GCN-NONAN: v_max_f32_e32 184 ; GCN-NONAN: v_max_f32_e32 185 ; GCN-NONAN: v_max_f32_e32
|
/dports/graphics/llvm-mesa/llvm-13.0.1.src/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.ll | 25 ; GCN: v_max_f32_e32 26 ; GCN: v_max_f32_e32 34 ; GCN: v_max_f32_e32 35 ; GCN: v_max_f32_e32 36 ; GCN: v_max_f32_e32 45 ; GCN: v_max_f32_e32 46 ; GCN: v_max_f32_e32 47 ; GCN: v_max_f32_e32 48 ; GCN: v_max_f32_e32 56 ; GCN: v_max_f32_e32 [all …]
|
H A D | fmax_legacy.ll | 20 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 48 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[ADD_A]], [[ADD_B]] 76 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 102 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 127 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 153 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 183 ; GCN-NONAN: v_max_f32_e32 184 ; GCN-NONAN: v_max_f32_e32 185 ; GCN-NONAN: v_max_f32_e32
|
/dports/devel/llvm12/llvm-project-12.0.1.src/llvm/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.ll | 25 ; GCN: v_max_f32_e32 26 ; GCN: v_max_f32_e32 34 ; GCN: v_max_f32_e32 35 ; GCN: v_max_f32_e32 36 ; GCN: v_max_f32_e32 45 ; GCN: v_max_f32_e32 46 ; GCN: v_max_f32_e32 47 ; GCN: v_max_f32_e32 48 ; GCN: v_max_f32_e32 56 ; GCN: v_max_f32_e32 [all …]
|
H A D | fmax_legacy.ll | 20 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 48 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[ADD_A]], [[ADD_B]] 76 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 102 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 127 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 153 ; GCN-NONAN: v_max_f32_e32 {{v[0-9]+}}, [[A]], [[B]] 183 ; GCN-NONAN: v_max_f32_e32 184 ; GCN-NONAN: v_max_f32_e32 185 ; GCN-NONAN: v_max_f32_e32
|
/dports/devel/llvm11/llvm-11.0.1.src/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.ll | 25 ; GCN: v_max_f32_e32 26 ; GCN: v_max_f32_e32 34 ; GCN: v_max_f32_e32 35 ; GCN: v_max_f32_e32 36 ; GCN: v_max_f32_e32 45 ; GCN: v_max_f32_e32 46 ; GCN: v_max_f32_e32 47 ; GCN: v_max_f32_e32 48 ; GCN: v_max_f32_e32 56 ; GCN: v_max_f32_e32 [all …]
|
/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/llvm/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.ll | 25 ; GCN: v_max_f32_e32 26 ; GCN: v_max_f32_e32 34 ; GCN: v_max_f32_e32 35 ; GCN: v_max_f32_e32 36 ; GCN: v_max_f32_e32 45 ; GCN: v_max_f32_e32 46 ; GCN: v_max_f32_e32 47 ; GCN: v_max_f32_e32 48 ; GCN: v_max_f32_e32 56 ; GCN: v_max_f32_e32 [all …]
|
/dports/devel/wasi-compiler-rt13/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.ll | 25 ; GCN: v_max_f32_e32 26 ; GCN: v_max_f32_e32 34 ; GCN: v_max_f32_e32 35 ; GCN: v_max_f32_e32 36 ; GCN: v_max_f32_e32 45 ; GCN: v_max_f32_e32 46 ; GCN: v_max_f32_e32 47 ; GCN: v_max_f32_e32 48 ; GCN: v_max_f32_e32 56 ; GCN: v_max_f32_e32 [all …]
|
/dports/devel/wasi-compiler-rt12/llvm-project-12.0.1.src/llvm/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.ll | 25 ; GCN: v_max_f32_e32 26 ; GCN: v_max_f32_e32 34 ; GCN: v_max_f32_e32 35 ; GCN: v_max_f32_e32 36 ; GCN: v_max_f32_e32 45 ; GCN: v_max_f32_e32 46 ; GCN: v_max_f32_e32 47 ; GCN: v_max_f32_e32 48 ; GCN: v_max_f32_e32 56 ; GCN: v_max_f32_e32 [all …]
|
/dports/devel/tinygo/tinygo-0.14.1/llvm-project/llvm/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.ll | 25 ; GCN: v_max_f32_e32 26 ; GCN: v_max_f32_e32 34 ; GCN: v_max_f32_e32 35 ; GCN: v_max_f32_e32 36 ; GCN: v_max_f32_e32 45 ; GCN: v_max_f32_e32 46 ; GCN: v_max_f32_e32 47 ; GCN: v_max_f32_e32 48 ; GCN: v_max_f32_e32 56 ; GCN: v_max_f32_e32 [all …]
|
/dports/devel/llvm90/llvm-9.0.1.src/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.ll | 25 ; GCN: v_max_f32_e32 26 ; GCN: v_max_f32_e32 34 ; GCN: v_max_f32_e32 35 ; GCN: v_max_f32_e32 36 ; GCN: v_max_f32_e32 45 ; GCN: v_max_f32_e32 46 ; GCN: v_max_f32_e32 47 ; GCN: v_max_f32_e32 48 ; GCN: v_max_f32_e32 56 ; GCN: v_max_f32_e32 [all …]
|
/dports/devel/llvm80/llvm-8.0.1.src/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.ll | 25 ; GCN: v_max_f32_e32 26 ; GCN: v_max_f32_e32 34 ; GCN: v_max_f32_e32 35 ; GCN: v_max_f32_e32 36 ; GCN: v_max_f32_e32 45 ; GCN: v_max_f32_e32 46 ; GCN: v_max_f32_e32 47 ; GCN: v_max_f32_e32 48 ; GCN: v_max_f32_e32 56 ; GCN: v_max_f32_e32 [all …]
|
/dports/devel/llvm13/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.ll | 25 ; GCN: v_max_f32_e32 26 ; GCN: v_max_f32_e32 34 ; GCN: v_max_f32_e32 35 ; GCN: v_max_f32_e32 36 ; GCN: v_max_f32_e32 45 ; GCN: v_max_f32_e32 46 ; GCN: v_max_f32_e32 47 ; GCN: v_max_f32_e32 48 ; GCN: v_max_f32_e32 56 ; GCN: v_max_f32_e32 [all …]
|
/dports/www/chromium-legacy/chromium-88.0.4324.182/third_party/llvm/llvm/test/CodeGen/AMDGPU/GlobalISel/ |
H A D | fmed3.ll | 112 ; SI-NEXT: v_max_f32_e32 v2, v2, v3 119 ; SI-NEXT: v_max_f32_e32 v2, v3, v2 154 ; VI-NEXT: v_max_f32_e32 v2, v4, v2 161 ; VI-NEXT: v_max_f32_e32 v2, v3, v2 430 ; SI-NEXT: v_max_f32_e32 v2, v2, v3 435 ; SI-NEXT: v_max_f32_e32 v2, v3, v2 469 ; VI-NEXT: v_max_f32_e32 v2, v4, v2 476 ; VI-NEXT: v_max_f32_e32 v2, v3, v2 551 ; SI-NEXT: v_max_f32_e32 v2, v2, v3 559 ; SI-NEXT: v_max_f32_e32 v2, v3, v2 [all …]
|
/dports/devel/llvm12/llvm-project-12.0.1.src/llvm/test/CodeGen/AMDGPU/GlobalISel/ |
H A D | fmed3.ll | 116 ; SI-NEXT: v_max_f32_e32 v2, v2, v3 122 ; SI-NEXT: v_max_f32_e32 v2, v3, v2 158 ; VI-NEXT: v_max_f32_e32 v2, v4, v2 164 ; VI-NEXT: v_max_f32_e32 v2, v3, v2 436 ; SI-NEXT: v_max_f32_e32 v2, v2, v3 441 ; SI-NEXT: v_max_f32_e32 v2, v3, v2 476 ; VI-NEXT: v_max_f32_e32 v2, v4, v2 482 ; VI-NEXT: v_max_f32_e32 v2, v3, v2 558 ; SI-NEXT: v_max_f32_e32 v2, v2, v3 566 ; SI-NEXT: v_max_f32_e32 v2, v3, v2 [all …]
|
/dports/devel/wasi-compiler-rt12/llvm-project-12.0.1.src/llvm/test/CodeGen/AMDGPU/GlobalISel/ |
H A D | fmed3.ll | 116 ; SI-NEXT: v_max_f32_e32 v2, v2, v3 122 ; SI-NEXT: v_max_f32_e32 v2, v3, v2 158 ; VI-NEXT: v_max_f32_e32 v2, v4, v2 164 ; VI-NEXT: v_max_f32_e32 v2, v3, v2 436 ; SI-NEXT: v_max_f32_e32 v2, v2, v3 441 ; SI-NEXT: v_max_f32_e32 v2, v3, v2 476 ; VI-NEXT: v_max_f32_e32 v2, v4, v2 482 ; VI-NEXT: v_max_f32_e32 v2, v3, v2 558 ; SI-NEXT: v_max_f32_e32 v2, v2, v3 566 ; SI-NEXT: v_max_f32_e32 v2, v3, v2 [all …]
|