/dports/www/chromium-legacy/chromium-88.0.4324.182/third_party/llvm/llvm/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.f64.ll | 11 ; SI: v_max_f64 19 ; SI: v_max_f64 20 ; SI: v_max_f64 28 ; SI: v_max_f64 29 ; SI: v_max_f64 30 ; SI: v_max_f64 31 ; SI: v_max_f64 39 ; SI: v_max_f64 40 ; SI: v_max_f64 41 ; SI: v_max_f64 [all …]
|
H A D | fmax3.f64.ll | 10 ; SI: v_max_f64 [[QUIET_A:v\[[0-9]+:[0-9]+\]]], [[REGA]], [[REGA]] 11 ; SI: v_max_f64 [[QUIET_B:v\[[0-9]+:[0-9]+\]]], [[REGB]], [[REGB]] 12 ; SI: v_max_f64 [[MAX0:v\[[0-9]+:[0-9]+\]]], [[QUIET_A]], [[QUIET_B]] 13 ; SI: v_max_f64 [[QUIET_C:v\[[0-9]+:[0-9]+\]]], [[REGC]], [[REGC]] 14 ; SI: v_max_f64 [[RESULT:v\[[0-9]+:[0-9]+\]]], [[MAX0]], [[QUIET_C]]
|
/dports/devel/llvm-cheri/llvm-project-37c49ff00e3eadce5d8703fdc4497f28458c64a8/llvm/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.f64.ll | 11 ; SI: v_max_f64 19 ; SI: v_max_f64 20 ; SI: v_max_f64 28 ; SI: v_max_f64 29 ; SI: v_max_f64 30 ; SI: v_max_f64 31 ; SI: v_max_f64 39 ; SI: v_max_f64 40 ; SI: v_max_f64 41 ; SI: v_max_f64 [all …]
|
H A D | fmax3.f64.ll | 10 ; SI: v_max_f64 [[QUIET_A:v\[[0-9]+:[0-9]+\]]], [[REGA]], [[REGA]] 11 ; SI: v_max_f64 [[QUIET_B:v\[[0-9]+:[0-9]+\]]], [[REGB]], [[REGB]] 12 ; SI: v_max_f64 [[MAX0:v\[[0-9]+:[0-9]+\]]], [[QUIET_A]], [[QUIET_B]] 13 ; SI: v_max_f64 [[QUIET_C:v\[[0-9]+:[0-9]+\]]], [[REGC]], [[REGC]] 14 ; SI: v_max_f64 [[RESULT:v\[[0-9]+:[0-9]+\]]], [[MAX0]], [[QUIET_C]]
|
/dports/devel/llvm10/llvm-10.0.1.src/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.f64.ll | 11 ; SI: v_max_f64 19 ; SI: v_max_f64 20 ; SI: v_max_f64 28 ; SI: v_max_f64 29 ; SI: v_max_f64 30 ; SI: v_max_f64 31 ; SI: v_max_f64 39 ; SI: v_max_f64 40 ; SI: v_max_f64 41 ; SI: v_max_f64 [all …]
|
H A D | fmax3.f64.ll | 10 ; SI: v_max_f64 [[QUIET_A:v\[[0-9]+:[0-9]+\]]], [[REGA]], [[REGA]] 11 ; SI: v_max_f64 [[QUIET_B:v\[[0-9]+:[0-9]+\]]], [[REGB]], [[REGB]] 12 ; SI: v_max_f64 [[MAX0:v\[[0-9]+:[0-9]+\]]], [[QUIET_A]], [[QUIET_B]] 13 ; SI: v_max_f64 [[QUIET_C:v\[[0-9]+:[0-9]+\]]], [[REGC]], [[REGC]] 14 ; SI: v_max_f64 [[RESULT:v\[[0-9]+:[0-9]+\]]], [[MAX0]], [[QUIET_C]]
|
/dports/devel/wasi-libcxx/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.f64.ll | 11 ; SI: v_max_f64 19 ; SI: v_max_f64 20 ; SI: v_max_f64 28 ; SI: v_max_f64 29 ; SI: v_max_f64 30 ; SI: v_max_f64 31 ; SI: v_max_f64 39 ; SI: v_max_f64 40 ; SI: v_max_f64 41 ; SI: v_max_f64 [all …]
|
H A D | fmax3.f64.ll | 10 ; SI: v_max_f64 [[QUIET_A:v\[[0-9]+:[0-9]+\]]], [[REGA]], [[REGA]] 11 ; SI: v_max_f64 [[QUIET_B:v\[[0-9]+:[0-9]+\]]], [[REGB]], [[REGB]] 12 ; SI: v_max_f64 [[MAX0:v\[[0-9]+:[0-9]+\]]], [[QUIET_A]], [[QUIET_B]] 13 ; SI: v_max_f64 [[QUIET_C:v\[[0-9]+:[0-9]+\]]], [[REGC]], [[REGC]] 14 ; SI: v_max_f64 [[RESULT:v\[[0-9]+:[0-9]+\]]], [[MAX0]], [[QUIET_C]]
|
/dports/graphics/llvm-mesa/llvm-13.0.1.src/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.f64.ll | 11 ; SI: v_max_f64 19 ; SI: v_max_f64 20 ; SI: v_max_f64 28 ; SI: v_max_f64 29 ; SI: v_max_f64 30 ; SI: v_max_f64 31 ; SI: v_max_f64 39 ; SI: v_max_f64 40 ; SI: v_max_f64 41 ; SI: v_max_f64 [all …]
|
H A D | fmax3.f64.ll | 10 ; SI: v_max_f64 [[QUIET_A:v\[[0-9]+:[0-9]+\]]], [[REGA]], [[REGA]] 11 ; SI: v_max_f64 [[QUIET_B:v\[[0-9]+:[0-9]+\]]], [[REGB]], [[REGB]] 12 ; SI: v_max_f64 [[MAX0:v\[[0-9]+:[0-9]+\]]], [[QUIET_A]], [[QUIET_B]] 13 ; SI: v_max_f64 [[QUIET_C:v\[[0-9]+:[0-9]+\]]], [[REGC]], [[REGC]] 14 ; SI: v_max_f64 [[RESULT:v\[[0-9]+:[0-9]+\]]], [[MAX0]], [[QUIET_C]]
|
/dports/devel/llvm12/llvm-project-12.0.1.src/llvm/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.f64.ll | 11 ; SI: v_max_f64 19 ; SI: v_max_f64 20 ; SI: v_max_f64 28 ; SI: v_max_f64 29 ; SI: v_max_f64 30 ; SI: v_max_f64 31 ; SI: v_max_f64 39 ; SI: v_max_f64 40 ; SI: v_max_f64 41 ; SI: v_max_f64 [all …]
|
H A D | fmax3.f64.ll | 10 ; SI: v_max_f64 [[QUIET_A:v\[[0-9]+:[0-9]+\]]], [[REGA]], [[REGA]] 11 ; SI: v_max_f64 [[QUIET_B:v\[[0-9]+:[0-9]+\]]], [[REGB]], [[REGB]] 12 ; SI: v_max_f64 [[MAX0:v\[[0-9]+:[0-9]+\]]], [[QUIET_A]], [[QUIET_B]] 13 ; SI: v_max_f64 [[QUIET_C:v\[[0-9]+:[0-9]+\]]], [[REGC]], [[REGC]] 14 ; SI: v_max_f64 [[RESULT:v\[[0-9]+:[0-9]+\]]], [[MAX0]], [[QUIET_C]]
|
/dports/devel/llvm11/llvm-11.0.1.src/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.f64.ll | 11 ; SI: v_max_f64 19 ; SI: v_max_f64 20 ; SI: v_max_f64 28 ; SI: v_max_f64 29 ; SI: v_max_f64 30 ; SI: v_max_f64 31 ; SI: v_max_f64 39 ; SI: v_max_f64 40 ; SI: v_max_f64 41 ; SI: v_max_f64 [all …]
|
H A D | fmax3.f64.ll | 10 ; SI: v_max_f64 [[QUIET_A:v\[[0-9]+:[0-9]+\]]], [[REGA]], [[REGA]] 11 ; SI: v_max_f64 [[QUIET_B:v\[[0-9]+:[0-9]+\]]], [[REGB]], [[REGB]] 12 ; SI: v_max_f64 [[MAX0:v\[[0-9]+:[0-9]+\]]], [[QUIET_A]], [[QUIET_B]] 13 ; SI: v_max_f64 [[QUIET_C:v\[[0-9]+:[0-9]+\]]], [[REGC]], [[REGC]] 14 ; SI: v_max_f64 [[RESULT:v\[[0-9]+:[0-9]+\]]], [[MAX0]], [[QUIET_C]]
|
/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/llvm/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.f64.ll | 11 ; SI: v_max_f64 19 ; SI: v_max_f64 20 ; SI: v_max_f64 28 ; SI: v_max_f64 29 ; SI: v_max_f64 30 ; SI: v_max_f64 31 ; SI: v_max_f64 39 ; SI: v_max_f64 40 ; SI: v_max_f64 41 ; SI: v_max_f64 [all …]
|
H A D | fmax3.f64.ll | 10 ; SI: v_max_f64 [[QUIET_A:v\[[0-9]+:[0-9]+\]]], [[REGA]], [[REGA]] 11 ; SI: v_max_f64 [[QUIET_B:v\[[0-9]+:[0-9]+\]]], [[REGB]], [[REGB]] 12 ; SI: v_max_f64 [[MAX0:v\[[0-9]+:[0-9]+\]]], [[QUIET_A]], [[QUIET_B]] 13 ; SI: v_max_f64 [[QUIET_C:v\[[0-9]+:[0-9]+\]]], [[REGC]], [[REGC]] 14 ; SI: v_max_f64 [[RESULT:v\[[0-9]+:[0-9]+\]]], [[MAX0]], [[QUIET_C]]
|
/dports/devel/wasi-compiler-rt13/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.f64.ll | 11 ; SI: v_max_f64 19 ; SI: v_max_f64 20 ; SI: v_max_f64 28 ; SI: v_max_f64 29 ; SI: v_max_f64 30 ; SI: v_max_f64 31 ; SI: v_max_f64 39 ; SI: v_max_f64 40 ; SI: v_max_f64 41 ; SI: v_max_f64 [all …]
|
H A D | fmax3.f64.ll | 10 ; SI: v_max_f64 [[QUIET_A:v\[[0-9]+:[0-9]+\]]], [[REGA]], [[REGA]] 11 ; SI: v_max_f64 [[QUIET_B:v\[[0-9]+:[0-9]+\]]], [[REGB]], [[REGB]] 12 ; SI: v_max_f64 [[MAX0:v\[[0-9]+:[0-9]+\]]], [[QUIET_A]], [[QUIET_B]] 13 ; SI: v_max_f64 [[QUIET_C:v\[[0-9]+:[0-9]+\]]], [[REGC]], [[REGC]] 14 ; SI: v_max_f64 [[RESULT:v\[[0-9]+:[0-9]+\]]], [[MAX0]], [[QUIET_C]]
|
/dports/devel/tinygo/tinygo-0.14.1/llvm-project/llvm/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.f64.ll | 11 ; SI: v_max_f64 19 ; SI: v_max_f64 20 ; SI: v_max_f64 28 ; SI: v_max_f64 29 ; SI: v_max_f64 30 ; SI: v_max_f64 31 ; SI: v_max_f64 39 ; SI: v_max_f64 40 ; SI: v_max_f64 41 ; SI: v_max_f64 [all …]
|
/dports/devel/wasi-compiler-rt12/llvm-project-12.0.1.src/llvm/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.f64.ll | 11 ; SI: v_max_f64 19 ; SI: v_max_f64 20 ; SI: v_max_f64 28 ; SI: v_max_f64 29 ; SI: v_max_f64 30 ; SI: v_max_f64 31 ; SI: v_max_f64 39 ; SI: v_max_f64 40 ; SI: v_max_f64 41 ; SI: v_max_f64 [all …]
|
H A D | fmax3.f64.ll | 10 ; SI: v_max_f64 [[QUIET_A:v\[[0-9]+:[0-9]+\]]], [[REGA]], [[REGA]] 11 ; SI: v_max_f64 [[QUIET_B:v\[[0-9]+:[0-9]+\]]], [[REGB]], [[REGB]] 12 ; SI: v_max_f64 [[MAX0:v\[[0-9]+:[0-9]+\]]], [[QUIET_A]], [[QUIET_B]] 13 ; SI: v_max_f64 [[QUIET_C:v\[[0-9]+:[0-9]+\]]], [[REGC]], [[REGC]] 14 ; SI: v_max_f64 [[RESULT:v\[[0-9]+:[0-9]+\]]], [[MAX0]], [[QUIET_C]]
|
/dports/devel/llvm90/llvm-9.0.1.src/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.f64.ll | 11 ; SI: v_max_f64 19 ; SI: v_max_f64 20 ; SI: v_max_f64 28 ; SI: v_max_f64 29 ; SI: v_max_f64 30 ; SI: v_max_f64 31 ; SI: v_max_f64 39 ; SI: v_max_f64 40 ; SI: v_max_f64 41 ; SI: v_max_f64 [all …]
|
/dports/devel/llvm80/llvm-8.0.1.src/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.f64.ll | 11 ; SI: v_max_f64 19 ; SI: v_max_f64 20 ; SI: v_max_f64 28 ; SI: v_max_f64 29 ; SI: v_max_f64 30 ; SI: v_max_f64 31 ; SI: v_max_f64 39 ; SI: v_max_f64 40 ; SI: v_max_f64 41 ; SI: v_max_f64 [all …]
|
/dports/devel/llvm13/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.f64.ll | 11 ; SI: v_max_f64 19 ; SI: v_max_f64 20 ; SI: v_max_f64 28 ; SI: v_max_f64 29 ; SI: v_max_f64 30 ; SI: v_max_f64 31 ; SI: v_max_f64 39 ; SI: v_max_f64 40 ; SI: v_max_f64 41 ; SI: v_max_f64 [all …]
|
/dports/devel/llvm70/llvm-7.0.1.src/test/CodeGen/AMDGPU/ |
H A D | fmaxnum.f64.ll | 11 ; SI: v_max_f64 19 ; SI: v_max_f64 20 ; SI: v_max_f64 28 ; SI: v_max_f64 29 ; SI: v_max_f64 30 ; SI: v_max_f64 31 ; SI: v_max_f64 39 ; SI: v_max_f64 40 ; SI: v_max_f64 41 ; SI: v_max_f64 [all …]
|