/dports/www/chromium-legacy/chromium-88.0.4324.182/third_party/llvm/llvm/test/CodeGen/AMDGPU/ |
H A D | mul_uint24-amdgcn.ll | 53 ; SI: v_mul_u32_u24_e32 67 ; SI: v_mul_u32_u24_e32 137 ; GCN-DAG: v_mul_u32_u24_e32 168 ; GCN: v_mul_u32_u24_e32 [[MUL24:v[0-9]+]] 228 ; GCN-DAG: v_mul_u32_u24_e32 v0, 0xea, v0 229 ; GCN-DAG: v_mul_u32_u24_e32 v1, 0x39b, v1 230 ; GCN: v_mul_u32_u24_e32 v0, v0, v1 232 ; GCN: v_mul_u32_u24_e32 v0, 0x63, v0 250 ; GCN-DAG: v_mul_u32_u24_e32 v0, 0xea, v0 254 ; GCN: v_mul_u32_u24_e32 v0, v0, v1 [all …]
|
H A D | llvm.r600.read.local.size.ll | 60 ; GCN: v_mul_u32_u24_e32 [[VAL:v[0-9]+]], [[X]], [[VY]] 79 ; GCN: v_mul_u32_u24_e32 [[VAL:v[0-9]+]], [[X]], [[VZ]] 99 ; GCN: v_mul_u32_u24_e32 [[VAL:v[0-9]+]], [[Y]], [[VZ]]
|
/dports/devel/llvm-cheri/llvm-project-37c49ff00e3eadce5d8703fdc4497f28458c64a8/llvm/test/CodeGen/AMDGPU/ |
H A D | mul_uint24-amdgcn.ll | 53 ; SI: v_mul_u32_u24_e32 67 ; SI: v_mul_u32_u24_e32 137 ; GCN-DAG: v_mul_u32_u24_e32 168 ; GCN: v_mul_u32_u24_e32 [[MUL24:v[0-9]+]] 228 ; GCN-DAG: v_mul_u32_u24_e32 v0, 0xea, v0 229 ; GCN-DAG: v_mul_u32_u24_e32 v1, 0x39b, v1 230 ; GCN: v_mul_u32_u24_e32 v0, v0, v1 232 ; GCN: v_mul_u32_u24_e32 v0, 0x63, v0 250 ; GCN-DAG: v_mul_u32_u24_e32 v0, 0xea, v0 254 ; GCN: v_mul_u32_u24_e32 v0, v0, v1 [all …]
|
H A D | llvm.r600.read.local.size.ll | 60 ; GCN: v_mul_u32_u24_e32 [[VAL:v[0-9]+]], [[X]], [[VY]] 79 ; GCN: v_mul_u32_u24_e32 [[VAL:v[0-9]+]], [[X]], [[VZ]] 99 ; GCN: v_mul_u32_u24_e32 [[VAL:v[0-9]+]], [[Y]], [[VZ]]
|
/dports/devel/llvm11/llvm-11.0.1.src/test/CodeGen/AMDGPU/ |
H A D | mul_uint24-amdgcn.ll | 53 ; SI: v_mul_u32_u24_e32 67 ; SI: v_mul_u32_u24_e32 137 ; GCN-DAG: v_mul_u32_u24_e32 168 ; GCN: v_mul_u32_u24_e32 [[MUL24:v[0-9]+]] 228 ; GCN-DAG: v_mul_u32_u24_e32 v0, 0xea, v0 229 ; GCN-DAG: v_mul_u32_u24_e32 v1, 0x39b, v1 230 ; GCN: v_mul_u32_u24_e32 v0, v0, v1 232 ; GCN: v_mul_u32_u24_e32 v0, 0x63, v0 250 ; GCN-DAG: v_mul_u32_u24_e32 v0, 0xea, v0 254 ; GCN: v_mul_u32_u24_e32 v0, v0, v1 [all …]
|
H A D | llvm.r600.read.local.size.ll | 60 ; GCN: v_mul_u32_u24_e32 [[VAL:v[0-9]+]], [[X]], [[VY]] 79 ; GCN: v_mul_u32_u24_e32 [[VAL:v[0-9]+]], [[X]], [[VZ]] 99 ; GCN: v_mul_u32_u24_e32 [[VAL:v[0-9]+]], [[Y]], [[VZ]]
|
/dports/devel/llvm10/llvm-10.0.1.src/test/CodeGen/AMDGPU/ |
H A D | mul_uint24-amdgcn.ll | 53 ; SI: v_mul_u32_u24_e32 67 ; SI: v_mul_u32_u24_e32 137 ; GCN-DAG: v_mul_u32_u24_e32 168 ; GCN: v_mul_u32_u24_e32 [[MUL24:v[0-9]+]] 228 ; GCN-DAG: v_mul_u32_u24_e32 v0, 0xea, v0 229 ; GCN-DAG: v_mul_u32_u24_e32 v1, 0x39b, v1 230 ; GCN: v_mul_u32_u24_e32 v0, v0, v1 232 ; GCN: v_mul_u32_u24_e32 v0, 0x63, v0 250 ; GCN-DAG: v_mul_u32_u24_e32 v0, 0xea, v0 254 ; GCN: v_mul_u32_u24_e32 v0, v0, v1 [all …]
|
H A D | llvm.r600.read.local.size.ll | 60 ; GCN: v_mul_u32_u24_e32 [[VAL:v[0-9]+]], [[X]], [[VY]] 79 ; GCN: v_mul_u32_u24_e32 [[VAL:v[0-9]+]], [[X]], [[VZ]] 99 ; GCN: v_mul_u32_u24_e32 [[VAL:v[0-9]+]], [[Y]], [[VZ]]
|
/dports/devel/llvm12/llvm-project-12.0.1.src/llvm/test/CodeGen/AMDGPU/ |
H A D | mul_uint24-amdgcn.ll | 53 ; SI: v_mul_u32_u24_e32 67 ; SI: v_mul_u32_u24_e32 137 ; GCN-DAG: v_mul_u32_u24_e32 168 ; GCN: v_mul_u32_u24_e32 [[MUL24:v[0-9]+]] 228 ; GCN-DAG: v_mul_u32_u24_e32 v0, 0xea, v0 229 ; GCN-DAG: v_mul_u32_u24_e32 v1, 0x39b, v1 230 ; GCN: v_mul_u32_u24_e32 v0, v0, v1 232 ; GCN: v_mul_u32_u24_e32 v0, 0x63, v0 250 ; GCN-DAG: v_mul_u32_u24_e32 v0, 0xea, v0 254 ; GCN: v_mul_u32_u24_e32 v0, v0, v1 [all …]
|
H A D | llvm.r600.read.local.size.ll | 60 ; GCN: v_mul_u32_u24_e32 [[VAL:v[0-9]+]], [[X]], [[VY]] 79 ; GCN: v_mul_u32_u24_e32 [[VAL:v[0-9]+]], [[X]], [[VZ]] 99 ; GCN: v_mul_u32_u24_e32 [[VAL:v[0-9]+]], [[Y]], [[VZ]]
|
/dports/devel/wasi-compiler-rt12/llvm-project-12.0.1.src/llvm/test/CodeGen/AMDGPU/ |
H A D | mul_uint24-amdgcn.ll | 53 ; SI: v_mul_u32_u24_e32 67 ; SI: v_mul_u32_u24_e32 137 ; GCN-DAG: v_mul_u32_u24_e32 168 ; GCN: v_mul_u32_u24_e32 [[MUL24:v[0-9]+]] 228 ; GCN-DAG: v_mul_u32_u24_e32 v0, 0xea, v0 229 ; GCN-DAG: v_mul_u32_u24_e32 v1, 0x39b, v1 230 ; GCN: v_mul_u32_u24_e32 v0, v0, v1 232 ; GCN: v_mul_u32_u24_e32 v0, 0x63, v0 250 ; GCN-DAG: v_mul_u32_u24_e32 v0, 0xea, v0 254 ; GCN: v_mul_u32_u24_e32 v0, v0, v1 [all …]
|
/dports/devel/tinygo/tinygo-0.14.1/llvm-project/llvm/test/CodeGen/AMDGPU/ |
H A D | mul_uint24-amdgcn.ll | 53 ; SI: v_mul_u32_u24_e32 67 ; SI: v_mul_u32_u24_e32 137 ; GCN-DAG: v_mul_u32_u24_e32 168 ; GCN: v_mul_u32_u24_e32 [[MUL24:v[0-9]+]] 228 ; GCN-DAG: v_mul_u32_u24_e32 v0, 0xea, v0 229 ; GCN-DAG: v_mul_u32_u24_e32 v1, 0x39b, v1 230 ; GCN: v_mul_u32_u24_e32 v0, v0, v1 232 ; GCN: v_mul_u32_u24_e32 v0, 0x63, v0 250 ; GCN-DAG: v_mul_u32_u24_e32 v0, 0xea, v0 254 ; GCN: v_mul_u32_u24_e32 v0, v0, v1 [all …]
|
/dports/devel/llvm90/llvm-9.0.1.src/test/CodeGen/AMDGPU/ |
H A D | mul_uint24-amdgcn.ll | 53 ; SI: v_mul_u32_u24_e32 67 ; SI: v_mul_u32_u24_e32 137 ; GCN-DAG: v_mul_u32_u24_e32 168 ; GCN: v_mul_u32_u24_e32 [[MUL24:v[0-9]+]] 228 ; GCN-DAG: v_mul_u32_u24_e32 v0, 0xea, v0 229 ; GCN-DAG: v_mul_u32_u24_e32 v1, 0x39b, v1 230 ; GCN: v_mul_u32_u24_e32 v0, v0, v1 232 ; GCN: v_mul_u32_u24_e32 v0, 0x63, v0 250 ; GCN-DAG: v_mul_u32_u24_e32 v0, 0xea, v0 254 ; GCN: v_mul_u32_u24_e32 v0, v0, v1 [all …]
|
/dports/devel/llvm80/llvm-8.0.1.src/test/CodeGen/AMDGPU/ |
H A D | mul_uint24-amdgcn.ll | 53 ; SI: v_mul_u32_u24_e32 67 ; SI: v_mul_u32_u24_e32 137 ; GCN-DAG: v_mul_u32_u24_e32 168 ; GCN: v_mul_u32_u24_e32 [[MUL24:v[0-9]+]] 228 ; GCN-DAG: v_mul_u32_u24_e32 v0, 0xea, v0 229 ; GCN-DAG: v_mul_u32_u24_e32 v1, 0x39b, v1 230 ; GCN: v_mul_u32_u24_e32 v0, v0, v1 232 ; GCN: v_mul_u32_u24_e32 v0, 0x63, v0 250 ; GCN-DAG: v_mul_u32_u24_e32 v0, 0xea, v0 254 ; GCN: v_mul_u32_u24_e32 v0, v0, v1 [all …]
|
/dports/devel/llvm70/llvm-7.0.1.src/test/CodeGen/AMDGPU/ |
H A D | mul_uint24-amdgcn.ll | 53 ; SI: v_mul_u32_u24_e32 67 ; SI: v_mul_u32_u24_e32 137 ; GCN-DAG: v_mul_u32_u24_e32 168 ; GCN: v_mul_u32_u24_e32 [[MUL24:v[0-9]+]] 228 ; GCN-DAG: v_mul_u32_u24_e32 v0, 0xea, v0 229 ; GCN-DAG: v_mul_u32_u24_e32 v1, 0x39b, v1 230 ; GCN: v_mul_u32_u24_e32 v0, v0, v1 232 ; GCN: v_mul_u32_u24_e32 v0, 0x63, v0 250 ; GCN-DAG: v_mul_u32_u24_e32 v0, 0xea, v0 254 ; GCN: v_mul_u32_u24_e32 v0, v0, v1 [all …]
|
/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/llvm/test/CodeGen/AMDGPU/ |
H A D | urem-seteq-illegal-types.ll | 11 ; CHECK-NEXT: v_mul_u32_u24_e32 v0, 0xccd, v0 45 ; CHECK-NEXT: v_mul_u32_u24_e32 v0, 13, v0 61 ; CHECK-NEXT: v_mul_u32_u24_e32 v0, 0x133, v0
|
H A D | idot8u.ll | 149 ; GFX9-NEXT: v_mul_u32_u24_e32 v1, v1, v2 150 ; GFX9-NEXT: v_mul_u32_u24_e32 v2, v9, v16 151 ; GFX9-NEXT: v_mul_u32_u24_e32 v8, v8, v15 152 ; GFX9-NEXT: v_mul_u32_u24_e32 v7, v7, v14 155 ; GFX9-NEXT: v_mul_u32_u24_e32 v6, v6, v13 156 ; GFX9-NEXT: v_mul_u32_u24_e32 v5, v5, v12 158 ; GFX9-NEXT: v_mul_u32_u24_e32 v4, v4, v11 159 ; GFX9-NEXT: v_mul_u32_u24_e32 v3, v3, v10 2004 ; GFX9-NEXT: v_mul_u32_u24_e32 v1, v1, v2 2961 ; GFX8-NEXT: v_mul_u32_u24_e32 v0, v4, v0 [all …]
|
/dports/devel/wasi-libcxx/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/ |
H A D | urem-seteq-illegal-types.ll | 11 ; CHECK-NEXT: v_mul_u32_u24_e32 v0, 0xccd, v0 45 ; CHECK-NEXT: v_mul_u32_u24_e32 v0, 13, v0 61 ; CHECK-NEXT: v_mul_u32_u24_e32 v0, 0x133, v0
|
H A D | idot8u.ll | 149 ; GFX9-NEXT: v_mul_u32_u24_e32 v1, v1, v2 150 ; GFX9-NEXT: v_mul_u32_u24_e32 v2, v9, v16 151 ; GFX9-NEXT: v_mul_u32_u24_e32 v8, v8, v15 152 ; GFX9-NEXT: v_mul_u32_u24_e32 v7, v7, v14 155 ; GFX9-NEXT: v_mul_u32_u24_e32 v6, v6, v13 156 ; GFX9-NEXT: v_mul_u32_u24_e32 v5, v5, v12 158 ; GFX9-NEXT: v_mul_u32_u24_e32 v4, v4, v11 159 ; GFX9-NEXT: v_mul_u32_u24_e32 v3, v3, v10 2004 ; GFX9-NEXT: v_mul_u32_u24_e32 v1, v1, v2 2961 ; GFX8-NEXT: v_mul_u32_u24_e32 v0, v4, v0 [all …]
|
/dports/graphics/llvm-mesa/llvm-13.0.1.src/test/CodeGen/AMDGPU/ |
H A D | urem-seteq-illegal-types.ll | 11 ; CHECK-NEXT: v_mul_u32_u24_e32 v0, 0xccd, v0 45 ; CHECK-NEXT: v_mul_u32_u24_e32 v0, 13, v0 61 ; CHECK-NEXT: v_mul_u32_u24_e32 v0, 0x133, v0
|
H A D | idot8u.ll | 149 ; GFX9-NEXT: v_mul_u32_u24_e32 v1, v1, v2 150 ; GFX9-NEXT: v_mul_u32_u24_e32 v2, v9, v16 151 ; GFX9-NEXT: v_mul_u32_u24_e32 v8, v8, v15 152 ; GFX9-NEXT: v_mul_u32_u24_e32 v7, v7, v14 155 ; GFX9-NEXT: v_mul_u32_u24_e32 v6, v6, v13 156 ; GFX9-NEXT: v_mul_u32_u24_e32 v5, v5, v12 158 ; GFX9-NEXT: v_mul_u32_u24_e32 v4, v4, v11 159 ; GFX9-NEXT: v_mul_u32_u24_e32 v3, v3, v10 2004 ; GFX9-NEXT: v_mul_u32_u24_e32 v1, v1, v2 2961 ; GFX8-NEXT: v_mul_u32_u24_e32 v0, v4, v0 [all …]
|
/dports/devel/wasi-compiler-rt13/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/ |
H A D | urem-seteq-illegal-types.ll | 11 ; CHECK-NEXT: v_mul_u32_u24_e32 v0, 0xccd, v0 45 ; CHECK-NEXT: v_mul_u32_u24_e32 v0, 13, v0 61 ; CHECK-NEXT: v_mul_u32_u24_e32 v0, 0x133, v0
|
H A D | idot8u.ll | 149 ; GFX9-NEXT: v_mul_u32_u24_e32 v1, v1, v2 150 ; GFX9-NEXT: v_mul_u32_u24_e32 v2, v9, v16 151 ; GFX9-NEXT: v_mul_u32_u24_e32 v8, v8, v15 152 ; GFX9-NEXT: v_mul_u32_u24_e32 v7, v7, v14 155 ; GFX9-NEXT: v_mul_u32_u24_e32 v6, v6, v13 156 ; GFX9-NEXT: v_mul_u32_u24_e32 v5, v5, v12 158 ; GFX9-NEXT: v_mul_u32_u24_e32 v4, v4, v11 159 ; GFX9-NEXT: v_mul_u32_u24_e32 v3, v3, v10 2004 ; GFX9-NEXT: v_mul_u32_u24_e32 v1, v1, v2 2961 ; GFX8-NEXT: v_mul_u32_u24_e32 v0, v4, v0 [all …]
|
/dports/devel/llvm13/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/ |
H A D | urem-seteq-illegal-types.ll | 11 ; CHECK-NEXT: v_mul_u32_u24_e32 v0, 0xccd, v0 45 ; CHECK-NEXT: v_mul_u32_u24_e32 v0, 13, v0 61 ; CHECK-NEXT: v_mul_u32_u24_e32 v0, 0x133, v0
|
H A D | idot8u.ll | 149 ; GFX9-NEXT: v_mul_u32_u24_e32 v1, v1, v2 150 ; GFX9-NEXT: v_mul_u32_u24_e32 v2, v9, v16 151 ; GFX9-NEXT: v_mul_u32_u24_e32 v8, v8, v15 152 ; GFX9-NEXT: v_mul_u32_u24_e32 v7, v7, v14 155 ; GFX9-NEXT: v_mul_u32_u24_e32 v6, v6, v13 156 ; GFX9-NEXT: v_mul_u32_u24_e32 v5, v5, v12 158 ; GFX9-NEXT: v_mul_u32_u24_e32 v4, v4, v11 159 ; GFX9-NEXT: v_mul_u32_u24_e32 v3, v3, v10 2004 ; GFX9-NEXT: v_mul_u32_u24_e32 v1, v1, v2 2961 ; GFX8-NEXT: v_mul_u32_u24_e32 v0, v4, v0 [all …]
|