Home
last modified time | relevance | path

Searched refs:v_sub_nc_u32_e32 (Results 1 – 25 of 121) sorted by relevance

12345

/dports/devel/wasi-libcxx/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/
H A Dds-sub-offset.ll32 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0, v0
88 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, 0, v0
130 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0, v0
164 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0x10000, v0
200 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0, v0
240 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0, v0
279 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0x3fb, v0
338 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, 0x3fb, v0
383 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0x3fc, v0
H A Dcombine-add-zext-xor.ll39 ; CHECK: v_sub_nc_u32_e32 v{{[0-9]+}}, v{{[0-9]+}}, [[ARG]]
104 ; CHECK: v_sub_nc_u32_e32 v{{[0-9]+}}, v{{[0-9]+}}, [[ARG]]
170 ; CHECK: v_sub_nc_u32_e32 v{{[0-9]+}}, v{{[0-9]+}}, [[ARG]]
H A Didiv-licm.ll274 ; GFX10-NEXT: v_sub_nc_u32_e32 v3, s4, v3
374 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, s3, v2
557 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, v2, v7
745 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, v7, v2
/dports/graphics/llvm-mesa/llvm-13.0.1.src/test/CodeGen/AMDGPU/
H A Dds-sub-offset.ll32 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0, v0
88 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, 0, v0
130 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0, v0
164 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0x10000, v0
200 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0, v0
240 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0, v0
279 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0x3fb, v0
338 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, 0x3fb, v0
383 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0x3fc, v0
H A Dcombine-add-zext-xor.ll39 ; CHECK: v_sub_nc_u32_e32 v{{[0-9]+}}, v{{[0-9]+}}, [[ARG]]
104 ; CHECK: v_sub_nc_u32_e32 v{{[0-9]+}}, v{{[0-9]+}}, [[ARG]]
170 ; CHECK: v_sub_nc_u32_e32 v{{[0-9]+}}, v{{[0-9]+}}, [[ARG]]
H A Didiv-licm.ll274 ; GFX10-NEXT: v_sub_nc_u32_e32 v3, s4, v3
374 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, s3, v2
557 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, v2, v7
745 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, v7, v2
/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/llvm/test/CodeGen/AMDGPU/
H A Dds-sub-offset.ll32 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0, v0
88 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, 0, v0
130 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0, v0
164 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0x10000, v0
200 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0, v0
240 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0, v0
279 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0x3fb, v0
338 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, 0x3fb, v0
383 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0x3fc, v0
H A Dcombine-add-zext-xor.ll39 ; CHECK: v_sub_nc_u32_e32 v{{[0-9]+}}, v{{[0-9]+}}, [[ARG]]
104 ; CHECK: v_sub_nc_u32_e32 v{{[0-9]+}}, v{{[0-9]+}}, [[ARG]]
170 ; CHECK: v_sub_nc_u32_e32 v{{[0-9]+}}, v{{[0-9]+}}, [[ARG]]
H A Didiv-licm.ll272 ; GFX10-NEXT: v_sub_nc_u32_e32 v3, s4, v3
371 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, s3, v2
556 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, v0, v7
745 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, v7, v0
/dports/devel/wasi-compiler-rt13/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/
H A Dds-sub-offset.ll32 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0, v0
88 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, 0, v0
130 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0, v0
164 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0x10000, v0
200 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0, v0
240 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0, v0
279 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0x3fb, v0
338 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, 0x3fb, v0
383 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0x3fc, v0
H A Dcombine-add-zext-xor.ll39 ; CHECK: v_sub_nc_u32_e32 v{{[0-9]+}}, v{{[0-9]+}}, [[ARG]]
104 ; CHECK: v_sub_nc_u32_e32 v{{[0-9]+}}, v{{[0-9]+}}, [[ARG]]
170 ; CHECK: v_sub_nc_u32_e32 v{{[0-9]+}}, v{{[0-9]+}}, [[ARG]]
H A Didiv-licm.ll274 ; GFX10-NEXT: v_sub_nc_u32_e32 v3, s4, v3
374 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, s3, v2
557 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, v2, v7
745 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, v7, v2
/dports/devel/llvm13/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/
H A Dds-sub-offset.ll32 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0, v0
88 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, 0, v0
130 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0, v0
164 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0x10000, v0
200 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0, v0
240 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0, v0
279 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0x3fb, v0
338 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, 0x3fb, v0
383 ; GFX10-NEXT: v_sub_nc_u32_e32 v0, 0x3fc, v0
H A Dcombine-add-zext-xor.ll39 ; CHECK: v_sub_nc_u32_e32 v{{[0-9]+}}, v{{[0-9]+}}, [[ARG]]
104 ; CHECK: v_sub_nc_u32_e32 v{{[0-9]+}}, v{{[0-9]+}}, [[ARG]]
170 ; CHECK: v_sub_nc_u32_e32 v{{[0-9]+}}, v{{[0-9]+}}, [[ARG]]
H A Didiv-licm.ll274 ; GFX10-NEXT: v_sub_nc_u32_e32 v3, s4, v3
374 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, s3, v2
557 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, v2, v7
745 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, v7, v2
/dports/devel/wasi-libcxx/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/GlobalISel/
H A Dudivrem.ll90 ; GFX10-NEXT: v_sub_nc_u32_e32 v1, s6, v1
515 ; GFX10-NEXT: v_sub_nc_u32_e32 v6, s9, v2
701 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, s0, v2
702 ; GFX10-NEXT: v_sub_nc_u32_e32 v3, s1, v3
981 ; GFX10-NEXT: v_sub_nc_u32_e32 v4, s0, v4
982 ; GFX10-NEXT: v_sub_nc_u32_e32 v5, s1, v5
983 ; GFX10-NEXT: v_sub_nc_u32_e32 v6, s2, v6
984 ; GFX10-NEXT: v_sub_nc_u32_e32 v7, s3, v7
1985 ; GFX10-NEXT: v_sub_nc_u32_e32 v1, s0, v1
2172 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, s3, v2
[all …]
H A Dsdivrem.ll117 ; GFX10-NEXT: v_sub_nc_u32_e32 v1, s0, v1
618 ; GFX10-NEXT: v_sub_nc_u32_e32 v6, s11, v2
866 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, s0, v2
867 ; GFX10-NEXT: v_sub_nc_u32_e32 v3, s1, v3
1268 ; GFX10-NEXT: v_sub_nc_u32_e32 v4, s0, v4
1274 ; GFX10-NEXT: v_sub_nc_u32_e32 v5, s1, v5
1275 ; GFX10-NEXT: v_sub_nc_u32_e32 v6, s2, v6
1276 ; GFX10-NEXT: v_sub_nc_u32_e32 v7, s3, v7
2246 ; GFX10-NEXT: v_sub_nc_u32_e32 v8, s9, v4
2482 ; GFX10-NEXT: v_sub_nc_u32_e32 v1, s0, v1
[all …]
/dports/graphics/llvm-mesa/llvm-13.0.1.src/test/CodeGen/AMDGPU/GlobalISel/
H A Dudivrem.ll90 ; GFX10-NEXT: v_sub_nc_u32_e32 v1, s6, v1
515 ; GFX10-NEXT: v_sub_nc_u32_e32 v6, s9, v2
701 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, s0, v2
702 ; GFX10-NEXT: v_sub_nc_u32_e32 v3, s1, v3
981 ; GFX10-NEXT: v_sub_nc_u32_e32 v4, s0, v4
982 ; GFX10-NEXT: v_sub_nc_u32_e32 v5, s1, v5
983 ; GFX10-NEXT: v_sub_nc_u32_e32 v6, s2, v6
984 ; GFX10-NEXT: v_sub_nc_u32_e32 v7, s3, v7
1985 ; GFX10-NEXT: v_sub_nc_u32_e32 v1, s0, v1
2172 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, s3, v2
[all …]
H A Dsdivrem.ll117 ; GFX10-NEXT: v_sub_nc_u32_e32 v1, s0, v1
618 ; GFX10-NEXT: v_sub_nc_u32_e32 v6, s11, v2
866 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, s0, v2
867 ; GFX10-NEXT: v_sub_nc_u32_e32 v3, s1, v3
1268 ; GFX10-NEXT: v_sub_nc_u32_e32 v4, s0, v4
1274 ; GFX10-NEXT: v_sub_nc_u32_e32 v5, s1, v5
1275 ; GFX10-NEXT: v_sub_nc_u32_e32 v6, s2, v6
1276 ; GFX10-NEXT: v_sub_nc_u32_e32 v7, s3, v7
2246 ; GFX10-NEXT: v_sub_nc_u32_e32 v8, s9, v4
2482 ; GFX10-NEXT: v_sub_nc_u32_e32 v1, s0, v1
[all …]
/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/llvm/test/CodeGen/AMDGPU/GlobalISel/
H A Dudivrem.ll90 ; GFX10-NEXT: v_sub_nc_u32_e32 v1, s6, v1
514 ; GFX10-NEXT: v_sub_nc_u32_e32 v6, s9, v2
699 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, s0, v2
700 ; GFX10-NEXT: v_sub_nc_u32_e32 v3, s1, v3
979 ; GFX10-NEXT: v_sub_nc_u32_e32 v4, s0, v4
980 ; GFX10-NEXT: v_sub_nc_u32_e32 v5, s1, v5
981 ; GFX10-NEXT: v_sub_nc_u32_e32 v6, s2, v6
982 ; GFX10-NEXT: v_sub_nc_u32_e32 v7, s3, v7
1983 ; GFX10-NEXT: v_sub_nc_u32_e32 v1, s0, v1
2168 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, s3, v2
[all …]
H A Dsdivrem.ll117 ; GFX10-NEXT: v_sub_nc_u32_e32 v1, s0, v1
617 ; GFX10-NEXT: v_sub_nc_u32_e32 v6, s11, v2
866 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, s0, v2
867 ; GFX10-NEXT: v_sub_nc_u32_e32 v3, s1, v3
1268 ; GFX10-NEXT: v_sub_nc_u32_e32 v4, s0, v4
1274 ; GFX10-NEXT: v_sub_nc_u32_e32 v5, s1, v5
1275 ; GFX10-NEXT: v_sub_nc_u32_e32 v6, s2, v6
1276 ; GFX10-NEXT: v_sub_nc_u32_e32 v7, s3, v7
2482 ; GFX10-NEXT: v_sub_nc_u32_e32 v1, s0, v1
2728 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, s0, v2
[all …]
/dports/devel/wasi-compiler-rt13/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/GlobalISel/
H A Dudivrem.ll90 ; GFX10-NEXT: v_sub_nc_u32_e32 v1, s6, v1
515 ; GFX10-NEXT: v_sub_nc_u32_e32 v6, s9, v2
701 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, s0, v2
702 ; GFX10-NEXT: v_sub_nc_u32_e32 v3, s1, v3
981 ; GFX10-NEXT: v_sub_nc_u32_e32 v4, s0, v4
982 ; GFX10-NEXT: v_sub_nc_u32_e32 v5, s1, v5
983 ; GFX10-NEXT: v_sub_nc_u32_e32 v6, s2, v6
984 ; GFX10-NEXT: v_sub_nc_u32_e32 v7, s3, v7
1985 ; GFX10-NEXT: v_sub_nc_u32_e32 v1, s0, v1
2172 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, s3, v2
[all …]
H A Dsdivrem.ll117 ; GFX10-NEXT: v_sub_nc_u32_e32 v1, s0, v1
618 ; GFX10-NEXT: v_sub_nc_u32_e32 v6, s11, v2
866 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, s0, v2
867 ; GFX10-NEXT: v_sub_nc_u32_e32 v3, s1, v3
1268 ; GFX10-NEXT: v_sub_nc_u32_e32 v4, s0, v4
1274 ; GFX10-NEXT: v_sub_nc_u32_e32 v5, s1, v5
1275 ; GFX10-NEXT: v_sub_nc_u32_e32 v6, s2, v6
1276 ; GFX10-NEXT: v_sub_nc_u32_e32 v7, s3, v7
2246 ; GFX10-NEXT: v_sub_nc_u32_e32 v8, s9, v4
2482 ; GFX10-NEXT: v_sub_nc_u32_e32 v1, s0, v1
[all …]
/dports/devel/llvm13/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/GlobalISel/
H A Dudivrem.ll90 ; GFX10-NEXT: v_sub_nc_u32_e32 v1, s6, v1
515 ; GFX10-NEXT: v_sub_nc_u32_e32 v6, s9, v2
701 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, s0, v2
702 ; GFX10-NEXT: v_sub_nc_u32_e32 v3, s1, v3
981 ; GFX10-NEXT: v_sub_nc_u32_e32 v4, s0, v4
982 ; GFX10-NEXT: v_sub_nc_u32_e32 v5, s1, v5
983 ; GFX10-NEXT: v_sub_nc_u32_e32 v6, s2, v6
984 ; GFX10-NEXT: v_sub_nc_u32_e32 v7, s3, v7
1985 ; GFX10-NEXT: v_sub_nc_u32_e32 v1, s0, v1
2172 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, s3, v2
[all …]
H A Dsdivrem.ll117 ; GFX10-NEXT: v_sub_nc_u32_e32 v1, s0, v1
618 ; GFX10-NEXT: v_sub_nc_u32_e32 v6, s11, v2
866 ; GFX10-NEXT: v_sub_nc_u32_e32 v2, s0, v2
867 ; GFX10-NEXT: v_sub_nc_u32_e32 v3, s1, v3
1268 ; GFX10-NEXT: v_sub_nc_u32_e32 v4, s0, v4
1274 ; GFX10-NEXT: v_sub_nc_u32_e32 v5, s1, v5
1275 ; GFX10-NEXT: v_sub_nc_u32_e32 v6, s2, v6
1276 ; GFX10-NEXT: v_sub_nc_u32_e32 v7, s3, v7
2246 ; GFX10-NEXT: v_sub_nc_u32_e32 v8, s9, v4
2482 ; GFX10-NEXT: v_sub_nc_u32_e32 v1, s0, v1
[all …]

12345