Home
last modified time | relevance | path

Searched refs:CPC_INT_CNTL__CP_ECC_ERROR_INT_ENABLE__SHIFT (Results 1 – 12 of 12) sorted by relevance

/openbsd/sys/dev/pci/drm/amd/include/asic_reg/gca/
H A Dgfx_7_2_sh_mask.h1492 #define CPC_INT_CNTL__CP_ECC_ERROR_INT_ENABLE__SHIFT 0xe macro
H A Dgfx_8_0_sh_mask.h1924 #define CPC_INT_CNTL__CP_ECC_ERROR_INT_ENABLE__SHIFT 0xe macro
H A Dgfx_8_1_sh_mask.h2446 #define CPC_INT_CNTL__CP_ECC_ERROR_INT_ENABLE__SHIFT 0xe macro
/openbsd/sys/dev/pci/drm/amd/include/asic_reg/gc/
H A Dgc_9_0_sh_mask.h11871 #define CPC_INT_CNTL__CP_ECC_ERROR_INT_ENABLE__SHIFT macro
H A Dgc_9_1_sh_mask.h13301 #define CPC_INT_CNTL__CP_ECC_ERROR_INT_ENABLE__SHIFT macro
H A Dgc_9_2_1_sh_mask.h13079 #define CPC_INT_CNTL__CP_ECC_ERROR_INT_ENABLE__SHIFT macro
H A Dgc_9_4_3_sh_mask.h15082 #define CPC_INT_CNTL__CP_ECC_ERROR_INT_ENABLE__SHIFT macro
H A Dgc_9_4_2_sh_mask.h3277 #define CPC_INT_CNTL__CP_ECC_ERROR_INT_ENABLE__SHIFT macro
H A Dgc_11_0_0_sh_mask.h16312 #define CPC_INT_CNTL__CP_ECC_ERROR_INT_ENABLE__SHIFT macro
H A Dgc_10_1_0_sh_mask.h18855 #define CPC_INT_CNTL__CP_ECC_ERROR_INT_ENABLE__SHIFT macro
H A Dgc_11_0_3_sh_mask.h18555 #define CPC_INT_CNTL__CP_ECC_ERROR_INT_ENABLE__SHIFT macro
H A Dgc_10_3_0_sh_mask.h17203 #define CPC_INT_CNTL__CP_ECC_ERROR_INT_ENABLE__SHIFT macro