Home
last modified time | relevance | path

Searched refs:DP0_DP_SEC_CNTL__DP_SEC_GSP2_ENABLE__SHIFT (Results 1 – 15 of 15) sorted by relevance

/openbsd/sys/dev/pci/drm/amd/include/asic_reg/dcn/
H A Ddcn_2_0_3_sh_mask.h17925 #define DP0_DP_SEC_CNTL__DP_SEC_GSP2_ENABLE__SHIFT macro
H A Ddcn_3_0_3_sh_mask.h18798 #define DP0_DP_SEC_CNTL__DP_SEC_GSP2_ENABLE__SHIFT macro
H A Ddcn_1_0_sh_mask.h31237 #define DP0_DP_SEC_CNTL__DP_SEC_GSP2_ENABLE__SHIFT macro
H A Ddcn_2_1_0_sh_mask.h36452 #define DP0_DP_SEC_CNTL__DP_SEC_GSP2_ENABLE__SHIFT macro
H A Ddcn_3_0_1_sh_mask.h30016 #define DP0_DP_SEC_CNTL__DP_SEC_GSP2_ENABLE__SHIFT macro
H A Ddcn_3_2_1_sh_mask.h28168 #define DP0_DP_SEC_CNTL__DP_SEC_GSP2_ENABLE__SHIFT macro
H A Ddcn_3_1_2_sh_mask.h33263 #define DP0_DP_SEC_CNTL__DP_SEC_GSP2_ENABLE__SHIFT macro
H A Ddcn_3_1_5_sh_mask.h31131 #define DP0_DP_SEC_CNTL__DP_SEC_GSP2_ENABLE__SHIFT macro
H A Ddcn_3_1_4_sh_mask.h38719 #define DP0_DP_SEC_CNTL__DP_SEC_GSP2_ENABLE__SHIFT macro
H A Ddcn_3_1_6_sh_mask.h34031 #define DP0_DP_SEC_CNTL__DP_SEC_GSP2_ENABLE__SHIFT macro
H A Ddcn_3_0_2_sh_mask.h34660 #define DP0_DP_SEC_CNTL__DP_SEC_GSP2_ENABLE__SHIFT macro
H A Ddcn_2_0_0_sh_mask.h40404 #define DP0_DP_SEC_CNTL__DP_SEC_GSP2_ENABLE__SHIFT macro
H A Ddcn_3_0_0_sh_mask.h39453 #define DP0_DP_SEC_CNTL__DP_SEC_GSP2_ENABLE__SHIFT macro
H A Ddcn_3_2_0_sh_mask.h28165 #define DP0_DP_SEC_CNTL__DP_SEC_GSP2_ENABLE__SHIFT macro
/openbsd/sys/dev/pci/drm/amd/include/asic_reg/dce/
H A Ddce_12_0_sh_mask.h38133 #define DP0_DP_SEC_CNTL__DP_SEC_GSP2_ENABLE__SHIFT macro