Home
last modified time | relevance | path

Searched refs:DP3_DP_DPHY_PRBS_CNTL__DPHY_PRBS_EN__SHIFT (Results 1 – 13 of 13) sorted by relevance

/openbsd/sys/dev/pci/drm/amd/include/asic_reg/dcn/
H A Ddcn_1_0_sh_mask.h35224 #define DP3_DP_DPHY_PRBS_CNTL__DPHY_PRBS_EN__SHIFT macro
H A Ddcn_2_1_0_sh_mask.h40985 #define DP3_DP_DPHY_PRBS_CNTL__DPHY_PRBS_EN__SHIFT macro
H A Ddcn_3_0_1_sh_mask.h35082 #define DP3_DP_DPHY_PRBS_CNTL__DPHY_PRBS_EN__SHIFT macro
H A Ddcn_3_2_1_sh_mask.h32588 #define DP3_DP_DPHY_PRBS_CNTL__DPHY_PRBS_EN__SHIFT macro
H A Ddcn_3_1_2_sh_mask.h37381 #define DP3_DP_DPHY_PRBS_CNTL__DPHY_PRBS_EN__SHIFT macro
H A Ddcn_3_1_5_sh_mask.h35407 #define DP3_DP_DPHY_PRBS_CNTL__DPHY_PRBS_EN__SHIFT macro
H A Ddcn_3_1_4_sh_mask.h44213 #define DP3_DP_DPHY_PRBS_CNTL__DPHY_PRBS_EN__SHIFT macro
H A Ddcn_3_1_6_sh_mask.h38313 #define DP3_DP_DPHY_PRBS_CNTL__DPHY_PRBS_EN__SHIFT macro
H A Ddcn_3_0_2_sh_mask.h39898 #define DP3_DP_DPHY_PRBS_CNTL__DPHY_PRBS_EN__SHIFT macro
H A Ddcn_2_0_0_sh_mask.h44931 #define DP3_DP_DPHY_PRBS_CNTL__DPHY_PRBS_EN__SHIFT macro
H A Ddcn_3_0_0_sh_mask.h44691 #define DP3_DP_DPHY_PRBS_CNTL__DPHY_PRBS_EN__SHIFT macro
H A Ddcn_3_2_0_sh_mask.h32585 #define DP3_DP_DPHY_PRBS_CNTL__DPHY_PRBS_EN__SHIFT macro
/openbsd/sys/dev/pci/drm/amd/include/asic_reg/dce/
H A Ddce_12_0_sh_mask.h41447 #define DP3_DP_DPHY_PRBS_CNTL__DPHY_PRBS_EN__SHIFT macro