Home
last modified time | relevance | path

Searched refs:SPI_PS_INPUT_CNTL_27__DEFAULT_VAL_ATTR1__SHIFT (Results 1 – 11 of 11) sorted by relevance

/openbsd/sys/dev/pci/drm/amd/include/asic_reg/gca/
H A Dgfx_8_0_sh_mask.h10162 #define SPI_PS_INPUT_CNTL_27__DEFAULT_VAL_ATTR1__SHIFT 0x15 macro
H A Dgfx_8_1_sh_mask.h10560 #define SPI_PS_INPUT_CNTL_27__DEFAULT_VAL_ATTR1__SHIFT 0x15 macro
/openbsd/sys/dev/pci/drm/amd/include/asic_reg/gc/
H A Dgc_9_0_sh_mask.h16170 #define SPI_PS_INPUT_CNTL_27__DEFAULT_VAL_ATTR1__SHIFT macro
H A Dgc_9_1_sh_mask.h17479 #define SPI_PS_INPUT_CNTL_27__DEFAULT_VAL_ATTR1__SHIFT macro
H A Dgc_9_2_1_sh_mask.h17354 #define SPI_PS_INPUT_CNTL_27__DEFAULT_VAL_ATTR1__SHIFT macro
H A Dgc_9_4_3_sh_mask.h19653 #define SPI_PS_INPUT_CNTL_27__DEFAULT_VAL_ATTR1__SHIFT macro
H A Dgc_9_4_2_sh_mask.h9603 #define SPI_PS_INPUT_CNTL_27__DEFAULT_VAL_ATTR1__SHIFT macro
H A Dgc_11_0_0_sh_mask.h21346 #define SPI_PS_INPUT_CNTL_27__DEFAULT_VAL_ATTR1__SHIFT macro
H A Dgc_10_1_0_sh_mask.h23675 #define SPI_PS_INPUT_CNTL_27__DEFAULT_VAL_ATTR1__SHIFT macro
H A Dgc_11_0_3_sh_mask.h23676 #define SPI_PS_INPUT_CNTL_27__DEFAULT_VAL_ATTR1__SHIFT macro
H A Dgc_10_3_0_sh_mask.h21838 #define SPI_PS_INPUT_CNTL_27__DEFAULT_VAL_ATTR1__SHIFT macro