Home
last modified time | relevance | path

Searched refs:GPIO_ODR_OD7_Pos (Results 1 – 10 of 10) sorted by relevance

/dports/audio/lenticular-lv2/lenticular_lv2-0.5.0-14-g14d8075/eurorack/stmlib/third_party/STM/CMSIS/CM3_g4xx/
H A Dstm32g431xx.h5542 #define GPIO_ODR_OD7_Pos (7U) macro
5543 #define GPIO_ODR_OD7_Msk (0x1UL << GPIO_ODR_OD7_Pos) /*!< 0x00000080 */
H A Dstm32gbk1cb.h5528 #define GPIO_ODR_OD7_Pos (7U) macro
5529 #define GPIO_ODR_OD7_Msk (0x1UL << GPIO_ODR_OD7_Pos) /*!< 0x00000080 */
H A Dstm32g441xx.h5764 #define GPIO_ODR_OD7_Pos (7U) macro
5765 #define GPIO_ODR_OD7_Msk (0x1UL << GPIO_ODR_OD7_Pos) /*!< 0x00000080 */
H A Dstm32g471xx.h5749 #define GPIO_ODR_OD7_Pos (7U) macro
5750 #define GPIO_ODR_OD7_Msk (0x1UL << GPIO_ODR_OD7_Pos) /*!< 0x00000080 */
H A Dstm32g473xx.h6290 #define GPIO_ODR_OD7_Pos (7U) macro
6291 #define GPIO_ODR_OD7_Msk (0x1UL << GPIO_ODR_OD7_Pos) /*!< 0x00000080 */
H A Dstm32g483xx.h6512 #define GPIO_ODR_OD7_Pos (7U) macro
6513 #define GPIO_ODR_OD7_Msk (0x1UL << GPIO_ODR_OD7_Pos) /*!< 0x00000080 */
H A Dstm32g474xx.h6428 #define GPIO_ODR_OD7_Pos (7U) macro
6429 #define GPIO_ODR_OD7_Msk (0x1UL << GPIO_ODR_OD7_Pos) /*!< 0x00000080 */
H A Dstm32g484xx.h6650 #define GPIO_ODR_OD7_Pos (7U) macro
6651 #define GPIO_ODR_OD7_Msk (0x1UL << GPIO_ODR_OD7_Pos) /*!< 0x00000080 */
/dports/audio/lenticular-lv2/lenticular_lv2-0.5.0-14-g14d8075/eurorack/stmlib/third_party/STM/CMSIS/CM3_h7xx/
H A Dstm32h753xx.h11966 #define GPIO_ODR_OD7_Pos (7U) macro
11967 #define GPIO_ODR_OD7_Msk (0x1UL << GPIO_ODR_OD7_Pos) /*!< 0x00000080 */
H A Dstm32h743xx.h11773 #define GPIO_ODR_OD7_Pos (7U) macro
11774 #define GPIO_ODR_OD7_Msk (0x1UL << GPIO_ODR_OD7_Pos) /*!< 0x00000080 */