/dports/sysutils/u-boot-olinuxino-lime/u-boot-2021.07/board/friendlyarm/nanopi2/ |
H A D | onewire.c | 70 #define __IO_IDX 15 macro 74 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 0); in set_pin_as_input() 79 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 1); in set_pin_as_output() 84 nx_gpio_set_output_value(__IO_GRP, __IO_IDX, !!v); in set_pin_value() 89 return nx_gpio_get_input_value(__IO_GRP, __IO_IDX); in get_pin_value() 240 nx_gpio_set_pad_function(__IO_GRP, __IO_IDX, 1); in onewire_init() 241 nx_gpio_set_pull_mode(__IO_GRP, __IO_IDX, 2); in onewire_init()
|
/dports/sysutils/u-boot-olinuxino-lime2-emmc/u-boot-2021.07/board/friendlyarm/nanopi2/ |
H A D | onewire.c | 70 #define __IO_IDX 15 macro 74 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 0); in set_pin_as_input() 79 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 1); in set_pin_as_output() 84 nx_gpio_set_output_value(__IO_GRP, __IO_IDX, !!v); in set_pin_value() 89 return nx_gpio_get_input_value(__IO_GRP, __IO_IDX); in get_pin_value() 240 nx_gpio_set_pad_function(__IO_GRP, __IO_IDX, 1); in onewire_init() 241 nx_gpio_set_pull_mode(__IO_GRP, __IO_IDX, 2); in onewire_init()
|
/dports/sysutils/u-boot-olimex-a20-som-evb/u-boot-2021.07/board/friendlyarm/nanopi2/ |
H A D | onewire.c | 70 #define __IO_IDX 15 macro 74 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 0); in set_pin_as_input() 79 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 1); in set_pin_as_output() 84 nx_gpio_set_output_value(__IO_GRP, __IO_IDX, !!v); in set_pin_value() 89 return nx_gpio_get_input_value(__IO_GRP, __IO_IDX); in get_pin_value() 240 nx_gpio_set_pad_function(__IO_GRP, __IO_IDX, 1); in onewire_init() 241 nx_gpio_set_pull_mode(__IO_GRP, __IO_IDX, 2); in onewire_init()
|
/dports/sysutils/u-boot-olinuxino-lime2/u-boot-2021.07/board/friendlyarm/nanopi2/ |
H A D | onewire.c | 70 #define __IO_IDX 15 macro 74 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 0); in set_pin_as_input() 79 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 1); in set_pin_as_output() 84 nx_gpio_set_output_value(__IO_GRP, __IO_IDX, !!v); in set_pin_value() 89 return nx_gpio_get_input_value(__IO_GRP, __IO_IDX); in get_pin_value() 240 nx_gpio_set_pad_function(__IO_GRP, __IO_IDX, 1); in onewire_init() 241 nx_gpio_set_pull_mode(__IO_GRP, __IO_IDX, 2); in onewire_init()
|
/dports/sysutils/u-boot-cubox-hummingboard/u-boot-2021.07/board/friendlyarm/nanopi2/ |
H A D | onewire.c | 70 #define __IO_IDX 15 macro 74 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 0); in set_pin_as_input() 79 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 1); in set_pin_as_output() 84 nx_gpio_set_output_value(__IO_GRP, __IO_IDX, !!v); in set_pin_value() 89 return nx_gpio_get_input_value(__IO_GRP, __IO_IDX); in get_pin_value() 240 nx_gpio_set_pad_function(__IO_GRP, __IO_IDX, 1); in onewire_init() 241 nx_gpio_set_pull_mode(__IO_GRP, __IO_IDX, 2); in onewire_init()
|
/dports/sysutils/u-boot-cubieboard2/u-boot-2021.07/board/friendlyarm/nanopi2/ |
H A D | onewire.c | 70 #define __IO_IDX 15 macro 74 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 0); in set_pin_as_input() 79 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 1); in set_pin_as_output() 84 nx_gpio_set_output_value(__IO_GRP, __IO_IDX, !!v); in set_pin_value() 89 return nx_gpio_get_input_value(__IO_GRP, __IO_IDX); in get_pin_value() 240 nx_gpio_set_pad_function(__IO_GRP, __IO_IDX, 1); in onewire_init() 241 nx_gpio_set_pull_mode(__IO_GRP, __IO_IDX, 2); in onewire_init()
|
/dports/sysutils/u-boot-firefly-rk3399/u-boot-2021.07/board/friendlyarm/nanopi2/ |
H A D | onewire.c | 70 #define __IO_IDX 15 macro 74 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 0); in set_pin_as_input() 79 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 1); in set_pin_as_output() 84 nx_gpio_set_output_value(__IO_GRP, __IO_IDX, !!v); in set_pin_value() 89 return nx_gpio_get_input_value(__IO_GRP, __IO_IDX); in get_pin_value() 240 nx_gpio_set_pad_function(__IO_GRP, __IO_IDX, 1); in onewire_init() 241 nx_gpio_set_pull_mode(__IO_GRP, __IO_IDX, 2); in onewire_init()
|
/dports/sysutils/u-boot-sinovoip-bpi-m3/u-boot-2021.07/board/friendlyarm/nanopi2/ |
H A D | onewire.c | 70 #define __IO_IDX 15 macro 74 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 0); in set_pin_as_input() 79 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 1); in set_pin_as_output() 84 nx_gpio_set_output_value(__IO_GRP, __IO_IDX, !!v); in set_pin_value() 89 return nx_gpio_get_input_value(__IO_GRP, __IO_IDX); in get_pin_value() 240 nx_gpio_set_pad_function(__IO_GRP, __IO_IDX, 1); in onewire_init() 241 nx_gpio_set_pull_mode(__IO_GRP, __IO_IDX, 2); in onewire_init()
|
/dports/sysutils/u-boot-a13-olinuxino/u-boot-2021.07/board/friendlyarm/nanopi2/ |
H A D | onewire.c | 70 #define __IO_IDX 15 macro 74 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 0); in set_pin_as_input() 79 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 1); in set_pin_as_output() 84 nx_gpio_set_output_value(__IO_GRP, __IO_IDX, !!v); in set_pin_value() 89 return nx_gpio_get_input_value(__IO_GRP, __IO_IDX); in get_pin_value() 240 nx_gpio_set_pad_function(__IO_GRP, __IO_IDX, 1); in onewire_init() 241 nx_gpio_set_pull_mode(__IO_GRP, __IO_IDX, 2); in onewire_init()
|
/dports/sysutils/u-boot-sopine/u-boot-2021.07/board/friendlyarm/nanopi2/ |
H A D | onewire.c | 70 #define __IO_IDX 15 macro 74 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 0); in set_pin_as_input() 79 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 1); in set_pin_as_output() 84 nx_gpio_set_output_value(__IO_GRP, __IO_IDX, !!v); in set_pin_value() 89 return nx_gpio_get_input_value(__IO_GRP, __IO_IDX); in get_pin_value() 240 nx_gpio_set_pad_function(__IO_GRP, __IO_IDX, 1); in onewire_init() 241 nx_gpio_set_pull_mode(__IO_GRP, __IO_IDX, 2); in onewire_init()
|
/dports/sysutils/u-boot-a64-olinuxino/u-boot-2021.07/board/friendlyarm/nanopi2/ |
H A D | onewire.c | 70 #define __IO_IDX 15 macro 74 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 0); in set_pin_as_input() 79 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 1); in set_pin_as_output() 84 nx_gpio_set_output_value(__IO_GRP, __IO_IDX, !!v); in set_pin_value() 89 return nx_gpio_get_input_value(__IO_GRP, __IO_IDX); in get_pin_value() 240 nx_gpio_set_pad_function(__IO_GRP, __IO_IDX, 1); in onewire_init() 241 nx_gpio_set_pull_mode(__IO_GRP, __IO_IDX, 2); in onewire_init()
|
/dports/sysutils/u-boot-qemu-arm64/u-boot-2021.07/board/friendlyarm/nanopi2/ |
H A D | onewire.c | 70 #define __IO_IDX 15 macro 74 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 0); in set_pin_as_input() 79 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 1); in set_pin_as_output() 84 nx_gpio_set_output_value(__IO_GRP, __IO_IDX, !!v); in set_pin_value() 89 return nx_gpio_get_input_value(__IO_GRP, __IO_IDX); in get_pin_value() 240 nx_gpio_set_pad_function(__IO_GRP, __IO_IDX, 1); in onewire_init() 241 nx_gpio_set_pull_mode(__IO_GRP, __IO_IDX, 2); in onewire_init()
|
/dports/sysutils/u-boot-rpi-0-w/u-boot-2021.07/board/friendlyarm/nanopi2/ |
H A D | onewire.c | 70 #define __IO_IDX 15 macro 74 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 0); in set_pin_as_input() 79 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 1); in set_pin_as_output() 84 nx_gpio_set_output_value(__IO_GRP, __IO_IDX, !!v); in set_pin_value() 89 return nx_gpio_get_input_value(__IO_GRP, __IO_IDX); in get_pin_value() 240 nx_gpio_set_pad_function(__IO_GRP, __IO_IDX, 1); in onewire_init() 241 nx_gpio_set_pull_mode(__IO_GRP, __IO_IDX, 2); in onewire_init()
|
/dports/sysutils/u-boot-nanopi-m1plus/u-boot-2021.07/board/friendlyarm/nanopi2/ |
H A D | onewire.c | 70 #define __IO_IDX 15 macro 74 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 0); in set_pin_as_input() 79 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 1); in set_pin_as_output() 84 nx_gpio_set_output_value(__IO_GRP, __IO_IDX, !!v); in set_pin_value() 89 return nx_gpio_get_input_value(__IO_GRP, __IO_IDX); in get_pin_value() 240 nx_gpio_set_pad_function(__IO_GRP, __IO_IDX, 1); in onewire_init() 241 nx_gpio_set_pull_mode(__IO_GRP, __IO_IDX, 2); in onewire_init()
|
/dports/sysutils/u-boot-nanopi-neo-air/u-boot-2021.07/board/friendlyarm/nanopi2/ |
H A D | onewire.c | 70 #define __IO_IDX 15 macro 74 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 0); in set_pin_as_input() 79 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 1); in set_pin_as_output() 84 nx_gpio_set_output_value(__IO_GRP, __IO_IDX, !!v); in set_pin_value() 89 return nx_gpio_get_input_value(__IO_GRP, __IO_IDX); in get_pin_value() 240 nx_gpio_set_pad_function(__IO_GRP, __IO_IDX, 1); in onewire_init() 241 nx_gpio_set_pull_mode(__IO_GRP, __IO_IDX, 2); in onewire_init()
|
/dports/sysutils/u-boot-sopine-spi/u-boot-2021.07/board/friendlyarm/nanopi2/ |
H A D | onewire.c | 70 #define __IO_IDX 15 macro 74 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 0); in set_pin_as_input() 79 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 1); in set_pin_as_output() 84 nx_gpio_set_output_value(__IO_GRP, __IO_IDX, !!v); in set_pin_value() 89 return nx_gpio_get_input_value(__IO_GRP, __IO_IDX); in get_pin_value() 240 nx_gpio_set_pad_function(__IO_GRP, __IO_IDX, 1); in onewire_init() 241 nx_gpio_set_pull_mode(__IO_GRP, __IO_IDX, 2); in onewire_init()
|
/dports/sysutils/u-boot-chip/u-boot-2021.07/board/friendlyarm/nanopi2/ |
H A D | onewire.c | 70 #define __IO_IDX 15 macro 74 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 0); in set_pin_as_input() 79 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 1); in set_pin_as_output() 84 nx_gpio_set_output_value(__IO_GRP, __IO_IDX, !!v); in set_pin_value() 89 return nx_gpio_get_input_value(__IO_GRP, __IO_IDX); in get_pin_value() 240 nx_gpio_set_pad_function(__IO_GRP, __IO_IDX, 1); in onewire_init() 241 nx_gpio_set_pull_mode(__IO_GRP, __IO_IDX, 2); in onewire_init()
|
/dports/sysutils/u-boot-clearfog/u-boot-2021.07/board/friendlyarm/nanopi2/ |
H A D | onewire.c | 70 #define __IO_IDX 15 macro 74 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 0); in set_pin_as_input() 79 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 1); in set_pin_as_output() 84 nx_gpio_set_output_value(__IO_GRP, __IO_IDX, !!v); in set_pin_value() 89 return nx_gpio_get_input_value(__IO_GRP, __IO_IDX); in get_pin_value() 240 nx_gpio_set_pad_function(__IO_GRP, __IO_IDX, 1); in onewire_init() 241 nx_gpio_set_pull_mode(__IO_GRP, __IO_IDX, 2); in onewire_init()
|
/dports/sysutils/u-boot-cubieboard/u-boot-2021.07/board/friendlyarm/nanopi2/ |
H A D | onewire.c | 70 #define __IO_IDX 15 macro 74 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 0); in set_pin_as_input() 79 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 1); in set_pin_as_output() 84 nx_gpio_set_output_value(__IO_GRP, __IO_IDX, !!v); in set_pin_value() 89 return nx_gpio_get_input_value(__IO_GRP, __IO_IDX); in get_pin_value() 240 nx_gpio_set_pad_function(__IO_GRP, __IO_IDX, 1); in onewire_init() 241 nx_gpio_set_pull_mode(__IO_GRP, __IO_IDX, 2); in onewire_init()
|
/dports/sysutils/u-boot-orangepi-zero/u-boot-2021.07/board/friendlyarm/nanopi2/ |
H A D | onewire.c | 70 #define __IO_IDX 15 macro 74 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 0); in set_pin_as_input() 79 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 1); in set_pin_as_output() 84 nx_gpio_set_output_value(__IO_GRP, __IO_IDX, !!v); in set_pin_value() 89 return nx_gpio_get_input_value(__IO_GRP, __IO_IDX); in get_pin_value() 240 nx_gpio_set_pad_function(__IO_GRP, __IO_IDX, 1); in onewire_init() 241 nx_gpio_set_pull_mode(__IO_GRP, __IO_IDX, 2); in onewire_init()
|
/dports/sysutils/u-boot-orangepi-zero-plus/u-boot-2021.07/board/friendlyarm/nanopi2/ |
H A D | onewire.c | 70 #define __IO_IDX 15 macro 74 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 0); in set_pin_as_input() 79 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 1); in set_pin_as_output() 84 nx_gpio_set_output_value(__IO_GRP, __IO_IDX, !!v); in set_pin_value() 89 return nx_gpio_get_input_value(__IO_GRP, __IO_IDX); in get_pin_value() 240 nx_gpio_set_pad_function(__IO_GRP, __IO_IDX, 1); in onewire_init() 241 nx_gpio_set_pull_mode(__IO_GRP, __IO_IDX, 2); in onewire_init()
|
/dports/sysutils/u-boot-pandaboard/u-boot-2021.07/board/friendlyarm/nanopi2/ |
H A D | onewire.c | 70 #define __IO_IDX 15 macro 74 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 0); in set_pin_as_input() 79 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 1); in set_pin_as_output() 84 nx_gpio_set_output_value(__IO_GRP, __IO_IDX, !!v); in set_pin_value() 89 return nx_gpio_get_input_value(__IO_GRP, __IO_IDX); in get_pin_value() 240 nx_gpio_set_pad_function(__IO_GRP, __IO_IDX, 1); in onewire_init() 241 nx_gpio_set_pull_mode(__IO_GRP, __IO_IDX, 2); in onewire_init()
|
/dports/sysutils/u-boot-pcduino3/u-boot-2021.07/board/friendlyarm/nanopi2/ |
H A D | onewire.c | 70 #define __IO_IDX 15 macro 74 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 0); in set_pin_as_input() 79 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 1); in set_pin_as_output() 84 nx_gpio_set_output_value(__IO_GRP, __IO_IDX, !!v); in set_pin_value() 89 return nx_gpio_get_input_value(__IO_GRP, __IO_IDX); in get_pin_value() 240 nx_gpio_set_pad_function(__IO_GRP, __IO_IDX, 1); in onewire_init() 241 nx_gpio_set_pull_mode(__IO_GRP, __IO_IDX, 2); in onewire_init()
|
/dports/sysutils/u-boot-pine-h64/u-boot-2021.07/board/friendlyarm/nanopi2/ |
H A D | onewire.c | 70 #define __IO_IDX 15 macro 74 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 0); in set_pin_as_input() 79 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 1); in set_pin_as_output() 84 nx_gpio_set_output_value(__IO_GRP, __IO_IDX, !!v); in set_pin_value() 89 return nx_gpio_get_input_value(__IO_GRP, __IO_IDX); in get_pin_value() 240 nx_gpio_set_pad_function(__IO_GRP, __IO_IDX, 1); in onewire_init() 241 nx_gpio_set_pull_mode(__IO_GRP, __IO_IDX, 2); in onewire_init()
|
/dports/sysutils/u-boot-pine64-lts/u-boot-2021.07/board/friendlyarm/nanopi2/ |
H A D | onewire.c | 70 #define __IO_IDX 15 macro 74 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 0); in set_pin_as_input() 79 nx_gpio_set_output_enable(__IO_GRP, __IO_IDX, 1); in set_pin_as_output() 84 nx_gpio_set_output_value(__IO_GRP, __IO_IDX, !!v); in set_pin_value() 89 return nx_gpio_get_input_value(__IO_GRP, __IO_IDX); in get_pin_value() 240 nx_gpio_set_pad_function(__IO_GRP, __IO_IDX, 1); in onewire_init() 241 nx_gpio_set_pull_mode(__IO_GRP, __IO_IDX, 2); in onewire_init()
|