Home
last modified time | relevance | path

Searched refs:UVD_CGC_UDEC_STATUS__RE_SCLK__SHIFT (Results 1 – 13 of 13) sorted by relevance

/linux/drivers/gpu/drm/amd/include/asic_reg/uvd/
H A Duvd_3_1_sh_mask.h268 #define UVD_CGC_UDEC_STATUS__RE_SCLK__SHIFT 0x0 macro
H A Duvd_4_2_sh_mask.h268 #define UVD_CGC_UDEC_STATUS__RE_SCLK__SHIFT 0x0 macro
H A Duvd_4_0_sh_mask.h235 #define UVD_CGC_UDEC_STATUS__RE_SCLK__SHIFT 0x00000000 macro
H A Duvd_5_0_sh_mask.h292 #define UVD_CGC_UDEC_STATUS__RE_SCLK__SHIFT 0x0 macro
H A Duvd_6_0_sh_mask.h294 #define UVD_CGC_UDEC_STATUS__RE_SCLK__SHIFT 0x0 macro
/linux/drivers/gpu/drm/amd/include/asic_reg/vcn/
H A Dvcn_2_5_sh_mask.h2026 #define UVD_CGC_UDEC_STATUS__RE_SCLK__SHIFT macro
H A Dvcn_2_0_0_sh_mask.h1978 #define UVD_CGC_UDEC_STATUS__RE_SCLK__SHIFT macro
H A Dvcn_2_6_0_sh_mask.h3697 #define UVD_CGC_UDEC_STATUS__RE_SCLK__SHIFT macro
H A Dvcn_3_0_0_sh_mask.h2756 #define UVD_CGC_UDEC_STATUS__RE_SCLK__SHIFT macro
H A Dvcn_5_0_0_sh_mask.h3430 #define UVD_CGC_UDEC_STATUS__RE_SCLK__SHIFT macro
H A Dvcn_4_0_5_sh_mask.h3740 #define UVD_CGC_UDEC_STATUS__RE_SCLK__SHIFT macro
H A Dvcn_4_0_0_sh_mask.h3874 #define UVD_CGC_UDEC_STATUS__RE_SCLK__SHIFT macro
H A Dvcn_4_0_3_sh_mask.h3909 #define UVD_CGC_UDEC_STATUS__RE_SCLK__SHIFT macro