xref: /illumos-gate/usr/src/uts/common/sys/pcie.h (revision 33756ae2)
1f8d2de6bSjchu /*
2f8d2de6bSjchu  * CDDL HEADER START
3f8d2de6bSjchu  *
4f8d2de6bSjchu  * The contents of this file are subject to the terms of the
5f94c6026Sjj156685  * Common Development and Distribution License (the "License").
6f94c6026Sjj156685  * You may not use this file except in compliance with the License.
7f8d2de6bSjchu  *
8f8d2de6bSjchu  * You can obtain a copy of the license at usr/src/OPENSOLARIS.LICENSE
9f8d2de6bSjchu  * or http://www.opensolaris.org/os/licensing.
10f8d2de6bSjchu  * See the License for the specific language governing permissions
11f8d2de6bSjchu  * and limitations under the License.
12f8d2de6bSjchu  *
13f8d2de6bSjchu  * When distributing Covered Code, include this CDDL HEADER in each
14f8d2de6bSjchu  * file and include the License file at usr/src/OPENSOLARIS.LICENSE.
15f8d2de6bSjchu  * If applicable, add the following below this CDDL HEADER, with the
16f8d2de6bSjchu  * fields enclosed by brackets "[]" replaced with your own identifying
17f8d2de6bSjchu  * information: Portions Copyright [yyyy] [name of copyright owner]
18f8d2de6bSjchu  *
19f8d2de6bSjchu  * CDDL HEADER END
20f8d2de6bSjchu  */
21f8d2de6bSjchu /*
22c85864d8SKrishna Elango  * Copyright 2009 Sun Microsystems, Inc.  All rights reserved.
23f8d2de6bSjchu  * Use is subject to license terms.
24f8d2de6bSjchu  */
25662dc8a5SRobert Mustacchi /*
26*33756ae2SRobert Mustacchi  * Copyright 2019, Joyent, Inc.
27662dc8a5SRobert Mustacchi  */
28f8d2de6bSjchu 
29f8d2de6bSjchu #ifndef	_SYS_PCIE_H
30f8d2de6bSjchu #define	_SYS_PCIE_H
31f8d2de6bSjchu 
32f8d2de6bSjchu #ifdef	__cplusplus
33f8d2de6bSjchu extern "C" {
34f8d2de6bSjchu #endif
35f8d2de6bSjchu 
36f8d2de6bSjchu #include <sys/pci.h>
37f8d2de6bSjchu 
38f8d2de6bSjchu /*
3970025d76Sjohnny  * PCI Express capability registers in PCI configuration space relative to
4070025d76Sjohnny  * the PCI Express Capability structure.
41f8d2de6bSjchu  */
42f8d2de6bSjchu #define	PCIE_CAP_ID			PCI_CAP_ID
43f8d2de6bSjchu #define	PCIE_CAP_NEXT_PTR		PCI_CAP_NEXT_PTR
44f8d2de6bSjchu #define	PCIE_PCIECAP			0x02	/* PCI-e Capability Reg */
45f8d2de6bSjchu #define	PCIE_DEVCAP			0x04	/* Device Capability */
46f8d2de6bSjchu #define	PCIE_DEVCTL			0x08	/* Device Control */
47f8d2de6bSjchu #define	PCIE_DEVSTS			0x0A	/* Device Status */
4892e1ac0dSjj156685 #define	PCIE_LINKCAP			0x0C	/* Link Capability */
4992e1ac0dSjj156685 #define	PCIE_LINKCTL			0x10	/* Link Control */
5092e1ac0dSjj156685 #define	PCIE_LINKSTS			0x12	/* Link Status */
51f8d2de6bSjchu #define	PCIE_SLOTCAP			0x14	/* Slot Capability */
52f8d2de6bSjchu #define	PCIE_SLOTCTL			0x18	/* Slot Control */
53f8d2de6bSjchu #define	PCIE_SLOTSTS			0x1A	/* Slot Status */
54f8d2de6bSjchu #define	PCIE_ROOTCTL			0x1C	/* Root Control */
55*33756ae2SRobert Mustacchi #define	PCIE_ROOTCAP			0x1E	/* Root Capabilities */
56f8d2de6bSjchu #define	PCIE_ROOTSTS			0x20	/* Root Status */
5726947304SEvan Yan #define	PCIE_DEVCAP2			0x24	/* Device Capability 2 */
5826947304SEvan Yan #define	PCIE_DEVCTL2			0x28	/* Device Control 2 */
5926947304SEvan Yan #define	PCIE_DEVSTS2			0x2A	/* Device Status 2 */
6026947304SEvan Yan #define	PCIE_LINKCAP2			0x2C	/* Link Capability 2 */
6126947304SEvan Yan #define	PCIE_LINKCTL2			0x30	/* Link Control 2 */
6226947304SEvan Yan #define	PCIE_LINKSTS2			0x32	/* Link Status 2 */
6326947304SEvan Yan #define	PCIE_SLOTCAP2			0x34	/* Slot Capability 2 */
6426947304SEvan Yan #define	PCIE_SLOTCTL2			0x38	/* Slot Control 2 */
6526947304SEvan Yan #define	PCIE_SLOTSTS2			0x3A	/* Slot Status 2 */
66f8d2de6bSjchu 
67f8d2de6bSjchu /*
6870025d76Sjohnny  * PCI-Express Config Space size
6970025d76Sjohnny  */
7070025d76Sjohnny #define	PCIE_CONF_HDR_SIZE	4096	/* PCIe configuration header size */
7170025d76Sjohnny 
7270025d76Sjohnny /*
7370025d76Sjohnny  * PCI-Express Capabilities Register (2 bytes)
74f8d2de6bSjchu  */
75f8d2de6bSjchu #define	PCIE_PCIECAP_VER_1_0		0x1	/* PCI-E spec 1.0 */
7626947304SEvan Yan #define	PCIE_PCIECAP_VER_2_0		0x2	/* PCI-E spec 2.0 */
77f8d2de6bSjchu #define	PCIE_PCIECAP_VER_MASK		0xF	/* Version Mask */
78f8d2de6bSjchu #define	PCIE_PCIECAP_DEV_TYPE_PCIE_DEV	0x00	/* PCI-E Endpont Device */
79c85864d8SKrishna Elango #define	PCIE_PCIECAP_DEV_TYPE_PCI_DEV	0x10	/* "Leg PCI" Endpont Device */
80f8d2de6bSjchu #define	PCIE_PCIECAP_DEV_TYPE_ROOT	0x40	/* Root Port of Root Complex */
81f8d2de6bSjchu #define	PCIE_PCIECAP_DEV_TYPE_UP	0x50	/* Upstream Port of Switch */
82f8d2de6bSjchu #define	PCIE_PCIECAP_DEV_TYPE_DOWN	0x60	/* Downstream Port of Switch */
83f8d2de6bSjchu #define	PCIE_PCIECAP_DEV_TYPE_PCIE2PCI	0x70	/* PCI-E to PCI Bridge */
84f8d2de6bSjchu #define	PCIE_PCIECAP_DEV_TYPE_PCI2PCIE	0x80	/* PCI to PCI-E Bridge */
85eae2e508Skrishnae #define	PCIE_PCIECAP_DEV_TYPE_RC_IEP	0x90	/* RootComplex Integrated Dev */
86eae2e508Skrishnae #define	PCIE_PCIECAP_DEV_TYPE_RC_EC	0xA0	/* RootComplex Evt Collector */
87f8d2de6bSjchu #define	PCIE_PCIECAP_DEV_TYPE_MASK	0xF0	/* Device/Port Type Mask */
88f8d2de6bSjchu #define	PCIE_PCIECAP_SLOT_IMPL		0x100	/* Slot Impl vs Integrated */
893221df98SKrishna Elango #define	PCIE_PCIECAP_INT_MSG_NUM	0x3E00	/* Interrupt Message Number */
90f8d2de6bSjchu 
91f8d2de6bSjchu /*
9270025d76Sjohnny  * Device Capabilities Register (4 bytes)
93f8d2de6bSjchu  */
94f8d2de6bSjchu #define	PCIE_DEVCAP_MAX_PAYLOAD_128	0x0
95f8d2de6bSjchu #define	PCIE_DEVCAP_MAX_PAYLOAD_256	0x1
96f8d2de6bSjchu #define	PCIE_DEVCAP_MAX_PAYLOAD_512	0x2
97f8d2de6bSjchu #define	PCIE_DEVCAP_MAX_PAYLOAD_1024	0x3
98f8d2de6bSjchu #define	PCIE_DEVCAP_MAX_PAYLOAD_2048	0x4
99f8d2de6bSjchu #define	PCIE_DEVCAP_MAX_PAYLOAD_4096	0x5
100f8d2de6bSjchu #define	PCIE_DEVCAP_MAX_PAYLOAD_MASK	0x7	/* Max Payload Size Supported */
101f8d2de6bSjchu 
102f8d2de6bSjchu #define	PCIE_DEVCAP_PHTM_FUNC_NONE	0x00	/* No Function # bits used */
103f8d2de6bSjchu #define	PCIE_DEVCAP_PHTM_FUNC_ONE	0x08	/* First most sig. bit used */
104f8d2de6bSjchu #define	PCIE_DEVCAP_PHTM_FUNC_TWO	0x10	/* First 2 most sig bit used */
105f8d2de6bSjchu #define	PCIE_DEVCAP_PHTM_FUNC_THREE	0x18	/* All 3 bits used */
106f8d2de6bSjchu #define	PCIE_DEVCAP_PHTM_FUNC_MASK	0x18	/* Phantom Func Supported */
107f8d2de6bSjchu 
108f8d2de6bSjchu #define	PCIE_DEVCAP_EXT_TAG_5BIT	0x00	/* 5-Bit Tag Field Supported */
109f8d2de6bSjchu #define	PCIE_DEVCAP_EXT_TAG_8BIT	0x20	/* 8-Bit Tag Field Supported */
110f8d2de6bSjchu #define	PCIE_DEVCAP_EXT_TAG_MASK	0x20	/* Ext. Tag Field Supported */
111f8d2de6bSjchu 
112f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_MIN	0x000	/* < 64 ns */
113f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_64ns	0x040	/* 64 ns - 128 ns */
114f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_128ns	0x080	/* 128 ns - 256 ns */
115f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_256ns	0x0C0	/* 256 ns - 512 ns */
116f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_512ns	0x100	/* 512 ns - 1 us */
117f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_1us	0x140	/* 1 us - 2 us */
118f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_2us	0x180	/* 2 us - 4 us */
119f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_MAX	0x1C0	/* > 4 us */
120f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L0S_LAT_MASK	0x1C0	/* EP L0s Accetable Latency */
121f8d2de6bSjchu 
122f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_MIN	0x000	/* < 1 us */
123f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_1us	0x140	/* 1 us - 2 us */
124f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_2us	0x180	/* 2 us - 4 us */
125f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_4us	0x140	/* 4 us - 8 us */
126f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_8us	0x180	/* 8 us - 16 us */
127f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_16us	0x140	/* 16 us - 32 us */
128f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_32us	0x180	/* 32 us - 64 us */
129f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_MAX	0x1C0	/* > 64 us */
130f8d2de6bSjchu #define	PCIE_DEVCAP_EP_L1_LAT_MASK	0x700	/* EP L1 Accetable Latency */
131f8d2de6bSjchu 
132*33756ae2SRobert Mustacchi /*
133*33756ae2SRobert Mustacchi  * As of PCIe 2.x these three bits are now undefined.
134*33756ae2SRobert Mustacchi  */
135f8d2de6bSjchu #define	PCIE_DEVCAP_ATTN_BUTTON		0x1000	/* Attention Button Present */
136f8d2de6bSjchu #define	PCIE_DEVCAP_ATTN_INDICATOR	0x2000	/* Attn Indicator Present */
137f8d2de6bSjchu #define	PCIE_DEVCAP_PWR_INDICATOR	0x4000	/* Power Indicator Present */
138f8d2de6bSjchu 
139337fc9e2Sanish #define	PCIE_DEVCAP_ROLE_BASED_ERR_REP	0x8000	/* Role Based Error Reporting */
140337fc9e2Sanish 
141f8d2de6bSjchu #define	PCIE_DEVCAP_PLMT_VAL_SHIFT	18	/* Power Limit Value Shift */
142f8d2de6bSjchu #define	PCIE_DEVCAP_PLMT_VAL_MASK	0xFF	/* Power Limit Value Mask */
143f8d2de6bSjchu 
144f8d2de6bSjchu #define	PCIE_DEVCAP_PLMT_SCL_1_BY_1	0x0000000	/* 1x Scale */
145f8d2de6bSjchu #define	PCIE_DEVCAP_PLMT_SCL_1_BY_10	0x4000000	/* 0.1x Scale */
146f8d2de6bSjchu #define	PCIE_DEVCAP_PLMT_SCL_1_BY_100	0x8000000	/* 0.01x Scale */
147f8d2de6bSjchu #define	PCIE_DEVCAP_PLMT_SCL_1_BY_1000	0xC000000	/* 0.001x Scale */
148f8d2de6bSjchu #define	PCIE_DEVCAP_PLMT_SCL_MASK	0xC000000	/* Power Limit Scale */
149f8d2de6bSjchu 
1509b3f4fe3SHans Rosenfeld #define	PCIE_DEVCAP_FLR			0x10000000 /* Function Level Reset */
1519b3f4fe3SHans Rosenfeld 
152f8d2de6bSjchu /*
15370025d76Sjohnny  * Device Control Register (2 bytes)
154f8d2de6bSjchu  */
155f8d2de6bSjchu #define	PCIE_DEVCTL_CE_REPORTING_EN	0x1	/* Correctable Error Enable */
156f8d2de6bSjchu #define	PCIE_DEVCTL_NFE_REPORTING_EN	0x2	/* Non-Fatal Error Enable */
157f8d2de6bSjchu #define	PCIE_DEVCTL_FE_REPORTING_EN	0x4	/* Fatal Error Enable */
158f8d2de6bSjchu #define	PCIE_DEVCTL_UR_REPORTING_EN	0x8	/* Unsupported Request Enable */
15995ad88f0Sraghuram #define	PCIE_DEVCTL_ERR_MASK		0xF	/* All of the above bits */
16095ad88f0Sraghuram 
161f8d2de6bSjchu #define	PCIE_DEVCTL_RO_EN		0x10	/* Enable Relaxed Ordering */
162f8d2de6bSjchu 
163f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_PAYLOAD_128	0x00
164f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_PAYLOAD_256	0x20
165f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_PAYLOAD_512	0x40
166f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_PAYLOAD_1024	0x60
167f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_PAYLOAD_2048	0x80
168f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_PAYLOAD_4096	0xA0
169f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_PAYLOAD_MASK	0xE0	/* Max_Payload_Size */
1700114761dSAlan Adamson, SD OSSD #define	PCIE_DEVCTL_MAX_PAYLOAD_SHIFT	0x5
171f8d2de6bSjchu 
172f8d2de6bSjchu #define	PCIE_DEVCTL_EXT_TAG_FIELD_EN	0x100	/* Extended Tag Field Enable */
173f8d2de6bSjchu #define	PCIE_DEVCTL_PHTM_FUNC_EN	0x200	/* Phantom Functions Enable */
174f8d2de6bSjchu #define	PCIE_DEVCTL_AUX_POWER_PM_EN	0x400	/* Auxiliary Power PM Enable */
175f8d2de6bSjchu #define	PCIE_DEVCTL_ENABLE_NO_SNOOP	0x800	/* Enable No Snoop */
176f8d2de6bSjchu 
17795ad88f0Sraghuram #define	PCIE_DEVCTL_MAX_READ_REQ_128	0x0000
17895ad88f0Sraghuram #define	PCIE_DEVCTL_MAX_READ_REQ_256	0x1000
17995ad88f0Sraghuram #define	PCIE_DEVCTL_MAX_READ_REQ_512	0x2000
18095ad88f0Sraghuram #define	PCIE_DEVCTL_MAX_READ_REQ_1024	0x3000
18195ad88f0Sraghuram #define	PCIE_DEVCTL_MAX_READ_REQ_2048	0x4000
18295ad88f0Sraghuram #define	PCIE_DEVCTL_MAX_READ_REQ_4096	0x5000
183f8d2de6bSjchu #define	PCIE_DEVCTL_MAX_READ_REQ_MASK	0x7000	/* Max_Read_Request_Size */
1840114761dSAlan Adamson, SD OSSD #define	PCIE_DEVCTL_MAX_READ_REQ_SHIFT	0xC
185f8d2de6bSjchu 
186*33756ae2SRobert Mustacchi #define	PCIE_DEVCTL_BRIDGE_RETRY	0x8000	/* Bridge can return CRS */
187*33756ae2SRobert Mustacchi #define	PCIE_DEVCTL_INITIATE_FLR	0x8000	/* Start Function Level Reset */
1889b3f4fe3SHans Rosenfeld 
189f8d2de6bSjchu /*
19070025d76Sjohnny  * Device Status Register (2 bytes)
191f8d2de6bSjchu  */
192f8d2de6bSjchu #define	PCIE_DEVSTS_CE_DETECTED		0x1	/* Correctable Error Detected */
193f8d2de6bSjchu #define	PCIE_DEVSTS_NFE_DETECTED	0x2	/* Non Fatal Error Detected */
194f8d2de6bSjchu #define	PCIE_DEVSTS_FE_DETECTED		0x4	/* Fatal Error Detected */
195f8d2de6bSjchu #define	PCIE_DEVSTS_UR_DETECTED		0x8	/* Unsupported Req Detected */
196f8d2de6bSjchu #define	PCIE_DEVSTS_AUX_POWER		0x10	/* AUX Power Detected */
197f8d2de6bSjchu #define	PCIE_DEVSTS_TRANS_PENDING	0x20	/* Transactions Pending */
198*33756ae2SRobert Mustacchi #define	PCIE_DEVSTS_EPR_DETECTED	0x40	/* Emergency Power Reduction */
199f8d2de6bSjchu 
200f8d2de6bSjchu /*
20170025d76Sjohnny  * Link Capability Register (4 bytes)
202f8d2de6bSjchu  */
203662dc8a5SRobert Mustacchi #define	PCIE_LINKCAP_MAX_SPEED_2_5	0x1	/* 2.5 GT/s Speed */
204662dc8a5SRobert Mustacchi /*
205662dc8a5SRobert Mustacchi  * In version 2 of PCI express, this indicated that both 5.0 GT/s and 2.5 GT/s
206662dc8a5SRobert Mustacchi  * speeds were supported. The use of this as the maximum link speed was added
207662dc8a5SRobert Mustacchi  * with PCIex v3.
208662dc8a5SRobert Mustacchi  */
209662dc8a5SRobert Mustacchi #define	PCIE_LINKCAP_MAX_SPEED_5	0x2	/* 5.0 GT/s Speed */
210662dc8a5SRobert Mustacchi #define	PCIE_LINKCAP_MAX_SPEED_8	0x3	/* 8.0 GT/s Speed */
211*33756ae2SRobert Mustacchi #define	PCIE_LINKCAP_MAX_SPEED_16	0x4	/* 16.0 GT/s Speed */
212f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_SPEED_MASK	0xF	/* Maximum Link Speed */
213f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_WIDTH_X1	0x010
214f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_WIDTH_X2	0x020
215f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_WIDTH_X4	0x040
216f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_WIDTH_X8	0x080
217f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_WIDTH_X12	0x0C0
218f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_WIDTH_X16	0x100
219f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_WIDTH_X32	0x200
220f8d2de6bSjchu #define	PCIE_LINKCAP_MAX_WIDTH_MASK	0x3f0	/* Maximum Link Width */
221f8d2de6bSjchu 
222f8d2de6bSjchu #define	PCIE_LINKCAP_ASPM_SUP_L0S	0x400	/* L0s Entry Supported */
223*33756ae2SRobert Mustacchi #define	PCIE_LINKCAP_ASPM_SUP_L1	0x800	/* L1 Entry Supported */
224f8d2de6bSjchu #define	PCIE_LINKCAP_ASPM_SUP_L0S_L1	0xC00	/* L0s abd L1 Supported */
225f8d2de6bSjchu #define	PCIE_LINKCAP_ASPM_SUP_MASK	0xC00	/* ASPM Support */
226f8d2de6bSjchu 
227f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_MIN	0x0000	/* < 64 ns */
228f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_64ns	0x1000	/* 64 ns - 128 ns */
229f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_128ns	0x2000	/* 128 ns - 256 ns */
230f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_256ns	0x3000	/* 256 ns - 512 ns */
231f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_512ns	0x4000	/* 512 ns - 1 us */
232f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_1us	0x5000	/* 1 us - 2 us */
233f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_2us	0x6000	/* 2 us - 4 us */
234f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_MAX	0x7000	/* > 4 us */
235f8d2de6bSjchu #define	PCIE_LINKCAP_L0S_EXIT_LAT_MASK	0x7000	/* L0s Exit Latency */
236f8d2de6bSjchu 
237f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_MIN	0x00000	/* < 1 us */
238f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_1us	0x08000	/* 1 us - 2 us */
239f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_2us	0x10000	/* 2 us - 4 us */
240f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_4us	0x18000	/* 4 us - 8 us */
241f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_8us	0x20000	/* 8 us - 16 us */
242f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_16us	0x28000	/* 16 us - 32 us */
243f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_32us	0x30000	/* 32 us - 64 us */
244f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_MAX	0x38000	/* > 64 us */
245f8d2de6bSjchu #define	PCIE_LINKCAP_L1_EXIT_LAT_MASK	0x38000	/* L1 Exit Latency */
246f8d2de6bSjchu 
247*33756ae2SRobert Mustacchi #define	PCIE_LINKCAP_CLOCK_POWER_MGMT	0x40000	/* Clock Power Management */
248*33756ae2SRobert Mustacchi #define	PCIE_LINKCAP_SDER_CAP		0x80000 /* Surprise Down Err report */
24970025d76Sjohnny #define	PCIE_LINKCAP_DLL_ACTIVE_REP_CAPABLE	0x100000    /* DLL Active */
25070025d76Sjohnny 							    /* Capable bit */
251*33756ae2SRobert Mustacchi #define	PCIE_LINKCAP_LINK_BW_NOTIFY_CAP	0x200000 /* Link Bandwidth Notify Cap */
252*33756ae2SRobert Mustacchi #define	PCIE_LINKCAP_ASPM_OPTIONAL	0x400000 /* ASPM Opt. Comp. */
25370025d76Sjohnny 
254c85864d8SKrishna Elango #define	PCIE_LINKCAP_PORT_NUMBER	0xFF000000	/* Port Number */
255c85864d8SKrishna Elango #define	PCIE_LINKCAP_PORT_NUMBER_SHIFT	24	/* Port Number Shift */
256c85864d8SKrishna Elango #define	PCIE_LINKCAP_PORT_NUMBER_MASK	0xFF	/* Port Number Mask */
257f8d2de6bSjchu 
258f8d2de6bSjchu /*
25970025d76Sjohnny  * Link Control Register (2 bytes)
260f8d2de6bSjchu  */
261f8d2de6bSjchu #define	PCIE_LINKCTL_ASPM_CTL_DIS	0x0	/* ASPM Disable */
262f8d2de6bSjchu #define	PCIE_LINKCTL_ASPM_CTL_L0S	0x1	/* ASPM L0s only */
263f8d2de6bSjchu #define	PCIE_LINKCTL_ASPM_CTL_L1	0x2	/* ASPM L1 only */
264f8d2de6bSjchu #define	PCIE_LINKCTL_ASPM_CTL_L0S_L1	0x3	/* ASPM L0s and L1 only */
265f8d2de6bSjchu #define	PCIE_LINKCTL_ASPM_CTL_MASK	0x3	/* ASPM Control */
266f8d2de6bSjchu 
267f8d2de6bSjchu #define	PCIE_LINKCTL_RCB_64_BYTE	0x0	/* 64 Byte */
268f8d2de6bSjchu #define	PCIE_LINKCTL_RCB_128_BYTE	0x8	/* 128 Byte */
269f8d2de6bSjchu #define	PCIE_LINKCTL_RCB_MASK		0x8	/* Read Completion Boundary */
270f8d2de6bSjchu 
271f8d2de6bSjchu #define	PCIE_LINKCTL_LINK_DISABLE	0x10	/* Link Disable */
272f8d2de6bSjchu #define	PCIE_LINKCTL_RETRAIN_LINK	0x20	/* Retrain Link */
273f8d2de6bSjchu #define	PCIE_LINKCTL_COMMON_CLK_CFG	0x40	/* Common Clock Configuration */
274f8d2de6bSjchu #define	PCIE_LINKCTL_EXT_SYNCH		0x80	/* Extended Synch */
275*33756ae2SRobert Mustacchi #define	PCIE_LINKCTL_CLOCK_POWER_MGMT	0x100	/* Enable Clock Power Mgmt. */
276*33756ae2SRobert Mustacchi #define	PCIE_LINKCTL_HW_WIDTH_DISABLE	0x200	/* hw auto width disable */
277*33756ae2SRobert Mustacchi #define	PCIE_LINKCTL_LINK_BW_INTR_EN	0x400	/* Link bw mgmt intr */
278*33756ae2SRobert Mustacchi #define	PCIE_LINKCTL_LINK_AUTO_BW_INTR_EN	0x800	/* Auto bw intr */
279*33756ae2SRobert Mustacchi 
280*33756ae2SRobert Mustacchi #define	PCI_LINKCTRL_DRS_SIG_CTRL_NO_REP	0x00
281*33756ae2SRobert Mustacchi #define	PCI_LINKCTRL_DRS_SIG_CTRL_IE		0x4000
282*33756ae2SRobert Mustacchi #define	PCI_LINKCTRL_DRS_SIG_CTRL_DRS_FRS	0x8000
283*33756ae2SRobert Mustacchi #define	PCIE_LINKCTL_DRS_SIG_CTRL_MASK	0xC000	/* DRS Signaling Control */
284f8d2de6bSjchu 
285f8d2de6bSjchu /*
28670025d76Sjohnny  * Link Status Register (2 bytes)
287f8d2de6bSjchu  */
288662dc8a5SRobert Mustacchi #define	PCIE_LINKSTS_SPEED_2_5		0x1	/* 2.5 GT/s Link Speed */
289662dc8a5SRobert Mustacchi #define	PCIE_LINKSTS_SPEED_5		0x2	/* 5.0 GT/s Link Speed */
290662dc8a5SRobert Mustacchi #define	PCIE_LINKSTS_SPEED_8		0x3	/* 8.0 GT/s Link Speed */
291*33756ae2SRobert Mustacchi #define	PCIE_LINKSTS_SPEED_16		0x4	/* 16.0 GT/s Link Speed */
292f8d2de6bSjchu #define	PCIE_LINKSTS_SPEED_MASK		0xF	/* Link Speed */
293f8d2de6bSjchu 
294f8d2de6bSjchu #define	PCIE_LINKSTS_NEG_WIDTH_X1	0x010
295f8d2de6bSjchu #define	PCIE_LINKSTS_NEG_WIDTH_X2	0x020
296f8d2de6bSjchu #define	PCIE_LINKSTS_NEG_WIDTH_X4	0x040
297f8d2de6bSjchu #define	PCIE_LINKSTS_NEG_WIDTH_X8	0x080
298f8d2de6bSjchu #define	PCIE_LINKSTS_NEG_WIDTH_X12	0x0C0
299f8d2de6bSjchu #define	PCIE_LINKSTS_NEG_WIDTH_X16	0x100
300f8d2de6bSjchu #define	PCIE_LINKSTS_NEG_WIDTH_X32	0x200
301f8d2de6bSjchu #define	PCIE_LINKSTS_NEG_WIDTH_MASK	0x3F0	/* Negotiated Link Width */
302f8d2de6bSjchu 
303*33756ae2SRobert Mustacchi /* This bit is undefined as of PCIe 2.x */
304f8d2de6bSjchu #define	PCIE_LINKSTS_TRAINING_ERROR	0x400	/* Training Error */
305f8d2de6bSjchu #define	PCIE_LINKSTS_LINK_TRAINING	0x800	/* Link Training */
306f8d2de6bSjchu #define	PCIE_LINKSTS_SLOT_CLK_CFG	0x1000	/* Slot Clock Configuration */
307f94c6026Sjj156685 #define	PCIE_LINKSTS_DLL_LINK_ACTIVE	0x2000	/* DLL Link Active */
308*33756ae2SRobert Mustacchi #define	PCIE_LINKSTS_LINK_BW_MGMT	0x4000	/* Link bw mgmt status */
309*33756ae2SRobert Mustacchi #define	PCIE_LINKSTS_AUTO_BW		0x8000	/* Link auto BW status */
310f94c6026Sjj156685 
311f8d2de6bSjchu /*
31270025d76Sjohnny  * Slot Capability Register (4 bytes)
313f8d2de6bSjchu  */
314f8d2de6bSjchu #define	PCIE_SLOTCAP_ATTN_BUTTON	0x1	/* Attention Button Present */
315f8d2de6bSjchu #define	PCIE_SLOTCAP_POWER_CONTROLLER	0x2	/* Power Controller Present */
316f8d2de6bSjchu #define	PCIE_SLOTCAP_MRL_SENSOR		0x4	/* MRL Sensor Present */
317f8d2de6bSjchu #define	PCIE_SLOTCAP_ATTN_INDICATOR	0x8	/* Attn Indicator Present */
318f8d2de6bSjchu #define	PCIE_SLOTCAP_PWR_INDICATOR	0x10	/* Power Indicator Present */
319f8d2de6bSjchu #define	PCIE_SLOTCAP_HP_SURPRISE	0x20	/* Hot-Plug Surprise */
320f8d2de6bSjchu #define	PCIE_SLOTCAP_HP_CAPABLE		0x40	/* Hot-Plug Capable */
321f8d2de6bSjchu 
322f8d2de6bSjchu #define	PCIE_SLOTCAP_PLMT_VAL_SHIFT	7	/* Slot Pwr Limit Value Shift */
323f8d2de6bSjchu #define	PCIE_SLOTCAP_PLMT_VAL_MASK	0xFF	/* Slot Pwr Limit Value */
324f8d2de6bSjchu 
325f8d2de6bSjchu #define	PCIE_SLOTCAP_PLMT_SCL_1_BY_1	0x00000	/* 1x Scale */
326f8d2de6bSjchu #define	PCIE_SLOTCAP_PLMT_SCL_1_BY_10	0x08000	/* 0.1x Scale */
327f8d2de6bSjchu #define	PCIE_SLOTCAP_PLMT_SCL_1_BY_100	0x10000	/* 0.01x Scale */
328f8d2de6bSjchu #define	PCIE_SLOTCAP_PLMT_SCL_1_BY_1000	0x18000	/* 0.001x Scale */
329f8d2de6bSjchu #define	PCIE_SLOTCAP_PLMT_SCL_MASK	0x18000	/* Slot Power Limit Scale */
33070025d76Sjohnny #define	PCIE_SLOTCAP_EMI_LOCK_PRESENT	0x20000 /* EMI Lock Present */
33170025d76Sjohnny #define	PCIE_SLOTCAP_NO_CMD_COMP_SUPP	0x40000 /* No Command Comp. Supported */
332f8d2de6bSjchu 
333f8d2de6bSjchu #define	PCIE_SLOTCAP_PHY_SLOT_NUM_SHIFT	19	/* Physical Slot Num Shift */
334f8d2de6bSjchu #define	PCIE_SLOTCAP_PHY_SLOT_NUM_MASK	0x1FFF	/* Physical Slot Num Mask */
335f8d2de6bSjchu 
33670025d76Sjohnny #define	PCIE_SLOTCAP_PHY_SLOT_NUM(reg) \
33770025d76Sjohnny 	    (((reg) >> PCIE_SLOTCAP_PHY_SLOT_NUM_SHIFT) & \
33870025d76Sjohnny 	    PCIE_SLOTCAP_PHY_SLOT_NUM_MASK)
33970025d76Sjohnny 
340f8d2de6bSjchu /*
34170025d76Sjohnny  * Slot Control Register (2 bytes)
342f8d2de6bSjchu  */
343f8d2de6bSjchu #define	PCIE_SLOTCTL_ATTN_BTN_EN	0x1	/* Attn Button Pressed Enable */
344f8d2de6bSjchu #define	PCIE_SLOTCTL_PWR_FAULT_EN	0x2	/* Pwr Fault Detected Enable */
345f8d2de6bSjchu #define	PCIE_SLOTCTL_MRL_SENSOR_EN	0x4	/* MRL Sensor Changed Enable */
346f8d2de6bSjchu #define	PCIE_SLOTCTL_PRESENCE_CHANGE_EN	0x8	/* Presence Detect Changed En */
347f8d2de6bSjchu #define	PCIE_SLOTCTL_CMD_INTR_EN	0x10	/* CMD Completed Interrupt En */
348f8d2de6bSjchu #define	PCIE_SLOTCTL_HP_INTR_EN		0x20	/* Hot-Plug Interrupt Enable */
34970025d76Sjohnny #define	PCIE_SLOTCTL_PWR_CONTROL	0x0400	/* Power controller Control */
35070025d76Sjohnny #define	PCIE_SLOTCTL_EMI_LOCK_CONTROL	0x0800	/* EMI Lock control */
351f94c6026Sjj156685 #define	PCIE_SLOTCTL_DLL_STATE_EN	0x1000	/* DLL State Changed En */
352*33756ae2SRobert Mustacchi #define	PCIE_SLOTCTL_AUTO_SLOT_PL_DIS	0x2000	/* Auto Slot Power Limit Dis */
35370025d76Sjohnny #define	PCIE_SLOTCTL_ATTN_INDICATOR_MASK 0x00C0	/* Attn Indicator mask */
35470025d76Sjohnny #define	PCIE_SLOTCTL_PWR_INDICATOR_MASK	0x0300	/* Power Indicator mask */
35526947304SEvan Yan #define	PCIE_SLOTCTL_INTR_MASK		0x103f	/* Supported intr mask */
356f8d2de6bSjchu 
35770025d76Sjohnny /* State values for the Power and Attention Indicators */
35870025d76Sjohnny #define	PCIE_SLOTCTL_INDICATOR_STATE_ON		0x1	/* indicator ON */
35970025d76Sjohnny #define	PCIE_SLOTCTL_INDICATOR_STATE_BLINK	0x2	/* indicator BLINK */
36070025d76Sjohnny #define	PCIE_SLOTCTL_INDICATOR_STATE_OFF	0x3	/* indicator OFF */
361f8d2de6bSjchu 
362f8d2de6bSjchu /*
36370025d76Sjohnny  * Macros to set/get the state of Power and Attention Indicators
36470025d76Sjohnny  * in the PCI Express Slot Control Register.
36570025d76Sjohnny  */
36670025d76Sjohnny #define	pcie_slotctl_pwr_indicator_get(reg)	\
36770025d76Sjohnny 	(((reg) & PCIE_SLOTCTL_PWR_INDICATOR_MASK) >> 8)
36870025d76Sjohnny #define	pcie_slotctl_attn_indicator_get(ctrl)	\
36970025d76Sjohnny 	(((ctrl) & PCIE_SLOTCTL_ATTN_INDICATOR_MASK) >> 6)
37070025d76Sjohnny #define	pcie_slotctl_attn_indicator_set(ctrl, v)\
37170025d76Sjohnny 	(((ctrl) & ~PCIE_SLOTCTL_ATTN_INDICATOR_MASK) | ((v) << 6))
37270025d76Sjohnny #define	pcie_slotctl_pwr_indicator_set(ctrl, v)\
37370025d76Sjohnny 	(((ctrl) & ~PCIE_SLOTCTL_PWR_INDICATOR_MASK) | ((v) << 8))
37470025d76Sjohnny 
37570025d76Sjohnny /*
37670025d76Sjohnny  * Slot Status register (2 bytes)
377f8d2de6bSjchu  */
378f8d2de6bSjchu #define	PCIE_SLOTSTS_ATTN_BTN_PRESSED	0x1	/* Attention Button Pressed */
379f8d2de6bSjchu #define	PCIE_SLOTSTS_PWR_FAULT_DETECTED	0x2	/* Power Fault Detected */
380f8d2de6bSjchu #define	PCIE_SLOTSTS_MRL_SENSOR_CHANGED	0x4	/* MRL Sensor Changed */
381f8d2de6bSjchu #define	PCIE_SLOTSTS_PRESENCE_CHANGED	0x8	/* Presence Detect Changed */
382f8d2de6bSjchu #define	PCIE_SLOTSTS_COMMAND_COMPLETED	0x10	/* Command Completed */
38370025d76Sjohnny #define	PCIE_SLOTSTS_MRL_SENSOR_OPEN	0x20	/* MRL Sensor Open */
384f8d2de6bSjchu #define	PCIE_SLOTSTS_PRESENCE_DETECTED	0x40	/* Card Present in slot */
38570025d76Sjohnny #define	PCIE_SLOTSTS_EMI_LOCK_SET	0x0080	/* EMI Lock set */
38670025d76Sjohnny #define	PCIE_SLOTSTS_DLL_STATE_CHANGED	0x0100	/* DLL State Changed */
38726947304SEvan Yan #define	PCIE_SLOTSTS_STATUS_EVENTS	0x11f	/* Supported events */
388f8d2de6bSjchu 
389f8d2de6bSjchu /*
39070025d76Sjohnny  * Root Control Register (2 bytes)
391f8d2de6bSjchu  */
392f8d2de6bSjchu #define	PCIE_ROOTCTL_SYS_ERR_ON_CE_EN	0x1	/* Sys Err on Cor Err Enable */
393f8d2de6bSjchu #define	PCIE_ROOTCTL_SYS_ERR_ON_NFE_EN	0x2	/* Sys Err on NF Err Enable */
39470025d76Sjohnny #define	PCIE_ROOTCTL_SYS_ERR_ON_FE_EN	0x4	/* Sys Err on Fatal Err En */
39570025d76Sjohnny #define	PCIE_ROOTCTL_PME_INTERRUPT_EN	0x8	/* PME Interrupt Enable */
396*33756ae2SRobert Mustacchi #define	PCIE_ROOTCTL_CRS_SW_VIS_EN	0x10	/* CRS SW Visibility EN */
397*33756ae2SRobert Mustacchi 
398*33756ae2SRobert Mustacchi /*
399*33756ae2SRobert Mustacchi  * Root Capabilities register (2 bytes)
400*33756ae2SRobert Mustacchi  */
401*33756ae2SRobert Mustacchi #define	PCIE_ROOTCAP_CRS_SW_VIS		0x01	/* CRS SW Visible */
402f8d2de6bSjchu 
403f8d2de6bSjchu /*
40470025d76Sjohnny  * Root Status Register (4 bytes)
405f8d2de6bSjchu  */
406f8d2de6bSjchu #define	PCIE_ROOTSTS_PME_REQ_ID_SHIFT	0	/* PME Requestor ID */
407f8d2de6bSjchu #define	PCIE_ROOTSTS_PME_REQ_ID_MASK	0xFFFF	/* PME Requestor ID */
408f8d2de6bSjchu 
409f8d2de6bSjchu #define	PCIE_ROOTSTS_PME_STATUS		0x10000	/* PME Status */
410f8d2de6bSjchu #define	PCIE_ROOTSTS_PME_PENDING	0x20000	/* PME Pending */
411f8d2de6bSjchu 
41226947304SEvan Yan /*
41326947304SEvan Yan  * Device Capabilities 2 Register (4 bytes)
41426947304SEvan Yan  */
41526947304SEvan Yan #define	PCIE_DEVCAP2_COM_TO_RANGE_MASK	0xF
41626947304SEvan Yan #define	PCIE_DEVCAP2_COM_TO_DISABLE	0x10
41726947304SEvan Yan #define	PCIE_DEVCAP2_ARI_FORWARD	0x20
41826947304SEvan Yan #define	PCIE_DEVCAP2_ATOMICOP_ROUTING	0x40
41926947304SEvan Yan #define	PCIE_DEVCAP2_32_ATOMICOP_COMPL  0x80
42026947304SEvan Yan #define	PCIE_DEVCAP2_64_ATOMICOP_COMPL  0x100
42126947304SEvan Yan #define	PCIE_DEVCAP2_128_CAS_COMPL	0x200
42226947304SEvan Yan #define	PCIE_DEVCAP2_NO_RO_PR_PR_PASS	0x400
42326947304SEvan Yan #define	PCIE_DEVCAP2_LTR_MECH		0x800
42426947304SEvan Yan #define	PCIE_DEVCAP2_TPH_COMP_SHIFT	12
42526947304SEvan Yan #define	PCIE_DEVCAP2_TPH_COMP_MASK	0x3
426*33756ae2SRobert Mustacchi #define	PCIE_DEVCAP2_LNSYS_CLS_SHIFT	14
427*33756ae2SRobert Mustacchi #define	PCIE_DEVCAP2_LNSYS_CLS_MASK	0x3
428*33756ae2SRobert Mustacchi #define	PCIE_DEVCAP2_10B_TAG_COMP_SUP	0x10000
429*33756ae2SRobert Mustacchi #define	PCIE_DEVCAP2_10B_TAG_REQ_SUP	0x20000
430*33756ae2SRobert Mustacchi #define	PCIE_DEVCAP2_OBFF_SHIFT		18
431*33756ae2SRobert Mustacchi #define	PCIE_DEVCAP2_OBFF_MASK		0x3
43226947304SEvan Yan #define	PCIE_DEVCAP2_EXT_FMT_FIELD	0x100000
43326947304SEvan Yan #define	PCIE_DEVCAP2_END_END_TLP_PREFIX	0x200000
43426947304SEvan Yan #define	PCIE_DEVCAP2_MAX_END_END_SHIFT	22
43526947304SEvan Yan #define	PCIE_DEVCAP2_MAX_END_END_MASK	0x3
436*33756ae2SRobert Mustacchi #define	PCIE_DEVCAP2_EPR_SUP_SHIFT	24
437*33756ae2SRobert Mustacchi #define	PCIE_DEVCAP2_EPR_SUP_MASK	0x3
438*33756ae2SRobert Mustacchi #define	PCIE_DEVCAP2_EPR_INIT_REQ	0x4000000
439*33756ae2SRobert Mustacchi #define	PCIE_DEVCAP2_FRS_SUP		0x80000000
44026947304SEvan Yan 
44126947304SEvan Yan /*
44226947304SEvan Yan  * Device Control 2 Register (2 bytes)
44326947304SEvan Yan  */
4449b3f4fe3SHans Rosenfeld #define	PCIE_DEVCTL2_COM_TO_RANGE_MASK	0xf
44526947304SEvan Yan #define	PCIE_DEVCTL2_COM_TO_RANGE_0	0x0
44626947304SEvan Yan #define	PCIE_DEVCTL2_COM_TO_RANGE_1	0x1
44726947304SEvan Yan #define	PCIE_DEVCTL2_COM_TO_RANGE_2	0x2
44826947304SEvan Yan #define	PCIE_DEVCTL2_COM_TO_RANGE_3	0x5
44926947304SEvan Yan #define	PCIE_DEVCTL2_COM_TO_RANGE_4	0x6
45026947304SEvan Yan #define	PCIE_DEVCTL2_COM_TO_RANGE_5	0x9
45126947304SEvan Yan #define	PCIE_DEVCTL2_COM_TO_RANGE_6	0xa
45226947304SEvan Yan #define	PCIE_DEVCTL2_COM_TO_RANGE_7	0xd
45326947304SEvan Yan #define	PCIE_DEVCTL2_COM_TO_RANGE_8	0xe
45426947304SEvan Yan #define	PCIE_DEVCTL2_COM_TO_DISABLE	0x10
45526947304SEvan Yan #define	PCIE_DEVCTL2_ARI_FORWARD_EN	0x20
45626947304SEvan Yan #define	PCIE_DEVCTL2_ATOMICOP_REQ_EN	0x40
45726947304SEvan Yan #define	PCIE_DEVCTL2_ATOMICOP_EGRS_BLK	0x80
45826947304SEvan Yan #define	PCIE_DEVCTL2_IDO_REQ_EN		0x100
45926947304SEvan Yan #define	PCIE_DEVCTL2_IDO_COMPL_EN	0x200
46026947304SEvan Yan #define	PCIE_DEVCTL2_LTR_MECH_EN	0x400
461*33756ae2SRobert Mustacchi #define	PCIE_DEVCTL2_EPR_REQ		0x800
462*33756ae2SRobert Mustacchi #define	PCIE_DEVCTL2_10BTAG_REQ_EN	0x1000
463*33756ae2SRobert Mustacchi #define	PCIE_DEVCTL2_OBFF_MASK		0x6000
464*33756ae2SRobert Mustacchi #define	PCIE_DEVCTL2_OBFF_DISABLE	0x0000
465*33756ae2SRobert Mustacchi #define	PCIE_DEVCTL2_OBFF_EN_VARA	0x2000
466*33756ae2SRobert Mustacchi #define	PCIE_DEVCTL2_OBFF_EN_VARB	0x4000
467*33756ae2SRobert Mustacchi #define	PCIE_DEVCTL2_OBFF_EN_WAKE	0x6000
46826947304SEvan Yan #define	PCIE_DEVCTL2_END_END_TLP_PREFIX	0x8000
46926947304SEvan Yan 
47026947304SEvan Yan 
471662dc8a5SRobert Mustacchi /*
472662dc8a5SRobert Mustacchi  * Link Capability 2 Register (4 bytes)
473662dc8a5SRobert Mustacchi  */
474662dc8a5SRobert Mustacchi #define	PCIE_LINKCAP2_SPEED_2_5		0x02
475662dc8a5SRobert Mustacchi #define	PCIE_LINKCAP2_SPEED_5		0x04
476662dc8a5SRobert Mustacchi #define	PCIE_LINKCAP2_SPEED_8		0x08
477*33756ae2SRobert Mustacchi #define	PCIE_LINKCAP2_SPEED_16		0x10
478662dc8a5SRobert Mustacchi #define	PCIE_LINKCAP2_SPEED_MASK	0xfe
479662dc8a5SRobert Mustacchi #define	PCIE_LINKCAP2_CROSSLINK		0x100
480*33756ae2SRobert Mustacchi #define	PCIE_LINKCAP2_LSKP_OSGSS_MASK	0xfe00
481*33756ae2SRobert Mustacchi #define	PCIE_LINKCAP2_LKSP_OSGSS_2_5	0x0200
482*33756ae2SRobert Mustacchi #define	PCIE_LINKCAP2_LKSP_OSGSS_5	0x0400
483*33756ae2SRobert Mustacchi #define	PCIE_LINKCAP2_LKSP_OSGSS_8	0x0800
484*33756ae2SRobert Mustacchi #define	PCIE_LINKCAP2_LKSP_OSGSS_16	0x1000
485*33756ae2SRobert Mustacchi #define	PCIE_LINKCAP2_LKSP_OSRSS_MASK	0x7f0000
486*33756ae2SRobert Mustacchi #define	PCIE_LINKCAP2_LKSP_OSRSS_2_5	0x010000
487*33756ae2SRobert Mustacchi #define	PCIE_LINKCAP2_LKSP_OSRSS_5	0x020000
488*33756ae2SRobert Mustacchi #define	PCIE_LINKCAP2_LKSP_OSRSS_8	0x040000
489*33756ae2SRobert Mustacchi #define	PCIE_LINKCAP2_LKSP_OSRSS_16	0x080000
490*33756ae2SRobert Mustacchi #define	PCIE_LINKCAP2_RTPD_SUP		0x800000
491*33756ae2SRobert Mustacchi #define	PCIE_LINKCAP2_TRTPD_SUP		0x01000000
492*33756ae2SRobert Mustacchi #define	PCIE_LINKCAP2_DRS		0x80000000
493*33756ae2SRobert Mustacchi 
494*33756ae2SRobert Mustacchi /*
495*33756ae2SRobert Mustacchi  * Link Control 2 Register (2 bytes)
496*33756ae2SRobert Mustacchi  */
497*33756ae2SRobert Mustacchi #define	PCIE_LINKCTL2_TARGET_SPEED_MASK	0x000f
498*33756ae2SRobert Mustacchi #define	PICE_LINKCTL2_ENTER_COMPLIANCE	0x0010
499*33756ae2SRobert Mustacchi #define	PCIE_LINKCTL2_HW_AUTO_SPEED_DIS	0x0020
500*33756ae2SRobert Mustacchi #define	PCIE_LINKCTL2_SELECT_DEEMPH	0x0040
501*33756ae2SRobert Mustacchi #define	PCIE_LINKCTL2_TX_MARGIN_MASK	0x0380
502*33756ae2SRobert Mustacchi #define	PCIE_LINKCTL2_ENTER_MOD_COMP	0x0400
503*33756ae2SRobert Mustacchi #define	PCIE_LINKCTL2_COMP_SOS		0x0800
504*33756ae2SRobert Mustacchi #define	PCIE_LINKCTL2_COMP_DEEMPM_MASK	0xf000
505*33756ae2SRobert Mustacchi 
506*33756ae2SRobert Mustacchi /*
507*33756ae2SRobert Mustacchi  * Link Status 2 Register (2 bytes)
508*33756ae2SRobert Mustacchi  */
509*33756ae2SRobert Mustacchi #define	PCIE_LINKSTS2_CUR_DEEMPH	0x0001
510*33756ae2SRobert Mustacchi #define	PCIE_LINKSTS2_EQ8GT_COMP	0x0002
511*33756ae2SRobert Mustacchi #define	PCIE_LINKSTS2_EQ8GT_P1_SUC	0x0004
512*33756ae2SRobert Mustacchi #define	PCIE_LINKSTS2_EQ8GT_P2_SUC	0x0008
513*33756ae2SRobert Mustacchi #define	PCIE_LINKSTS2_EQ8GT_P3_SUC	0x0010
514*33756ae2SRobert Mustacchi #define	PCIE_LINKSTS2_LINK_EQ_REQ	0x0020
515*33756ae2SRobert Mustacchi #define	PCIE_LINKSTS2_RETIMER_PRES_DET	0x0040
516*33756ae2SRobert Mustacchi #define	PCIE_LINKSTS2_2RETIMER_PRES_DET	0x0080
517*33756ae2SRobert Mustacchi #define	PCIE_LINKSTS2_XLINK_RES		0x0300
518*33756ae2SRobert Mustacchi #define	PCIE_LINKSTS2_DS_COMP_PRES_MASK	0x7000
519*33756ae2SRobert Mustacchi #define	PCIE_LINKSTS2_DRS_MSG_RX	0x8000
520f8d2de6bSjchu 
521f8d2de6bSjchu /*
522f8d2de6bSjchu  * PCI-Express Enhanced Capabilities Link Entry Bit Offsets
523f8d2de6bSjchu  */
524f8d2de6bSjchu #define	PCIE_EXT_CAP			0x100	/* Base Address of Ext Cap */
525f8d2de6bSjchu 
526f8d2de6bSjchu #define	PCIE_EXT_CAP_ID_SHIFT		0	/* PCI-e Ext Cap ID */
527f8d2de6bSjchu #define	PCIE_EXT_CAP_ID_MASK		0xFFFF
528f8d2de6bSjchu #define	PCIE_EXT_CAP_VER_SHIFT		16	/* PCI-e Ext Cap Ver */
529f8d2de6bSjchu #define	PCIE_EXT_CAP_VER_MASK		0xF
530f8d2de6bSjchu #define	PCIE_EXT_CAP_NEXT_PTR_SHIFT	20	/* PCI-e Ext Cap Next Ptr */
531f8d2de6bSjchu #define	PCIE_EXT_CAP_NEXT_PTR_MASK	0xFFF
532f8d2de6bSjchu 
533f8d2de6bSjchu #define	PCIE_EXT_CAP_NEXT_PTR_NULL	0x0
534f8d2de6bSjchu 
535f8d2de6bSjchu /*
536f8d2de6bSjchu  * PCI-Express Enhanced Capability Identifier Values
537f8d2de6bSjchu  */
538f8d2de6bSjchu #define	PCIE_EXT_CAP_ID_AER		0x1	/* Advanced Error Handling */
539337fc9e2Sanish #define	PCIE_EXT_CAP_ID_VC		0x2	/* Virtual Channel, no MFVC */
540f8d2de6bSjchu #define	PCIE_EXT_CAP_ID_SER		0x3	/* Serial Number */
541f8d2de6bSjchu #define	PCIE_EXT_CAP_ID_PWR_BUDGET	0x4	/* Power Budgeting */
542337fc9e2Sanish #define	PCIE_EXT_CAP_ID_RC_LINK_DECL	0x5	/* RC Link Declaration */
543337fc9e2Sanish #define	PCIE_EXT_CAP_ID_RC_INT_LINKCTRL	0x6	/* RC Internal Link Control */
544337fc9e2Sanish #define	PCIE_EXT_CAP_ID_RC_EVNT_CEA	0x7	/* RC Event Collector */
545337fc9e2Sanish 						/* Endpoint Association */
546337fc9e2Sanish #define	PCIE_EXT_CAP_ID_MFVC		0x8	/* Multi-func Virtual Channel */
547337fc9e2Sanish #define	PCIE_EXT_CAP_ID_VC_WITH_MFVC	0x9	/* Virtual Channel w/ MFVC */
548337fc9e2Sanish #define	PCIE_EXT_CAP_ID_RCRB		0xA	/* Root Complex Register Blck */
549337fc9e2Sanish #define	PCIE_EXT_CAP_ID_VS		0xB	/* Vendor Spec Extended Cap */
550337fc9e2Sanish #define	PCIE_EXT_CAP_ID_CAC		0xC	/* Config Access Correlation */
551337fc9e2Sanish #define	PCIE_EXT_CAP_ID_ACS		0xD	/* Access Control Services */
552337fc9e2Sanish #define	PCIE_EXT_CAP_ID_ARI		0xE	/* Alternative Routing ID */
553337fc9e2Sanish #define	PCIE_EXT_CAP_ID_ATS		0xF	/* Address Translation Svcs */
554*33756ae2SRobert Mustacchi #define	PCIE_EXT_CAP_ID_SRIOV		0x10	/* Single Root I/O Virt. */
555*33756ae2SRobert Mustacchi #define	PCIE_EXT_CAP_ID_MRIOV		0x11	/* Multi Root I/O Virt. */
556*33756ae2SRobert Mustacchi #define	PCIE_EXT_CAP_ID_MULTICAST	0x12	/* Multicast Services */
557*33756ae2SRobert Mustacchi #define	PCIE_EXT_CAP_ID_EA		0x14	/* Enhanced Allocation */
558*33756ae2SRobert Mustacchi #define	PCIE_EXT_CAP_ID_RESIZE_BAR	0x15	/* Resizable BAR */
559*33756ae2SRobert Mustacchi #define	PCIE_EXT_CAP_ID_DPA		0x16	/* Dynamic Power Allocation */
560*33756ae2SRobert Mustacchi #define	PCIE_EXT_CAP_ID_TPH_REQ		0x17	/* TPH Requester */
561*33756ae2SRobert Mustacchi #define	PCIE_EXT_CAP_ID_LTR		0x18	/* Latency Tolerance Report */
562*33756ae2SRobert Mustacchi #define	PCIE_EXT_CAP_ID_PCIE2		0x19	/* PCI Express Capability 2 */
563*33756ae2SRobert Mustacchi #define	PCIE_EXT_CAP_ID_PASID		0x1B	/* PASID */
564*33756ae2SRobert Mustacchi #define	PCIE_EXT_CAP_ID_LNR		0x1C	/* LNR */
565*33756ae2SRobert Mustacchi #define	PCIE_EXT_CAP_ID_DPC		0x1D	/* DPC */
566*33756ae2SRobert Mustacchi #define	PCIE_EXT_CAP_ID_L1PM		0x1E	/* L1 PM Substrates */
567*33756ae2SRobert Mustacchi #define	PCIE_EXT_CAP_ID_PTM		0x1F	/* Precision Time Management */
568*33756ae2SRobert Mustacchi #define	PCIE_EXT_CAP_ID_FRS		0x21	/* Function Ready Stat. Queue */
569*33756ae2SRobert Mustacchi #define	PCIE_EXT_CAP_ID_RTR		0x22	/* Readiness Time Reporting */
570*33756ae2SRobert Mustacchi #define	PCIE_EXT_CAP_ID_DVS		0x23	/* Designated Vendor-Specific */
571*33756ae2SRobert Mustacchi #define	PCIE_EXT_CAP_ID_DLF		0x25	/* Data Link Feature */
572*33756ae2SRobert Mustacchi #define	PCIE_EXT_CAP_ID_PL16GTE		0x26	/* Physical Layer 16.0 GT/s */
573*33756ae2SRobert Mustacchi #define	PCIE_EXT_CAP_ID_LANE_MARGIN	0x27	/* Lane Margining */
574*33756ae2SRobert Mustacchi #define	PCIE_EXT_CAP_ID_HIEARCHY_ID	0x28	/* Hierarchy ID */
575*33756ae2SRobert Mustacchi #define	PCIE_EXT_CAP_ID_NPEM		0x29	/* Native PCIe Enclosure Mgmt */
576f8d2de6bSjchu 
577f8d2de6bSjchu /*
578f8d2de6bSjchu  * PCI-Express Advanced Error Reporting Extended Capability Offsets
579f8d2de6bSjchu  */
580f8d2de6bSjchu #define	PCIE_AER_CAP			0x0	/* Enhanced Capability Header */
581f8d2de6bSjchu #define	PCIE_AER_UCE_STS		0x4	/* Uncorrectable Error Status */
582f8d2de6bSjchu #define	PCIE_AER_UCE_MASK		0x8	/* Uncorrectable Error Mask */
583f8d2de6bSjchu #define	PCIE_AER_UCE_SERV		0xc	/* Uncor Error Severity */
584f8d2de6bSjchu #define	PCIE_AER_CE_STS			0x10	/* Correctable Error Status */
585f8d2de6bSjchu #define	PCIE_AER_CE_MASK		0x14	/* Correctable Error Mask */
586f8d2de6bSjchu #define	PCIE_AER_CTL			0x18	/* AER Capability & Control */
587f8d2de6bSjchu #define	PCIE_AER_HDR_LOG		0x1c	/* Header Log */
588f8d2de6bSjchu 
589f8d2de6bSjchu /* Root Ports Only */
590f8d2de6bSjchu #define	PCIE_AER_RE_CMD			0x2c	/* Root Error Command */
591f8d2de6bSjchu #define	PCIE_AER_RE_STS			0x30	/* Root Error Status */
592f8d2de6bSjchu #define	PCIE_AER_CE_SRC_ID		0x34	/* Error Source ID */
593f8d2de6bSjchu #define	PCIE_AER_ERR_SRC_ID		0x36	/* Error Source ID */
594f8d2de6bSjchu 
595f8d2de6bSjchu /* Bridges Only */
596f8d2de6bSjchu #define	PCIE_AER_SUCE_STS		0x2c	/* Secondary UCE Status */
597f8d2de6bSjchu #define	PCIE_AER_SUCE_MASK		0x30	/* Secondary UCE Mask */
598f8d2de6bSjchu #define	PCIE_AER_SUCE_SERV		0x34	/* Secondary UCE Severity */
599f8d2de6bSjchu #define	PCIE_AER_SCTL			0x38	/* Secondary Cap & Ctl */
600f8d2de6bSjchu #define	PCIE_AER_SHDR_LOG		0x3c	/* Secondary Header Log */
601f8d2de6bSjchu 
602f8d2de6bSjchu /*
603f8d2de6bSjchu  * AER Uncorrectable Error Status/Mask/Severity Register
604f8d2de6bSjchu  */
60500d0963fSdilpreet #define	PCIE_AER_UCE_TRAINING		0x1	/* Training Error Status */
606f8d2de6bSjchu #define	PCIE_AER_UCE_DLP		0x10	/* Data Link Protocol Error */
60700d0963fSdilpreet #define	PCIE_AER_UCE_SD			0x20	/* Link Surprise down */
608f8d2de6bSjchu #define	PCIE_AER_UCE_PTLP		0x1000	/* Poisoned TLP Status */
609f8d2de6bSjchu #define	PCIE_AER_UCE_FCP		0x2000	/* Flow Control Protocol Sts */
610f8d2de6bSjchu #define	PCIE_AER_UCE_TO			0x4000	/* Completion Timeout Status */
611f8d2de6bSjchu #define	PCIE_AER_UCE_CA			0x8000	/* Completer Abort Status */
612f8d2de6bSjchu #define	PCIE_AER_UCE_UC			0x10000	/* Unexpected Completion Sts */
613f8d2de6bSjchu #define	PCIE_AER_UCE_RO			0x20000	/* Receiver Overflow Status */
614f8d2de6bSjchu #define	PCIE_AER_UCE_MTLP		0x40000	/* Malformed TLP Status */
615f8d2de6bSjchu #define	PCIE_AER_UCE_ECRC		0x80000	/* ECRC Error Status */
616f8d2de6bSjchu #define	PCIE_AER_UCE_UR			0x100000 /* Unsupported Req */
617f8d2de6bSjchu #define	PCIE_AER_UCE_BITS		(PCIE_AER_UCE_TRAINING | \
61800d0963fSdilpreet     PCIE_AER_UCE_DLP | PCIE_AER_UCE_SD | PCIE_AER_UCE_PTLP | \
61900d0963fSdilpreet     PCIE_AER_UCE_FCP | PCIE_AER_UCE_TO | PCIE_AER_UCE_CA | \
62000d0963fSdilpreet     PCIE_AER_UCE_UC | PCIE_AER_UCE_RO | PCIE_AER_UCE_MTLP | \
62100d0963fSdilpreet     PCIE_AER_UCE_ECRC | PCIE_AER_UCE_UR)
62200d0963fSdilpreet #define	PCIE_AER_UCE_LOG_BITS		(PCIE_AER_UCE_PTLP | PCIE_AER_UCE_CA | \
62300d0963fSdilpreet     PCIE_AER_UCE_UC | PCIE_AER_UCE_MTLP | PCIE_AER_UCE_ECRC | PCIE_AER_UCE_UR)
624f8d2de6bSjchu 
625f8d2de6bSjchu /*
626f8d2de6bSjchu  * AER Correctable Error Status/Mask Register
627f8d2de6bSjchu  */
628f8d2de6bSjchu #define	PCIE_AER_CE_RECEIVER_ERR	0x1	/* Receiver Error Status */
629f8d2de6bSjchu #define	PCIE_AER_CE_BAD_TLP		0x40	/* Bad TLP Status */
630f8d2de6bSjchu #define	PCIE_AER_CE_BAD_DLLP		0x80	/* Bad DLLP Status */
631f8d2de6bSjchu #define	PCIE_AER_CE_REPLAY_ROLLOVER	0x100	/* REPLAY_NUM Rollover Status */
632f8d2de6bSjchu #define	PCIE_AER_CE_REPLAY_TO		0x1000	/* Replay Timer Timeout Sts */
63300d0963fSdilpreet #define	PCIE_AER_CE_AD_NFE		0x2000	/* Advisory Non-Fatal Status */
634f8d2de6bSjchu #define	PCIE_AER_CE_BITS		(PCIE_AER_CE_RECEIVER_ERR | \
635f8d2de6bSjchu     PCIE_AER_CE_BAD_TLP | PCIE_AER_CE_BAD_DLLP | PCIE_AER_CE_REPLAY_ROLLOVER | \
636f8d2de6bSjchu     PCIE_AER_CE_REPLAY_TO)
637f8d2de6bSjchu 
638f8d2de6bSjchu /*
639f8d2de6bSjchu  * AER Capability & Control
640f8d2de6bSjchu  */
641f8d2de6bSjchu #define	PCIE_AER_CTL_FST_ERR_PTR_MASK	0x1F	/* First Error Pointer */
642f8d2de6bSjchu #define	PCIE_AER_CTL_ECRC_GEN_CAP	0x20	/* ECRC Generation Capable */
643f8d2de6bSjchu #define	PCIE_AER_CTL_ECRC_GEN_ENA	0x40	/* ECRC Generation Enable */
644f8d2de6bSjchu #define	PCIE_AER_CTL_ECRC_CHECK_CAP	0x80	/* ECRC Check Capable */
645f8d2de6bSjchu #define	PCIE_AER_CTL_ECRC_CHECK_ENA	0x100	/* ECRC Check Enable */
646f8d2de6bSjchu 
647f8d2de6bSjchu /*
648f8d2de6bSjchu  * AER Root Command Register
649f8d2de6bSjchu  */
650f8d2de6bSjchu #define	PCIE_AER_RE_CMD_CE_REP_EN	0x1	/* Correctable Error Enable */
651f8d2de6bSjchu #define	PCIE_AER_RE_CMD_NFE_REP_EN	0x2	/* Non-Fatal Error Enable */
652f8d2de6bSjchu #define	PCIE_AER_RE_CMD_FE_REP_EN	0x4	/* Fatal Error Enable */
653f8d2de6bSjchu 
654f8d2de6bSjchu /*
655f8d2de6bSjchu  * AER Root Error Status Register
656f8d2de6bSjchu  */
657f8d2de6bSjchu #define	PCIE_AER_RE_STS_CE_RCVD		0x1	/* ERR_COR Received */
658f8d2de6bSjchu #define	PCIE_AER_RE_STS_MUL_CE_RCVD	0x2	/* Multiple ERR_COR Received */
659f8d2de6bSjchu #define	PCIE_AER_RE_STS_FE_NFE_RCVD	0x4	/* FATAL/NON-FATAL Received */
660f8d2de6bSjchu #define	PCIE_AER_RE_STS_MUL_FE_NFE_RCVD	0x8	/* Multiple ERR_F/NF Received */
661f8d2de6bSjchu #define	PCIE_AER_RE_STS_FIRST_UC_FATAL	0x10	/* First Uncorrectable Fatal */
662f8d2de6bSjchu #define	PCIE_AER_RE_STS_NFE_MSGS_RCVD	0x20	/* Non-Fatal Error Msgs Rcvd */
663f8d2de6bSjchu #define	PCIE_AER_RE_STS_FE_MSGS_RCVD	0x40	/* Fatal Error Messages Rcvd */
664f8d2de6bSjchu 
665f8d2de6bSjchu #define	PCIE_AER_RE_STS_MSG_NUM_SHIFT	27	/* Offset of Intr Msg Number */
666f8d2de6bSjchu #define	PCIE_AER_RE_STS_MSG_NUM_MASK	0x1F	/* Intr Msg Number Mask */
667f8d2de6bSjchu 
668f8d2de6bSjchu /*
669f8d2de6bSjchu  * AER Error Source Identification Register
670f8d2de6bSjchu  */
671f8d2de6bSjchu #define	PCIE_AER_ERR_SRC_ID_CE_SHIFT	0	/* ERR_COR Source ID */
672f8d2de6bSjchu #define	PCIE_AER_ERR_SRC_ID_CE_MASK	0xFFFF
673f8d2de6bSjchu #define	PCIE_AER_ERR_SRC_ID_UE_SHIFT	16	/* ERR_FATAL/NONFATAL Src ID */
674eae2e508Skrishnae #define	PCIE_AER_ERR_SRC_ID_UE_MASK	0xFFFF
675f8d2de6bSjchu 
676f8d2de6bSjchu /*
677f8d2de6bSjchu  * AER Secondary Uncorrectable Error Register
678f8d2de6bSjchu  */
679f8d2de6bSjchu #define	PCIE_AER_SUCE_TA_ON_SC		0x1	/* Target Abort on Split Comp */
680f8d2de6bSjchu #define	PCIE_AER_SUCE_MA_ON_SC		0x2	/* Master Abort on Split Comp */
681f8d2de6bSjchu #define	PCIE_AER_SUCE_RCVD_TA		0x4	/* Received Target Abort */
682f8d2de6bSjchu #define	PCIE_AER_SUCE_RCVD_MA		0x8	/* Received Master Abort */
683f8d2de6bSjchu #define	PCIE_AER_SUCE_USC_ERR		0x20	/* Unexpected Split Comp Err */
684f8d2de6bSjchu #define	PCIE_AER_SUCE_USC_MSG_DATA_ERR	0x40	/* USC Message Data Error */
685f8d2de6bSjchu #define	PCIE_AER_SUCE_UC_DATA_ERR	0x80	/* Uncorrectable Data Error */
686f8d2de6bSjchu #define	PCIE_AER_SUCE_UC_ATTR_ERR	0x100	/* UC Attribute Err */
687f8d2de6bSjchu #define	PCIE_AER_SUCE_UC_ADDR_ERR	0x200	/* Uncorrectable Address Err */
688f8d2de6bSjchu #define	PCIE_AER_SUCE_TIMER_EXPIRED	0x400	/* Delayed xtion discard */
689f8d2de6bSjchu #define	PCIE_AER_SUCE_PERR_ASSERT	0x800	/* PERR Assertion Detected */
690f8d2de6bSjchu #define	PCIE_AER_SUCE_SERR_ASSERT	0x1000	/* SERR Assertion Detected */
691f8d2de6bSjchu #define	PCIE_AER_SUCE_INTERNAL_ERR	0x2000	/* Internal Bridge Err Detect */
69200d0963fSdilpreet 
69300d0963fSdilpreet #define	PCIE_AER_SUCE_HDR_CMD_LWR_MASK	0xF	/* Lower Command Mask */
69400d0963fSdilpreet #define	PCIE_AER_SUCE_HDR_CMD_LWR_SHIFT	4	/* Lower Command Shift */
69500d0963fSdilpreet #define	PCIE_AER_SUCE_HDR_CMD_UP_MASK	0xF	/* Upper Command Mask */
69600d0963fSdilpreet #define	PCIE_AER_SUCE_HDR_CMD_UP_SHIFT	8	/* Upper Command Shift */
69700d0963fSdilpreet #define	PCIE_AER_SUCE_HDR_ADDR_SHIFT	32	/* Upper Command Shift */
69800d0963fSdilpreet 
699f8d2de6bSjchu #define	PCIE_AER_SUCE_BITS		(PCIE_AER_SUCE_TA_ON_SC | \
700f8d2de6bSjchu     PCIE_AER_SUCE_MA_ON_SC | PCIE_AER_SUCE_RCVD_TA | PCIE_AER_SUCE_RCVD_MA | \
701f8d2de6bSjchu     PCIE_AER_SUCE_USC_ERR | PCIE_AER_SUCE_USC_MSG_DATA_ERR | \
702f8d2de6bSjchu     PCIE_AER_SUCE_UC_DATA_ERR | PCIE_AER_SUCE_UC_ATTR_ERR | \
703f8d2de6bSjchu     PCIE_AER_SUCE_UC_ADDR_ERR |	PCIE_AER_SUCE_TIMER_EXPIRED | \
704f8d2de6bSjchu     PCIE_AER_SUCE_PERR_ASSERT |	PCIE_AER_SUCE_SERR_ASSERT | \
705f8d2de6bSjchu     PCIE_AER_SUCE_INTERNAL_ERR)
70600d0963fSdilpreet #define	PCIE_AER_SUCE_LOG_BITS		(PCIE_AER_SUCE_TA_ON_SC | \
70700d0963fSdilpreet     PCIE_AER_SUCE_MA_ON_SC | PCIE_AER_SUCE_RCVD_TA | PCIE_AER_SUCE_RCVD_MA | \
70800d0963fSdilpreet     PCIE_AER_SUCE_USC_ERR | PCIE_AER_SUCE_USC_MSG_DATA_ERR | \
70900d0963fSdilpreet     PCIE_AER_SUCE_UC_DATA_ERR | PCIE_AER_SUCE_UC_ATTR_ERR | \
71000d0963fSdilpreet     PCIE_AER_SUCE_UC_ADDR_ERR |	PCIE_AER_SUCE_PERR_ASSERT)
711f8d2de6bSjchu 
712f8d2de6bSjchu /*
713f8d2de6bSjchu  * AER Secondary Capability & Control
714f8d2de6bSjchu  */
715f8d2de6bSjchu #define	PCIE_AER_SCTL_FST_ERR_PTR_MASK	0x1F	/* First Error Pointer */
716f8d2de6bSjchu 
717f8d2de6bSjchu /*
718f8d2de6bSjchu  * AER Secondary Headers
719f8d2de6bSjchu  * The Secondary Header Logs is 4 DW long.
720f8d2de6bSjchu  * The first 2 DW are split into 3 sections
721f8d2de6bSjchu  * o Transaction Attribute
722f8d2de6bSjchu  * o Transaction Command Lower
723f8d2de6bSjchu  * o Transaction Command Higher
724f8d2de6bSjchu  * The last 2 DW is the Transaction Address
725f8d2de6bSjchu  */
726f8d2de6bSjchu #define	PCIE_AER_SHDR_LOG_ATTR_MASK	0xFFFFFFFFF
727f8d2de6bSjchu #define	PCIE_AER_SHDR_LOG_CMD_LOW_MASK	0xF000000000
728f8d2de6bSjchu #define	PCIE_AER_SHDR_LOG_CMD_HIGH_MASK	0xF0000000000
729f8d2de6bSjchu #define	PCIE_AER_SHDR_LOG_ADDR_MASK	0xFFFFFFFFFFFFFFFF
730f8d2de6bSjchu 
731f8d2de6bSjchu /*
732665a7fcaSgovinda  * PCI-Express Device Serial Number Capability Offsets.
733665a7fcaSgovinda  */
734665a7fcaSgovinda #define	PCIE_SER_CAP		0x0	/* Enhanced Capability Header */
735665a7fcaSgovinda #define	PCIE_SER_SID_LOWER_DW	0x4	/* Lower 32-bit Serial Number */
736665a7fcaSgovinda #define	PCIE_SER_SID_UPPER_DW	0x8	/* Upper 32-bit Serial Number */
737665a7fcaSgovinda 
738665a7fcaSgovinda /*
73926947304SEvan Yan  * ARI Capability Offsets
74026947304SEvan Yan  */
74126947304SEvan Yan #define	PCIE_ARI_HDR	0x0		/* Enhanced Capability Header */
74226947304SEvan Yan #define	PCIE_ARI_CAP	0x4		/* ARI Capability Register */
74326947304SEvan Yan #define	PCIE_ARI_CTL	0x6		/* ARI Control Register */
74426947304SEvan Yan 
74526947304SEvan Yan #define	PCIE_ARI_CAP_MFVC_FUNC_GRP	0x01
74626947304SEvan Yan #define	PCIE_ARI_CAP_ASC_FUNC_GRP	0x02
74726947304SEvan Yan 
74826947304SEvan Yan #define	PCIE_ARI_CAP_NEXT_FUNC_SHIFT	8
74926947304SEvan Yan #define	PCIE_ARI_CAP_NEXT_FUNC_MASK	0xffff
75026947304SEvan Yan 
75126947304SEvan Yan #define	PCIE_ARI_CTRL_MFVC_FUNC_GRP	0x01
75226947304SEvan Yan #define	PCIE_ARI_CTRL_ASC_FUNC_GRP	0x02
75326947304SEvan Yan 
75426947304SEvan Yan #define	PCIE_ARI_CTRL_FUNC_GRP_SHIFT	4
75526947304SEvan Yan #define	PCIE_ARI_CTRL_FUNC_GRP_MASK	0x7
75626947304SEvan Yan 
75726947304SEvan Yan /*
758f8d2de6bSjchu  * PCI-E Common TLP Header Fields
759f8d2de6bSjchu  */
760f8d2de6bSjchu #define	PCIE_TLP_FMT_3DW	0x00
761f8d2de6bSjchu #define	PCIE_TLP_FMT_4DW	0x20
762f8d2de6bSjchu #define	PCIE_TLP_FMT_3DW_DATA	0x40
763f8d2de6bSjchu #define	PCIE_TLP_FMT_4DW_DATA	0x60
764f8d2de6bSjchu 
765f8d2de6bSjchu #define	PCIE_TLP_TYPE_MEM	0x0
766f8d2de6bSjchu #define	PCIE_TLP_TYPE_MEMLK	0x1
767f8d2de6bSjchu #define	PCIE_TLP_TYPE_IO	0x2
768f8d2de6bSjchu #define	PCIE_TLP_TYPE_CFG0	0x4
769f8d2de6bSjchu #define	PCIE_TLP_TYPE_CFG1	0x5
770f8d2de6bSjchu #define	PCIE_TLP_TYPE_MSG	0x10
771f8d2de6bSjchu #define	PCIE_TLP_TYPE_CPL	0xA
772f8d2de6bSjchu #define	PCIE_TLP_TYPE_CPLLK	0xB
773f8d2de6bSjchu #define	PCIE_TLP_TYPE_MSI	0x18
774f8d2de6bSjchu 
775f8d2de6bSjchu #define	PCIE_TLP_MRD3		(PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_MEM)
776f8d2de6bSjchu #define	PCIE_TLP_MRD4		(PCIE_TLP_FMT_4DW | PCIE_TLP_TYPE_MEM)
777f8d2de6bSjchu #define	PCIE_TLP_MRDLK3		(PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_MEMLK)
778f8d2de6bSjchu #define	PCIE_TLP_MRDLK4		(PCIE_TLP_FMT_4DW | PCIE_TLP_TYPE_MEMLK)
779f8d2de6bSjchu #define	PCIE_TLP_MRDWR3		(PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_MEM)
780f8d2de6bSjchu #define	PCIE_TLP_MRDWR4		(PCIE_TLP_FMT_4DW_DATA | PCIE_TLP_TYPE_MEM)
781f8d2de6bSjchu #define	PCIE_TLP_IORD		(PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_IO)
782f8d2de6bSjchu #define	PCIE_TLP_IOWR		(PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_IO)
783f8d2de6bSjchu #define	PCIE_TLP_CFGRD0		(PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_CFG0)
784f8d2de6bSjchu #define	PCIE_TLP_CFGWR0		(PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_CFG0)
785f8d2de6bSjchu #define	PCIE_TLP_CFGRD1		(PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_CFG1)
786f8d2de6bSjchu #define	PCIE_TLP_CFGWR1		(PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_CFG1)
787f8d2de6bSjchu #define	PCIE_TLP_MSG		(PCIE_TLP_FMT_4DW | PCIE_TLP_TYPE_MSG)
788f8d2de6bSjchu #define	PCIE_TLP_MSGD		(PCIE_TLP_FMT_4DW_DATA | PCIE_TLP_TYPE_MSG)
789f8d2de6bSjchu #define	PCIE_TLP_CPL		(PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_CPL)
790f8d2de6bSjchu #define	PCIE_TLP_CPLD		(PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_CPL)
791f8d2de6bSjchu #define	PCIE_TLP_CPLLK		(PCIE_TLP_FMT_3DW | PCIE_TLP_TYPE_CPLLK)
792f8d2de6bSjchu #define	PCIE_TLP_CPLDLK		(PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_CPLLK)
793f8d2de6bSjchu #define	PCIE_TLP_MSI32		(PCIE_TLP_FMT_3DW_DATA | PCIE_TLP_TYPE_MSI)
794f8d2de6bSjchu #define	PCIE_TLP_MSI64		(PCIE_TLP_FMT_4DW_DATA | PCIE_TLP_TYPE_MSI)
795f8d2de6bSjchu 
796f8d2de6bSjchu typedef uint16_t pcie_req_id_t;
797f8d2de6bSjchu 
798f8d2de6bSjchu #define	PCIE_REQ_ID_BUS_SHIFT	8
799f8d2de6bSjchu #define	PCIE_REQ_ID_BUS_MASK	0xFF00
800f8d2de6bSjchu #define	PCIE_REQ_ID_DEV_SHIFT	3
801c85864d8SKrishna Elango #define	PCIE_REQ_ID_DEV_MASK	0x00F8
802f8d2de6bSjchu #define	PCIE_REQ_ID_FUNC_SHIFT	0
803f8d2de6bSjchu #define	PCIE_REQ_ID_FUNC_MASK	0x0007
80426947304SEvan Yan #define	PCIE_REQ_ID_ARI_FUNC_MASK	0x00FF
805f8d2de6bSjchu 
806bf8fc234Set142600 #define	PCIE_CPL_STS_SUCCESS	0
807bf8fc234Set142600 #define	PCIE_CPL_STS_UR		1
808bf8fc234Set142600 #define	PCIE_CPL_STS_CRS	2
809bf8fc234Set142600 #define	PCIE_CPL_STS_CA		4
810bf8fc234Set142600 
81100d0963fSdilpreet #if defined(_BIT_FIELDS_LTOH)
81200d0963fSdilpreet /*
81300d0963fSdilpreet  * PCI Express little-endian common TLP header format
81400d0963fSdilpreet  */
81500d0963fSdilpreet typedef struct pcie_tlp_hdr {
81600d0963fSdilpreet 	uint32_t	len	:10,
81700d0963fSdilpreet 			rsvd3   :2,
81800d0963fSdilpreet 			attr    :2,
81900d0963fSdilpreet 			ep	:1,
82000d0963fSdilpreet 			td	:1,
82100d0963fSdilpreet 			rsvd2   :4,
82200d0963fSdilpreet 			tc	:3,
82300d0963fSdilpreet 			rsvd1   :1,
82400d0963fSdilpreet 			type    :5,
82500d0963fSdilpreet 			fmt	:2,
82600d0963fSdilpreet 			rsvd0   :1;
82700d0963fSdilpreet } pcie_tlp_hdr_t;
82800d0963fSdilpreet 
82900d0963fSdilpreet typedef struct pcie_mem64 {
83000d0963fSdilpreet 	uint32_t	fbe	:4,
83100d0963fSdilpreet 			lbe	:4,
83200d0963fSdilpreet 			tag	:8,
83300d0963fSdilpreet 			rid	:16;
83400d0963fSdilpreet 	uint32_t	addr1;
83500d0963fSdilpreet 	uint32_t	rsvd0   :2,
83600d0963fSdilpreet 			addr0   :30;
83700d0963fSdilpreet } pcie_mem64_t;
83800d0963fSdilpreet 
83900d0963fSdilpreet typedef struct pcie_memio32 {
84000d0963fSdilpreet 	uint32_t	fbe	:4,
84100d0963fSdilpreet 			lbe	:4,
84200d0963fSdilpreet 			tag	:8,
84300d0963fSdilpreet 			rid	:16;
84400d0963fSdilpreet 	uint32_t	rsvd0   :2,
84500d0963fSdilpreet 			addr0   :30;
84600d0963fSdilpreet } pcie_memio32_t;
84700d0963fSdilpreet 
84800d0963fSdilpreet typedef struct pcie_cfg {
84900d0963fSdilpreet 	uint32_t	fbe	:4,
85000d0963fSdilpreet 			lbe	:4,
85100d0963fSdilpreet 			tag	:8,
85200d0963fSdilpreet 			rid	:16;
85300d0963fSdilpreet 	uint32_t	rsvd1   :2,
85400d0963fSdilpreet 			reg	:6,
85500d0963fSdilpreet 			extreg  :4,
85600d0963fSdilpreet 			rsvd0   :4,
85700d0963fSdilpreet 			func    :3,
85800d0963fSdilpreet 			dev	:5,
85900d0963fSdilpreet 			bus	:8;
86000d0963fSdilpreet } pcie_cfg_t;
86100d0963fSdilpreet 
86200d0963fSdilpreet typedef struct pcie_cpl {
86300d0963fSdilpreet 	uint32_t	bc	:12,
86400d0963fSdilpreet 			bcm	:1,
86500d0963fSdilpreet 			status  :3,
86600d0963fSdilpreet 			cid	:16;
86700d0963fSdilpreet 	uint32_t	laddr   :7,
86800d0963fSdilpreet 			rsvd0   :1,
86900d0963fSdilpreet 			tag	:8,
87000d0963fSdilpreet 			rid	:16;
87100d0963fSdilpreet } pcie_cpl_t;
87200d0963fSdilpreet 
873f8d2de6bSjchu /*
874f8d2de6bSjchu  * PCI-Express Message Request Header
875f8d2de6bSjchu  */
876f8d2de6bSjchu typedef struct pcie_msg {
87700d0963fSdilpreet 	uint32_t	msg_code:8,	/* DW1 */
87800d0963fSdilpreet 			tag	:8,
87900d0963fSdilpreet 			rid	:16;
88000d0963fSdilpreet 	uint32_t	unused[2];	/* DW 2 & 3 */
88100d0963fSdilpreet } pcie_msg_t;
88200d0963fSdilpreet 
88300d0963fSdilpreet #elif defined(_BIT_FIELDS_HTOL)
88400d0963fSdilpreet /*
88500d0963fSdilpreet  * PCI Express big-endian common TLP header format
88600d0963fSdilpreet  */
88700d0963fSdilpreet typedef struct pcie_tlp_hdr {
88800d0963fSdilpreet 	uint32_t	rsvd0	:1,
88900d0963fSdilpreet 			fmt	:2,
89000d0963fSdilpreet 			type	:5,
89100d0963fSdilpreet 			rsvd1	:1,
89200d0963fSdilpreet 			tc	:3,
89300d0963fSdilpreet 			rsvd2	:4,
894f8d2de6bSjchu 			td	:1,
895f8d2de6bSjchu 			ep	:1,
896f8d2de6bSjchu 			attr	:2,
89700d0963fSdilpreet 			rsvd3	:2,
898f8d2de6bSjchu 			len	:10;
89900d0963fSdilpreet } pcie_tlp_hdr_t;
90000d0963fSdilpreet 
90100d0963fSdilpreet typedef struct pcie_mem64 {
90200d0963fSdilpreet 	uint32_t	rid	:16,
90300d0963fSdilpreet 			tag	:8,
90400d0963fSdilpreet 			lbe	:4,
90500d0963fSdilpreet 			fbe	:4;
90600d0963fSdilpreet 	uint32_t	addr1;
90700d0963fSdilpreet 	uint32_t	addr0	:30,
90800d0963fSdilpreet 			rsvd0	:2;
90900d0963fSdilpreet } pcie_mem64_t;
91000d0963fSdilpreet 
91100d0963fSdilpreet typedef struct pcie_memio32 {
91200d0963fSdilpreet 	uint32_t	rid	:16,
91300d0963fSdilpreet 			tag	:8,
91400d0963fSdilpreet 			lbe	:4,
91500d0963fSdilpreet 			fbe	:4;
91600d0963fSdilpreet 	uint32_t	addr0	:30,
91700d0963fSdilpreet 			rsvd0	:2;
91800d0963fSdilpreet } pcie_memio32_t;
91900d0963fSdilpreet 
92000d0963fSdilpreet typedef struct pcie_cfg {
92100d0963fSdilpreet 	uint32_t	rid	:16,
92200d0963fSdilpreet 			tag	:8,
92300d0963fSdilpreet 			lbe	:4,
92400d0963fSdilpreet 			fbe	:4;
92500d0963fSdilpreet 	uint32_t	bus	:8,
92600d0963fSdilpreet 			dev	:5,
92700d0963fSdilpreet 			func	:3,
92800d0963fSdilpreet 			rsvd0	:4,
92900d0963fSdilpreet 			extreg	:4,
93000d0963fSdilpreet 			reg	:6,
93100d0963fSdilpreet 			rsvd1	:2;
93200d0963fSdilpreet } pcie_cfg_t;
93300d0963fSdilpreet 
93400d0963fSdilpreet typedef struct pcie_cpl {
93500d0963fSdilpreet 	uint32_t	cid	:16,
93600d0963fSdilpreet 			status	:3,
93700d0963fSdilpreet 			bcm	:1,
93800d0963fSdilpreet 			bc	:12;
93900d0963fSdilpreet 	uint32_t	rid	:16,
94000d0963fSdilpreet 			tag	:8,
94100d0963fSdilpreet 			rsvd0	:1,
94200d0963fSdilpreet 			laddr	:7;
94300d0963fSdilpreet } pcie_cpl_t;
94400d0963fSdilpreet 
94500d0963fSdilpreet /*
94600d0963fSdilpreet  * PCI-Express Message Request Header
94700d0963fSdilpreet  */
94800d0963fSdilpreet typedef struct pcie_msg {
949f8d2de6bSjchu 	uint32_t	rid	:16,	/* DW1 */
950f8d2de6bSjchu 			tag	:8,
951f8d2de6bSjchu 			msg_code:8;
952f8d2de6bSjchu 	uint32_t	unused[2];	/* DW 2 & 3 */
953f8d2de6bSjchu } pcie_msg_t;
95400d0963fSdilpreet #else
95500d0963fSdilpreet #error "bit field not defined"
95600d0963fSdilpreet #endif
957f8d2de6bSjchu 
958f8d2de6bSjchu #define	PCIE_MSG_CODE_ERR_COR		0x30
959f8d2de6bSjchu #define	PCIE_MSG_CODE_ERR_NONFATAL	0x31
960f8d2de6bSjchu #define	PCIE_MSG_CODE_ERR_FATAL		0x33
961f8d2de6bSjchu 
962f8d2de6bSjchu #ifdef	__cplusplus
963f8d2de6bSjchu }
964f8d2de6bSjchu #endif
965f8d2de6bSjchu 
966f8d2de6bSjchu #endif	/* _SYS_PCIE_H */
967