1; RUN: opt < %s -instcombine -S | FileCheck %s
2
3define i32 @t1(i16 zeroext %x, i32 %y) nounwind {
4entry:
5; CHECK: t1
6; CHECK-NOT: sdiv
7; CHECK: lshr i32 %conv
8  %conv = zext i16 %x to i32
9  %s = shl i32 2, %y
10  %d = sdiv i32 %conv, %s
11  ret i32 %d
12}
13
14; rdar://11721329
15define i64 @t2(i64 %x, i32 %y) nounwind  {
16; CHECK: t2
17; CHECK-NOT: udiv
18; CHECK: lshr i64 %x
19  %1 = shl i32 1, %y
20  %2 = zext i32 %1 to i64
21  %3 = udiv i64 %x, %2
22  ret i64 %3
23}
24
25; PR13250
26define i64 @t3(i64 %x, i32 %y) nounwind  {
27; CHECK: t3
28; CHECK-NOT: udiv
29; CHECK-NEXT: %1 = add i32 %y, 2
30; CHECK-NEXT: %2 = zext i32 %1 to i64
31; CHECK-NEXT: %3 = lshr i64 %x, %2
32; CHECK-NEXT: ret i64 %3
33  %1 = shl i32 4, %y
34  %2 = zext i32 %1 to i64
35  %3 = udiv i64 %x, %2
36  ret i64 %3
37}
38
39define i32 @t4(i32 %x, i32 %y) nounwind {
40; CHECK: t4
41; CHECK-NOT: udiv
42; CHECK-NEXT: [[CMP:%.*]] = icmp ult i32 %y, 5
43; CHECK-NEXT: [[SEL:%.*]] = select i1 [[CMP]], i32 5, i32 %y
44; CHECK-NEXT: [[SHR:%.*]] = lshr i32 %x, [[SEL]]
45; CHECK-NEXT: ret i32 [[SHR]]
46  %1 = shl i32 1, %y
47  %2 = icmp ult i32 %1, 32
48  %3 = select i1 %2, i32 32, i32 %1
49  %4 = udiv i32 %x, %3
50  ret i32 %4
51}
52
53define i32 @t5(i1 %x, i1 %y, i32 %V) nounwind {
54; CHECK: t5
55; CHECK-NOT: udiv
56; CHECK-NEXT: [[SEL1:%.*]] = select i1 %x, i32 5, i32 6
57; CHECK-NEXT: [[LSHR:%.*]] = lshr i32 %V, [[SEL1]]
58; CHECK-NEXT: [[SEL2:%.*]] = select i1 %y, i32 [[LSHR]], i32 0
59; CHECK-NEXT: ret i32 [[SEL2]]
60  %1 = shl i32 1, %V
61  %2 = select i1 %x, i32 32, i32 64
62  %3 = select i1 %y, i32 %2, i32 %1
63  %4 = udiv i32 %V, %3
64  ret i32 %4
65}
66
67define i32 @t6(i32 %x, i32 %z) nounwind{
68; CHECK: t6
69; CHECK-NEXT: [[CMP:%.*]] = icmp eq i32 %x, 0
70; CHECK-NOT: udiv i32 %z, %x
71  %x_is_zero = icmp eq i32 %x, 0
72  %divisor = select i1 %x_is_zero, i32 1, i32 %x
73  %y = udiv i32 %z, %divisor
74  ret i32 %y
75}
76