106f32e7eSjoerg //===- llvm/lib/Target/X86/X86CallLowering.cpp - Call lowering ------------===//
206f32e7eSjoerg //
306f32e7eSjoerg // Part of the LLVM Project, under the Apache License v2.0 with LLVM Exceptions.
406f32e7eSjoerg // See https://llvm.org/LICENSE.txt for license information.
506f32e7eSjoerg // SPDX-License-Identifier: Apache-2.0 WITH LLVM-exception
606f32e7eSjoerg //
706f32e7eSjoerg //===----------------------------------------------------------------------===//
806f32e7eSjoerg //
906f32e7eSjoerg /// \file
1006f32e7eSjoerg /// This file implements the lowering of LLVM calls to machine code calls for
1106f32e7eSjoerg /// GlobalISel.
1206f32e7eSjoerg //
1306f32e7eSjoerg //===----------------------------------------------------------------------===//
1406f32e7eSjoerg 
1506f32e7eSjoerg #include "X86CallLowering.h"
1606f32e7eSjoerg #include "X86CallingConv.h"
1706f32e7eSjoerg #include "X86ISelLowering.h"
1806f32e7eSjoerg #include "X86InstrInfo.h"
1906f32e7eSjoerg #include "X86RegisterInfo.h"
2006f32e7eSjoerg #include "X86Subtarget.h"
2106f32e7eSjoerg #include "llvm/ADT/ArrayRef.h"
2206f32e7eSjoerg #include "llvm/ADT/SmallVector.h"
2306f32e7eSjoerg #include "llvm/CodeGen/Analysis.h"
2406f32e7eSjoerg #include "llvm/CodeGen/CallingConvLower.h"
2506f32e7eSjoerg #include "llvm/CodeGen/GlobalISel/MachineIRBuilder.h"
2606f32e7eSjoerg #include "llvm/CodeGen/GlobalISel/Utils.h"
2706f32e7eSjoerg #include "llvm/CodeGen/LowLevelType.h"
2806f32e7eSjoerg #include "llvm/CodeGen/MachineBasicBlock.h"
2906f32e7eSjoerg #include "llvm/CodeGen/MachineFrameInfo.h"
3006f32e7eSjoerg #include "llvm/CodeGen/MachineFunction.h"
3106f32e7eSjoerg #include "llvm/CodeGen/MachineInstrBuilder.h"
3206f32e7eSjoerg #include "llvm/CodeGen/MachineMemOperand.h"
3306f32e7eSjoerg #include "llvm/CodeGen/MachineOperand.h"
3406f32e7eSjoerg #include "llvm/CodeGen/MachineRegisterInfo.h"
3506f32e7eSjoerg #include "llvm/CodeGen/TargetInstrInfo.h"
3606f32e7eSjoerg #include "llvm/CodeGen/TargetSubtargetInfo.h"
3706f32e7eSjoerg #include "llvm/CodeGen/ValueTypes.h"
3806f32e7eSjoerg #include "llvm/IR/Attributes.h"
3906f32e7eSjoerg #include "llvm/IR/DataLayout.h"
4006f32e7eSjoerg #include "llvm/IR/Function.h"
4106f32e7eSjoerg #include "llvm/IR/Value.h"
4206f32e7eSjoerg #include "llvm/MC/MCRegisterInfo.h"
4306f32e7eSjoerg #include "llvm/Support/LowLevelTypeImpl.h"
4406f32e7eSjoerg #include "llvm/Support/MachineValueType.h"
4506f32e7eSjoerg #include <cassert>
4606f32e7eSjoerg #include <cstdint>
4706f32e7eSjoerg 
4806f32e7eSjoerg using namespace llvm;
4906f32e7eSjoerg 
X86CallLowering(const X86TargetLowering & TLI)5006f32e7eSjoerg X86CallLowering::X86CallLowering(const X86TargetLowering &TLI)
5106f32e7eSjoerg     : CallLowering(&TLI) {}
5206f32e7eSjoerg 
5306f32e7eSjoerg namespace {
5406f32e7eSjoerg 
55*da58b97aSjoerg struct X86OutgoingValueAssigner : public CallLowering::OutgoingValueAssigner {
56*da58b97aSjoerg private:
57*da58b97aSjoerg   uint64_t StackSize = 0;
58*da58b97aSjoerg   unsigned NumXMMRegs = 0;
5906f32e7eSjoerg 
60*da58b97aSjoerg public:
getStackSize__anon5ce76f850111::X86OutgoingValueAssigner61*da58b97aSjoerg   uint64_t getStackSize() { return StackSize; }
getNumXmmRegs__anon5ce76f850111::X86OutgoingValueAssigner62*da58b97aSjoerg   unsigned getNumXmmRegs() { return NumXMMRegs; }
6306f32e7eSjoerg 
X86OutgoingValueAssigner__anon5ce76f850111::X86OutgoingValueAssigner64*da58b97aSjoerg   X86OutgoingValueAssigner(CCAssignFn *AssignFn_)
65*da58b97aSjoerg       : CallLowering::OutgoingValueAssigner(AssignFn_) {}
6606f32e7eSjoerg 
assignArg__anon5ce76f850111::X86OutgoingValueAssigner67*da58b97aSjoerg   bool assignArg(unsigned ValNo, EVT OrigVT, MVT ValVT, MVT LocVT,
6806f32e7eSjoerg                  CCValAssign::LocInfo LocInfo,
6906f32e7eSjoerg                  const CallLowering::ArgInfo &Info, ISD::ArgFlagsTy Flags,
7006f32e7eSjoerg                  CCState &State) override {
7106f32e7eSjoerg     bool Res = AssignFn(ValNo, ValVT, LocVT, LocInfo, Flags, State);
7206f32e7eSjoerg     StackSize = State.getNextStackOffset();
7306f32e7eSjoerg 
7406f32e7eSjoerg     static const MCPhysReg XMMArgRegs[] = {X86::XMM0, X86::XMM1, X86::XMM2,
7506f32e7eSjoerg                                            X86::XMM3, X86::XMM4, X86::XMM5,
7606f32e7eSjoerg                                            X86::XMM6, X86::XMM7};
7706f32e7eSjoerg     if (!Info.IsFixed)
7806f32e7eSjoerg       NumXMMRegs = State.getFirstUnallocated(XMMArgRegs);
7906f32e7eSjoerg 
8006f32e7eSjoerg     return Res;
8106f32e7eSjoerg   }
82*da58b97aSjoerg };
8306f32e7eSjoerg 
84*da58b97aSjoerg struct X86OutgoingValueHandler : public CallLowering::OutgoingValueHandler {
X86OutgoingValueHandler__anon5ce76f850111::X86OutgoingValueHandler85*da58b97aSjoerg   X86OutgoingValueHandler(MachineIRBuilder &MIRBuilder,
86*da58b97aSjoerg                           MachineRegisterInfo &MRI, MachineInstrBuilder &MIB)
87*da58b97aSjoerg       : OutgoingValueHandler(MIRBuilder, MRI), MIB(MIB),
88*da58b97aSjoerg         DL(MIRBuilder.getMF().getDataLayout()),
89*da58b97aSjoerg         STI(MIRBuilder.getMF().getSubtarget<X86Subtarget>()) {}
90*da58b97aSjoerg 
getStackAddress__anon5ce76f850111::X86OutgoingValueHandler91*da58b97aSjoerg   Register getStackAddress(uint64_t Size, int64_t Offset,
92*da58b97aSjoerg                            MachinePointerInfo &MPO,
93*da58b97aSjoerg                            ISD::ArgFlagsTy Flags) override {
94*da58b97aSjoerg     LLT p0 = LLT::pointer(0, DL.getPointerSizeInBits(0));
95*da58b97aSjoerg     LLT SType = LLT::scalar(DL.getPointerSizeInBits(0));
96*da58b97aSjoerg     auto SPReg =
97*da58b97aSjoerg         MIRBuilder.buildCopy(p0, STI.getRegisterInfo()->getStackRegister());
98*da58b97aSjoerg 
99*da58b97aSjoerg     auto OffsetReg = MIRBuilder.buildConstant(SType, Offset);
100*da58b97aSjoerg 
101*da58b97aSjoerg     auto AddrReg = MIRBuilder.buildPtrAdd(p0, SPReg, OffsetReg);
102*da58b97aSjoerg 
103*da58b97aSjoerg     MPO = MachinePointerInfo::getStack(MIRBuilder.getMF(), Offset);
104*da58b97aSjoerg     return AddrReg.getReg(0);
105*da58b97aSjoerg   }
106*da58b97aSjoerg 
assignValueToReg__anon5ce76f850111::X86OutgoingValueHandler107*da58b97aSjoerg   void assignValueToReg(Register ValVReg, Register PhysReg,
108*da58b97aSjoerg                         CCValAssign &VA) override {
109*da58b97aSjoerg     MIB.addUse(PhysReg, RegState::Implicit);
110*da58b97aSjoerg     Register ExtReg = extendRegister(ValVReg, VA);
111*da58b97aSjoerg     MIRBuilder.buildCopy(PhysReg, ExtReg);
112*da58b97aSjoerg   }
113*da58b97aSjoerg 
assignValueToAddress__anon5ce76f850111::X86OutgoingValueHandler114*da58b97aSjoerg   void assignValueToAddress(Register ValVReg, Register Addr, uint64_t Size,
115*da58b97aSjoerg                             MachinePointerInfo &MPO, CCValAssign &VA) override {
116*da58b97aSjoerg     MachineFunction &MF = MIRBuilder.getMF();
117*da58b97aSjoerg     Register ExtReg = extendRegister(ValVReg, VA);
118*da58b97aSjoerg 
119*da58b97aSjoerg     auto *MMO = MF.getMachineMemOperand(MPO, MachineMemOperand::MOStore,
120*da58b97aSjoerg                                         VA.getLocVT().getStoreSize(),
121*da58b97aSjoerg                                         inferAlignFromPtrInfo(MF, MPO));
122*da58b97aSjoerg     MIRBuilder.buildStore(ExtReg, Addr, *MMO);
123*da58b97aSjoerg   }
12406f32e7eSjoerg 
12506f32e7eSjoerg protected:
12606f32e7eSjoerg   MachineInstrBuilder &MIB;
12706f32e7eSjoerg   const DataLayout &DL;
12806f32e7eSjoerg   const X86Subtarget &STI;
12906f32e7eSjoerg };
13006f32e7eSjoerg 
13106f32e7eSjoerg } // end anonymous namespace
13206f32e7eSjoerg 
lowerReturn(MachineIRBuilder & MIRBuilder,const Value * Val,ArrayRef<Register> VRegs,FunctionLoweringInfo & FLI) const133*da58b97aSjoerg bool X86CallLowering::lowerReturn(MachineIRBuilder &MIRBuilder,
134*da58b97aSjoerg                                   const Value *Val, ArrayRef<Register> VRegs,
135*da58b97aSjoerg                                   FunctionLoweringInfo &FLI) const {
13606f32e7eSjoerg   assert(((Val && !VRegs.empty()) || (!Val && VRegs.empty())) &&
13706f32e7eSjoerg          "Return value without a vreg");
13806f32e7eSjoerg   auto MIB = MIRBuilder.buildInstrNoInsert(X86::RET).addImm(0);
13906f32e7eSjoerg 
14006f32e7eSjoerg   if (!VRegs.empty()) {
14106f32e7eSjoerg     MachineFunction &MF = MIRBuilder.getMF();
14206f32e7eSjoerg     const Function &F = MF.getFunction();
14306f32e7eSjoerg     MachineRegisterInfo &MRI = MF.getRegInfo();
144*da58b97aSjoerg     const DataLayout &DL = MF.getDataLayout();
14506f32e7eSjoerg 
146*da58b97aSjoerg     ArgInfo OrigRetInfo(VRegs, Val->getType());
147*da58b97aSjoerg     setArgFlags(OrigRetInfo, AttributeList::ReturnIndex, DL, F);
14806f32e7eSjoerg 
149*da58b97aSjoerg     SmallVector<ArgInfo, 4> SplitRetInfos;
150*da58b97aSjoerg     splitToValueTypes(OrigRetInfo, SplitRetInfos, DL, F.getCallingConv());
15106f32e7eSjoerg 
152*da58b97aSjoerg     X86OutgoingValueAssigner Assigner(RetCC_X86);
153*da58b97aSjoerg     X86OutgoingValueHandler Handler(MIRBuilder, MRI, MIB);
154*da58b97aSjoerg     if (!determineAndHandleAssignments(Handler, Assigner, SplitRetInfos,
155*da58b97aSjoerg                                        MIRBuilder, F.getCallingConv(),
156*da58b97aSjoerg                                        F.isVarArg()))
15706f32e7eSjoerg       return false;
15806f32e7eSjoerg   }
15906f32e7eSjoerg 
16006f32e7eSjoerg   MIRBuilder.insertInstr(MIB);
16106f32e7eSjoerg   return true;
16206f32e7eSjoerg }
16306f32e7eSjoerg 
16406f32e7eSjoerg namespace {
16506f32e7eSjoerg 
166*da58b97aSjoerg struct X86IncomingValueHandler : public CallLowering::IncomingValueHandler {
X86IncomingValueHandler__anon5ce76f850211::X86IncomingValueHandler167*da58b97aSjoerg   X86IncomingValueHandler(MachineIRBuilder &MIRBuilder,
168*da58b97aSjoerg                           MachineRegisterInfo &MRI)
169*da58b97aSjoerg       : IncomingValueHandler(MIRBuilder, MRI),
17006f32e7eSjoerg         DL(MIRBuilder.getMF().getDataLayout()) {}
17106f32e7eSjoerg 
getStackAddress__anon5ce76f850211::X86IncomingValueHandler17206f32e7eSjoerg   Register getStackAddress(uint64_t Size, int64_t Offset,
173*da58b97aSjoerg                            MachinePointerInfo &MPO,
174*da58b97aSjoerg                            ISD::ArgFlagsTy Flags) override {
17506f32e7eSjoerg     auto &MFI = MIRBuilder.getMF().getFrameInfo();
176*da58b97aSjoerg 
177*da58b97aSjoerg     // Byval is assumed to be writable memory, but other stack passed arguments
178*da58b97aSjoerg     // are not.
179*da58b97aSjoerg     const bool IsImmutable = !Flags.isByVal();
180*da58b97aSjoerg 
181*da58b97aSjoerg     int FI = MFI.CreateFixedObject(Size, Offset, IsImmutable);
18206f32e7eSjoerg     MPO = MachinePointerInfo::getFixedStack(MIRBuilder.getMF(), FI);
18306f32e7eSjoerg 
184*da58b97aSjoerg     return MIRBuilder
185*da58b97aSjoerg         .buildFrameIndex(LLT::pointer(0, DL.getPointerSizeInBits(0)), FI)
186*da58b97aSjoerg         .getReg(0);
18706f32e7eSjoerg   }
18806f32e7eSjoerg 
assignValueToAddress__anon5ce76f850211::X86IncomingValueHandler18906f32e7eSjoerg   void assignValueToAddress(Register ValVReg, Register Addr, uint64_t Size,
19006f32e7eSjoerg                             MachinePointerInfo &MPO, CCValAssign &VA) override {
191*da58b97aSjoerg     MachineFunction &MF = MIRBuilder.getMF();
192*da58b97aSjoerg     auto *MMO = MF.getMachineMemOperand(
19306f32e7eSjoerg         MPO, MachineMemOperand::MOLoad | MachineMemOperand::MOInvariant, Size,
194*da58b97aSjoerg         inferAlignFromPtrInfo(MF, MPO));
19506f32e7eSjoerg     MIRBuilder.buildLoad(ValVReg, Addr, *MMO);
19606f32e7eSjoerg   }
19706f32e7eSjoerg 
assignValueToReg__anon5ce76f850211::X86IncomingValueHandler19806f32e7eSjoerg   void assignValueToReg(Register ValVReg, Register PhysReg,
19906f32e7eSjoerg                         CCValAssign &VA) override {
20006f32e7eSjoerg     markPhysRegUsed(PhysReg);
201*da58b97aSjoerg     IncomingValueHandler::assignValueToReg(ValVReg, PhysReg, VA);
20206f32e7eSjoerg   }
20306f32e7eSjoerg 
20406f32e7eSjoerg   /// How the physical register gets marked varies between formal
20506f32e7eSjoerg   /// parameters (it's a basic-block live-in), and a call instruction
20606f32e7eSjoerg   /// (it's an implicit-def of the BL).
20706f32e7eSjoerg   virtual void markPhysRegUsed(unsigned PhysReg) = 0;
20806f32e7eSjoerg 
20906f32e7eSjoerg protected:
21006f32e7eSjoerg   const DataLayout &DL;
21106f32e7eSjoerg };
21206f32e7eSjoerg 
213*da58b97aSjoerg struct FormalArgHandler : public X86IncomingValueHandler {
FormalArgHandler__anon5ce76f850211::FormalArgHandler214*da58b97aSjoerg   FormalArgHandler(MachineIRBuilder &MIRBuilder, MachineRegisterInfo &MRI)
215*da58b97aSjoerg       : X86IncomingValueHandler(MIRBuilder, MRI) {}
21606f32e7eSjoerg 
markPhysRegUsed__anon5ce76f850211::FormalArgHandler21706f32e7eSjoerg   void markPhysRegUsed(unsigned PhysReg) override {
21806f32e7eSjoerg     MIRBuilder.getMRI()->addLiveIn(PhysReg);
21906f32e7eSjoerg     MIRBuilder.getMBB().addLiveIn(PhysReg);
22006f32e7eSjoerg   }
22106f32e7eSjoerg };
22206f32e7eSjoerg 
223*da58b97aSjoerg struct CallReturnHandler : public X86IncomingValueHandler {
CallReturnHandler__anon5ce76f850211::CallReturnHandler22406f32e7eSjoerg   CallReturnHandler(MachineIRBuilder &MIRBuilder, MachineRegisterInfo &MRI,
225*da58b97aSjoerg                     MachineInstrBuilder &MIB)
226*da58b97aSjoerg       : X86IncomingValueHandler(MIRBuilder, MRI), MIB(MIB) {}
22706f32e7eSjoerg 
markPhysRegUsed__anon5ce76f850211::CallReturnHandler22806f32e7eSjoerg   void markPhysRegUsed(unsigned PhysReg) override {
22906f32e7eSjoerg     MIB.addDef(PhysReg, RegState::Implicit);
23006f32e7eSjoerg   }
23106f32e7eSjoerg 
23206f32e7eSjoerg protected:
23306f32e7eSjoerg   MachineInstrBuilder &MIB;
23406f32e7eSjoerg };
23506f32e7eSjoerg 
23606f32e7eSjoerg } // end anonymous namespace
23706f32e7eSjoerg 
lowerFormalArguments(MachineIRBuilder & MIRBuilder,const Function & F,ArrayRef<ArrayRef<Register>> VRegs,FunctionLoweringInfo & FLI) const238*da58b97aSjoerg bool X86CallLowering::lowerFormalArguments(MachineIRBuilder &MIRBuilder,
239*da58b97aSjoerg                                            const Function &F,
240*da58b97aSjoerg                                            ArrayRef<ArrayRef<Register>> VRegs,
241*da58b97aSjoerg                                            FunctionLoweringInfo &FLI) const {
24206f32e7eSjoerg   if (F.arg_empty())
24306f32e7eSjoerg     return true;
24406f32e7eSjoerg 
24506f32e7eSjoerg   // TODO: handle variadic function
24606f32e7eSjoerg   if (F.isVarArg())
24706f32e7eSjoerg     return false;
24806f32e7eSjoerg 
24906f32e7eSjoerg   MachineFunction &MF = MIRBuilder.getMF();
25006f32e7eSjoerg   MachineRegisterInfo &MRI = MF.getRegInfo();
25106f32e7eSjoerg   auto DL = MF.getDataLayout();
25206f32e7eSjoerg 
25306f32e7eSjoerg   SmallVector<ArgInfo, 8> SplitArgs;
25406f32e7eSjoerg   unsigned Idx = 0;
255*da58b97aSjoerg   for (const auto &Arg : F.args()) {
25606f32e7eSjoerg     // TODO: handle not simple cases.
25706f32e7eSjoerg     if (Arg.hasAttribute(Attribute::ByVal) ||
25806f32e7eSjoerg         Arg.hasAttribute(Attribute::InReg) ||
25906f32e7eSjoerg         Arg.hasAttribute(Attribute::StructRet) ||
26006f32e7eSjoerg         Arg.hasAttribute(Attribute::SwiftSelf) ||
26106f32e7eSjoerg         Arg.hasAttribute(Attribute::SwiftError) ||
26206f32e7eSjoerg         Arg.hasAttribute(Attribute::Nest) || VRegs[Idx].size() > 1)
26306f32e7eSjoerg       return false;
26406f32e7eSjoerg 
26506f32e7eSjoerg     ArgInfo OrigArg(VRegs[Idx], Arg.getType());
26606f32e7eSjoerg     setArgFlags(OrigArg, Idx + AttributeList::FirstArgIndex, DL, F);
267*da58b97aSjoerg     splitToValueTypes(OrigArg, SplitArgs, DL, F.getCallingConv());
26806f32e7eSjoerg     Idx++;
26906f32e7eSjoerg   }
27006f32e7eSjoerg 
27106f32e7eSjoerg   MachineBasicBlock &MBB = MIRBuilder.getMBB();
27206f32e7eSjoerg   if (!MBB.empty())
27306f32e7eSjoerg     MIRBuilder.setInstr(*MBB.begin());
27406f32e7eSjoerg 
275*da58b97aSjoerg   X86OutgoingValueAssigner Assigner(CC_X86);
276*da58b97aSjoerg   FormalArgHandler Handler(MIRBuilder, MRI);
277*da58b97aSjoerg   if (!determineAndHandleAssignments(Handler, Assigner, SplitArgs, MIRBuilder,
278*da58b97aSjoerg                                      F.getCallingConv(), F.isVarArg()))
27906f32e7eSjoerg     return false;
28006f32e7eSjoerg 
28106f32e7eSjoerg   // Move back to the end of the basic block.
28206f32e7eSjoerg   MIRBuilder.setMBB(MBB);
28306f32e7eSjoerg 
28406f32e7eSjoerg   return true;
28506f32e7eSjoerg }
28606f32e7eSjoerg 
lowerCall(MachineIRBuilder & MIRBuilder,CallLoweringInfo & Info) const28706f32e7eSjoerg bool X86CallLowering::lowerCall(MachineIRBuilder &MIRBuilder,
28806f32e7eSjoerg                                 CallLoweringInfo &Info) const {
28906f32e7eSjoerg   MachineFunction &MF = MIRBuilder.getMF();
29006f32e7eSjoerg   const Function &F = MF.getFunction();
29106f32e7eSjoerg   MachineRegisterInfo &MRI = MF.getRegInfo();
292*da58b97aSjoerg   const DataLayout &DL = F.getParent()->getDataLayout();
29306f32e7eSjoerg   const X86Subtarget &STI = MF.getSubtarget<X86Subtarget>();
29406f32e7eSjoerg   const TargetInstrInfo &TII = *STI.getInstrInfo();
295*da58b97aSjoerg   const X86RegisterInfo *TRI = STI.getRegisterInfo();
29606f32e7eSjoerg 
29706f32e7eSjoerg   // Handle only Linux C, X86_64_SysV calling conventions for now.
29806f32e7eSjoerg   if (!STI.isTargetLinux() || !(Info.CallConv == CallingConv::C ||
29906f32e7eSjoerg                                 Info.CallConv == CallingConv::X86_64_SysV))
30006f32e7eSjoerg     return false;
30106f32e7eSjoerg 
30206f32e7eSjoerg   unsigned AdjStackDown = TII.getCallFrameSetupOpcode();
30306f32e7eSjoerg   auto CallSeqStart = MIRBuilder.buildInstr(AdjStackDown);
30406f32e7eSjoerg 
30506f32e7eSjoerg   // Create a temporarily-floating call instruction so we can add the implicit
30606f32e7eSjoerg   // uses of arg registers.
30706f32e7eSjoerg   bool Is64Bit = STI.is64Bit();
30806f32e7eSjoerg   unsigned CallOpc = Info.Callee.isReg()
30906f32e7eSjoerg                          ? (Is64Bit ? X86::CALL64r : X86::CALL32r)
31006f32e7eSjoerg                          : (Is64Bit ? X86::CALL64pcrel32 : X86::CALLpcrel32);
31106f32e7eSjoerg 
31206f32e7eSjoerg   auto MIB = MIRBuilder.buildInstrNoInsert(CallOpc)
31306f32e7eSjoerg                  .add(Info.Callee)
31406f32e7eSjoerg                  .addRegMask(TRI->getCallPreservedMask(MF, Info.CallConv));
31506f32e7eSjoerg 
31606f32e7eSjoerg   SmallVector<ArgInfo, 8> SplitArgs;
31706f32e7eSjoerg   for (const auto &OrigArg : Info.OrigArgs) {
31806f32e7eSjoerg 
31906f32e7eSjoerg     // TODO: handle not simple cases.
32006f32e7eSjoerg     if (OrigArg.Flags[0].isByVal())
32106f32e7eSjoerg       return false;
32206f32e7eSjoerg 
32306f32e7eSjoerg     if (OrigArg.Regs.size() > 1)
32406f32e7eSjoerg       return false;
32506f32e7eSjoerg 
326*da58b97aSjoerg     splitToValueTypes(OrigArg, SplitArgs, DL, Info.CallConv);
32706f32e7eSjoerg   }
32806f32e7eSjoerg   // Do the actual argument marshalling.
329*da58b97aSjoerg   X86OutgoingValueAssigner Assigner(CC_X86);
330*da58b97aSjoerg   X86OutgoingValueHandler Handler(MIRBuilder, MRI, MIB);
331*da58b97aSjoerg   if (!determineAndHandleAssignments(Handler, Assigner, SplitArgs, MIRBuilder,
332*da58b97aSjoerg                                      Info.CallConv, Info.IsVarArg))
33306f32e7eSjoerg     return false;
33406f32e7eSjoerg 
33506f32e7eSjoerg   bool IsFixed = Info.OrigArgs.empty() ? true : Info.OrigArgs.back().IsFixed;
33606f32e7eSjoerg   if (STI.is64Bit() && !IsFixed && !STI.isCallingConvWin64(Info.CallConv)) {
33706f32e7eSjoerg     // From AMD64 ABI document:
33806f32e7eSjoerg     // For calls that may call functions that use varargs or stdargs
33906f32e7eSjoerg     // (prototype-less calls or calls to functions containing ellipsis (...) in
34006f32e7eSjoerg     // the declaration) %al is used as hidden argument to specify the number
34106f32e7eSjoerg     // of SSE registers used. The contents of %al do not need to match exactly
34206f32e7eSjoerg     // the number of registers, but must be an ubound on the number of SSE
34306f32e7eSjoerg     // registers used and is in the range 0 - 8 inclusive.
34406f32e7eSjoerg 
34506f32e7eSjoerg     MIRBuilder.buildInstr(X86::MOV8ri)
34606f32e7eSjoerg         .addDef(X86::AL)
347*da58b97aSjoerg         .addImm(Assigner.getNumXmmRegs());
34806f32e7eSjoerg     MIB.addUse(X86::AL, RegState::Implicit);
34906f32e7eSjoerg   }
35006f32e7eSjoerg 
35106f32e7eSjoerg   // Now we can add the actual call instruction to the correct basic block.
35206f32e7eSjoerg   MIRBuilder.insertInstr(MIB);
35306f32e7eSjoerg 
35406f32e7eSjoerg   // If Callee is a reg, since it is used by a target specific
35506f32e7eSjoerg   // instruction, it must have a register class matching the
35606f32e7eSjoerg   // constraint of that instruction.
35706f32e7eSjoerg   if (Info.Callee.isReg())
35806f32e7eSjoerg     MIB->getOperand(0).setReg(constrainOperandRegClass(
35906f32e7eSjoerg         MF, *TRI, MRI, *MF.getSubtarget().getInstrInfo(),
36006f32e7eSjoerg         *MF.getSubtarget().getRegBankInfo(), *MIB, MIB->getDesc(), Info.Callee,
36106f32e7eSjoerg         0));
36206f32e7eSjoerg 
36306f32e7eSjoerg   // Finally we can copy the returned value back into its virtual-register. In
36406f32e7eSjoerg   // symmetry with the arguments, the physical register must be an
36506f32e7eSjoerg   // implicit-define of the call instruction.
36606f32e7eSjoerg 
36706f32e7eSjoerg   if (!Info.OrigRet.Ty->isVoidTy()) {
36806f32e7eSjoerg     if (Info.OrigRet.Regs.size() > 1)
36906f32e7eSjoerg       return false;
37006f32e7eSjoerg 
37106f32e7eSjoerg     SplitArgs.clear();
37206f32e7eSjoerg     SmallVector<Register, 8> NewRegs;
37306f32e7eSjoerg 
374*da58b97aSjoerg     splitToValueTypes(Info.OrigRet, SplitArgs, DL, Info.CallConv);
37506f32e7eSjoerg 
376*da58b97aSjoerg     X86OutgoingValueAssigner Assigner(RetCC_X86);
377*da58b97aSjoerg     CallReturnHandler Handler(MIRBuilder, MRI, MIB);
378*da58b97aSjoerg     if (!determineAndHandleAssignments(Handler, Assigner, SplitArgs, MIRBuilder,
379*da58b97aSjoerg                                        Info.CallConv, Info.IsVarArg))
38006f32e7eSjoerg       return false;
38106f32e7eSjoerg 
38206f32e7eSjoerg     if (!NewRegs.empty())
38306f32e7eSjoerg       MIRBuilder.buildMerge(Info.OrigRet.Regs[0], NewRegs);
38406f32e7eSjoerg   }
38506f32e7eSjoerg 
386*da58b97aSjoerg   CallSeqStart.addImm(Assigner.getStackSize())
38706f32e7eSjoerg       .addImm(0 /* see getFrameTotalSize */)
38806f32e7eSjoerg       .addImm(0 /* see getFrameAdjustment */);
38906f32e7eSjoerg 
39006f32e7eSjoerg   unsigned AdjStackUp = TII.getCallFrameDestroyOpcode();
39106f32e7eSjoerg   MIRBuilder.buildInstr(AdjStackUp)
392*da58b97aSjoerg       .addImm(Assigner.getStackSize())
39306f32e7eSjoerg       .addImm(0 /* NumBytesForCalleeToPop */);
39406f32e7eSjoerg 
39506f32e7eSjoerg   return true;
39606f32e7eSjoerg }
397