xref: /dragonfly/sys/dev/drm/radeon/radeon_ucode.c (revision cb754608)
1*cb754608SImre Vadász /*
2*cb754608SImre Vadász  * Copyright 2014 Advanced Micro Devices, Inc.
3*cb754608SImre Vadász  *
4*cb754608SImre Vadász  * Permission is hereby granted, free of charge, to any person obtaining a
5*cb754608SImre Vadász  * copy of this software and associated documentation files (the "Software"),
6*cb754608SImre Vadász  * to deal in the Software without restriction, including without limitation
7*cb754608SImre Vadász  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8*cb754608SImre Vadász  * and/or sell copies of the Software, and to permit persons to whom the
9*cb754608SImre Vadász  * Software is furnished to do so, subject to the following conditions:
10*cb754608SImre Vadász  *
11*cb754608SImre Vadász  * The above copyright notice and this permission notice shall be included in
12*cb754608SImre Vadász  * all copies or substantial portions of the Software.
13*cb754608SImre Vadász  *
14*cb754608SImre Vadász  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
15*cb754608SImre Vadász  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
16*cb754608SImre Vadász  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
17*cb754608SImre Vadász  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
18*cb754608SImre Vadász  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
19*cb754608SImre Vadász  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
20*cb754608SImre Vadász  * OTHER DEALINGS IN THE SOFTWARE.
21*cb754608SImre Vadász  *
22*cb754608SImre Vadász  */
23*cb754608SImre Vadász 
24*cb754608SImre Vadász #include <linux/firmware.h>
25*cb754608SImre Vadász #include <linux/module.h>
26*cb754608SImre Vadász #include <drm/drmP.h>
27*cb754608SImre Vadász #include "radeon.h"
28*cb754608SImre Vadász #include "radeon_ucode.h"
29*cb754608SImre Vadász 
radeon_ucode_print_common_hdr(const struct common_firmware_header * hdr)30*cb754608SImre Vadász static void radeon_ucode_print_common_hdr(const struct common_firmware_header *hdr)
31*cb754608SImre Vadász {
32*cb754608SImre Vadász 	DRM_DEBUG("size_bytes: %u\n", le32_to_cpu(hdr->size_bytes));
33*cb754608SImre Vadász 	DRM_DEBUG("header_size_bytes: %u\n", le32_to_cpu(hdr->header_size_bytes));
34*cb754608SImre Vadász 	DRM_DEBUG("header_version_major: %u\n", le16_to_cpu(hdr->header_version_major));
35*cb754608SImre Vadász 	DRM_DEBUG("header_version_minor: %u\n", le16_to_cpu(hdr->header_version_minor));
36*cb754608SImre Vadász 	DRM_DEBUG("ip_version_major: %u\n", le16_to_cpu(hdr->ip_version_major));
37*cb754608SImre Vadász 	DRM_DEBUG("ip_version_minor: %u\n", le16_to_cpu(hdr->ip_version_minor));
38*cb754608SImre Vadász 	DRM_DEBUG("ucode_version: 0x%08x\n", le32_to_cpu(hdr->ucode_version));
39*cb754608SImre Vadász 	DRM_DEBUG("ucode_size_bytes: %u\n", le32_to_cpu(hdr->ucode_size_bytes));
40*cb754608SImre Vadász 	DRM_DEBUG("ucode_array_offset_bytes: %u\n",
41*cb754608SImre Vadász 		  le32_to_cpu(hdr->ucode_array_offset_bytes));
42*cb754608SImre Vadász 	DRM_DEBUG("crc32: 0x%08x\n", le32_to_cpu(hdr->crc32));
43*cb754608SImre Vadász }
44*cb754608SImre Vadász 
radeon_ucode_print_mc_hdr(const struct common_firmware_header * hdr)45*cb754608SImre Vadász void radeon_ucode_print_mc_hdr(const struct common_firmware_header *hdr)
46*cb754608SImre Vadász {
47*cb754608SImre Vadász 	uint16_t version_major = le16_to_cpu(hdr->header_version_major);
48*cb754608SImre Vadász 	uint16_t version_minor = le16_to_cpu(hdr->header_version_minor);
49*cb754608SImre Vadász 
50*cb754608SImre Vadász 	DRM_DEBUG("MC\n");
51*cb754608SImre Vadász 	radeon_ucode_print_common_hdr(hdr);
52*cb754608SImre Vadász 
53*cb754608SImre Vadász 	if (version_major == 1) {
54*cb754608SImre Vadász 		const struct mc_firmware_header_v1_0 *mc_hdr =
55*cb754608SImre Vadász 			container_of(__DECONST(void *, hdr), struct mc_firmware_header_v1_0, header);
56*cb754608SImre Vadász 
57*cb754608SImre Vadász 		DRM_DEBUG("io_debug_size_bytes: %u\n",
58*cb754608SImre Vadász 			  le32_to_cpu(mc_hdr->io_debug_size_bytes));
59*cb754608SImre Vadász 		DRM_DEBUG("io_debug_array_offset_bytes: %u\n",
60*cb754608SImre Vadász 			  le32_to_cpu(mc_hdr->io_debug_array_offset_bytes));
61*cb754608SImre Vadász 	} else {
62*cb754608SImre Vadász 		DRM_ERROR("Unknown MC ucode version: %u.%u\n", version_major, version_minor);
63*cb754608SImre Vadász 	}
64*cb754608SImre Vadász }
65*cb754608SImre Vadász 
radeon_ucode_print_smc_hdr(const struct common_firmware_header * hdr)66*cb754608SImre Vadász void radeon_ucode_print_smc_hdr(const struct common_firmware_header *hdr)
67*cb754608SImre Vadász {
68*cb754608SImre Vadász 	uint16_t version_major = le16_to_cpu(hdr->header_version_major);
69*cb754608SImre Vadász 	uint16_t version_minor = le16_to_cpu(hdr->header_version_minor);
70*cb754608SImre Vadász 
71*cb754608SImre Vadász 	DRM_DEBUG("SMC\n");
72*cb754608SImre Vadász 	radeon_ucode_print_common_hdr(hdr);
73*cb754608SImre Vadász 
74*cb754608SImre Vadász 	if (version_major == 1) {
75*cb754608SImre Vadász 		const struct smc_firmware_header_v1_0 *smc_hdr =
76*cb754608SImre Vadász 			container_of(__DECONST(void *, hdr), struct smc_firmware_header_v1_0, header);
77*cb754608SImre Vadász 
78*cb754608SImre Vadász 		DRM_DEBUG("ucode_start_addr: %u\n", le32_to_cpu(smc_hdr->ucode_start_addr));
79*cb754608SImre Vadász 	} else {
80*cb754608SImre Vadász 		DRM_ERROR("Unknown SMC ucode version: %u.%u\n", version_major, version_minor);
81*cb754608SImre Vadász 	}
82*cb754608SImre Vadász }
83*cb754608SImre Vadász 
radeon_ucode_print_gfx_hdr(const struct common_firmware_header * hdr)84*cb754608SImre Vadász void radeon_ucode_print_gfx_hdr(const struct common_firmware_header *hdr)
85*cb754608SImre Vadász {
86*cb754608SImre Vadász 	uint16_t version_major = le16_to_cpu(hdr->header_version_major);
87*cb754608SImre Vadász 	uint16_t version_minor = le16_to_cpu(hdr->header_version_minor);
88*cb754608SImre Vadász 
89*cb754608SImre Vadász 	DRM_DEBUG("GFX\n");
90*cb754608SImre Vadász 	radeon_ucode_print_common_hdr(hdr);
91*cb754608SImre Vadász 
92*cb754608SImre Vadász 	if (version_major == 1) {
93*cb754608SImre Vadász 		const struct gfx_firmware_header_v1_0 *gfx_hdr =
94*cb754608SImre Vadász 			container_of(__DECONST(void *, hdr), struct gfx_firmware_header_v1_0, header);
95*cb754608SImre Vadász 
96*cb754608SImre Vadász 		DRM_DEBUG("ucode_feature_version: %u\n",
97*cb754608SImre Vadász 			  le32_to_cpu(gfx_hdr->ucode_feature_version));
98*cb754608SImre Vadász 		DRM_DEBUG("jt_offset: %u\n", le32_to_cpu(gfx_hdr->jt_offset));
99*cb754608SImre Vadász 		DRM_DEBUG("jt_size: %u\n", le32_to_cpu(gfx_hdr->jt_size));
100*cb754608SImre Vadász 	} else {
101*cb754608SImre Vadász 		DRM_ERROR("Unknown GFX ucode version: %u.%u\n", version_major, version_minor);
102*cb754608SImre Vadász 	}
103*cb754608SImre Vadász }
104*cb754608SImre Vadász 
radeon_ucode_print_rlc_hdr(const struct common_firmware_header * hdr)105*cb754608SImre Vadász void radeon_ucode_print_rlc_hdr(const struct common_firmware_header *hdr)
106*cb754608SImre Vadász {
107*cb754608SImre Vadász 	uint16_t version_major = le16_to_cpu(hdr->header_version_major);
108*cb754608SImre Vadász 	uint16_t version_minor = le16_to_cpu(hdr->header_version_minor);
109*cb754608SImre Vadász 
110*cb754608SImre Vadász 	DRM_DEBUG("RLC\n");
111*cb754608SImre Vadász 	radeon_ucode_print_common_hdr(hdr);
112*cb754608SImre Vadász 
113*cb754608SImre Vadász 	if (version_major == 1) {
114*cb754608SImre Vadász 		const struct rlc_firmware_header_v1_0 *rlc_hdr =
115*cb754608SImre Vadász 			container_of(__DECONST(void *, hdr), struct rlc_firmware_header_v1_0, header);
116*cb754608SImre Vadász 
117*cb754608SImre Vadász 		DRM_DEBUG("ucode_feature_version: %u\n",
118*cb754608SImre Vadász 			  le32_to_cpu(rlc_hdr->ucode_feature_version));
119*cb754608SImre Vadász 		DRM_DEBUG("save_and_restore_offset: %u\n",
120*cb754608SImre Vadász 			  le32_to_cpu(rlc_hdr->save_and_restore_offset));
121*cb754608SImre Vadász 		DRM_DEBUG("clear_state_descriptor_offset: %u\n",
122*cb754608SImre Vadász 			  le32_to_cpu(rlc_hdr->clear_state_descriptor_offset));
123*cb754608SImre Vadász 		DRM_DEBUG("avail_scratch_ram_locations: %u\n",
124*cb754608SImre Vadász 			  le32_to_cpu(rlc_hdr->avail_scratch_ram_locations));
125*cb754608SImre Vadász 		DRM_DEBUG("master_pkt_description_offset: %u\n",
126*cb754608SImre Vadász 			  le32_to_cpu(rlc_hdr->master_pkt_description_offset));
127*cb754608SImre Vadász 	} else {
128*cb754608SImre Vadász 		DRM_ERROR("Unknown RLC ucode version: %u.%u\n", version_major, version_minor);
129*cb754608SImre Vadász 	}
130*cb754608SImre Vadász }
131*cb754608SImre Vadász 
radeon_ucode_print_sdma_hdr(const struct common_firmware_header * hdr)132*cb754608SImre Vadász void radeon_ucode_print_sdma_hdr(const struct common_firmware_header *hdr)
133*cb754608SImre Vadász {
134*cb754608SImre Vadász 	uint16_t version_major = le16_to_cpu(hdr->header_version_major);
135*cb754608SImre Vadász 	uint16_t version_minor = le16_to_cpu(hdr->header_version_minor);
136*cb754608SImre Vadász 
137*cb754608SImre Vadász 	DRM_DEBUG("SDMA\n");
138*cb754608SImre Vadász 	radeon_ucode_print_common_hdr(hdr);
139*cb754608SImre Vadász 
140*cb754608SImre Vadász 	if (version_major == 1) {
141*cb754608SImre Vadász 		const struct sdma_firmware_header_v1_0 *sdma_hdr =
142*cb754608SImre Vadász 			container_of(__DECONST(void *, hdr), struct sdma_firmware_header_v1_0, header);
143*cb754608SImre Vadász 
144*cb754608SImre Vadász 		DRM_DEBUG("ucode_feature_version: %u\n",
145*cb754608SImre Vadász 			  le32_to_cpu(sdma_hdr->ucode_feature_version));
146*cb754608SImre Vadász 		DRM_DEBUG("ucode_change_version: %u\n",
147*cb754608SImre Vadász 			  le32_to_cpu(sdma_hdr->ucode_change_version));
148*cb754608SImre Vadász 		DRM_DEBUG("jt_offset: %u\n", le32_to_cpu(sdma_hdr->jt_offset));
149*cb754608SImre Vadász 		DRM_DEBUG("jt_size: %u\n", le32_to_cpu(sdma_hdr->jt_size));
150*cb754608SImre Vadász 	} else {
151*cb754608SImre Vadász 		DRM_ERROR("Unknown SDMA ucode version: %u.%u\n",
152*cb754608SImre Vadász 			  version_major, version_minor);
153*cb754608SImre Vadász 	}
154*cb754608SImre Vadász }
155*cb754608SImre Vadász 
radeon_ucode_validate(const struct firmware * fw)156*cb754608SImre Vadász int radeon_ucode_validate(const struct firmware *fw)
157*cb754608SImre Vadász {
158*cb754608SImre Vadász 	const struct common_firmware_header *hdr =
159*cb754608SImre Vadász 		(const struct common_firmware_header *)fw->data;
160*cb754608SImre Vadász 
161*cb754608SImre Vadász 	if (fw->datasize == le32_to_cpu(hdr->size_bytes))
162*cb754608SImre Vadász 		return 0;
163*cb754608SImre Vadász 
164*cb754608SImre Vadász 	return -EINVAL;
165*cb754608SImre Vadász }
166*cb754608SImre Vadász 
167