xref: /freebsd/sys/dev/mana/gdma_main.c (revision c5eed414)
1ce110ea1SWei Hu /*-
2ce110ea1SWei Hu  * SPDX-License-Identifier: BSD-2-Clause
3ce110ea1SWei Hu  *
4ce110ea1SWei Hu  * Copyright (c) 2021 Microsoft Corp.
5ce110ea1SWei Hu  * All rights reserved.
6ce110ea1SWei Hu  *
7ce110ea1SWei Hu  * Redistribution and use in source and binary forms, with or without
8ce110ea1SWei Hu  * modification, are permitted provided that the following conditions
9ce110ea1SWei Hu  * are met:
10ce110ea1SWei Hu  *
11ce110ea1SWei Hu  * 1. Redistributions of source code must retain the above copyright
12ce110ea1SWei Hu  *    notice, this list of conditions and the following disclaimer.
13ce110ea1SWei Hu  *
14ce110ea1SWei Hu  * 2. Redistributions in binary form must reproduce the above copyright
15ce110ea1SWei Hu  *    notice, this list of conditions and the following disclaimer in the
16ce110ea1SWei Hu  *    documentation and/or other materials provided with the distribution.
17ce110ea1SWei Hu  *
18ce110ea1SWei Hu  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
19ce110ea1SWei Hu  * "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
20ce110ea1SWei Hu  * LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
21ce110ea1SWei Hu  * A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
22ce110ea1SWei Hu  * OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
23ce110ea1SWei Hu  * SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
24ce110ea1SWei Hu  * LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
25ce110ea1SWei Hu  * DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
26ce110ea1SWei Hu  * THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
27ce110ea1SWei Hu  * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
28ce110ea1SWei Hu  * OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
29ce110ea1SWei Hu  */
30ce110ea1SWei Hu #include <sys/cdefs.h>
31ce110ea1SWei Hu __FBSDID("$FreeBSD$");
32ce110ea1SWei Hu 
33ce110ea1SWei Hu #include <sys/param.h>
34ce110ea1SWei Hu #include <sys/systm.h>
35ce110ea1SWei Hu #include <sys/bus.h>
36ce110ea1SWei Hu #include <sys/kernel.h>
37ce110ea1SWei Hu #include <sys/kthread.h>
38ce110ea1SWei Hu #include <sys/malloc.h>
39ce110ea1SWei Hu #include <sys/mbuf.h>
40ce110ea1SWei Hu #include <sys/module.h>
41ce110ea1SWei Hu #include <sys/rman.h>
42ce110ea1SWei Hu #include <sys/smp.h>
43ce110ea1SWei Hu #include <sys/socket.h>
44ce110ea1SWei Hu #include <sys/sysctl.h>
45ce110ea1SWei Hu #include <sys/taskqueue.h>
46ce110ea1SWei Hu #include <sys/time.h>
47ce110ea1SWei Hu #include <sys/eventhandler.h>
48ce110ea1SWei Hu 
49ce110ea1SWei Hu #include <machine/bus.h>
50ce110ea1SWei Hu #include <machine/resource.h>
51ce110ea1SWei Hu #include <machine/in_cksum.h>
52ce110ea1SWei Hu 
53ce110ea1SWei Hu #include <net/if.h>
54ce110ea1SWei Hu #include <net/if_var.h>
55ce110ea1SWei Hu 
56ce110ea1SWei Hu #include <dev/pci/pcivar.h>
57ce110ea1SWei Hu #include <dev/pci/pcireg.h>
58ce110ea1SWei Hu 
59ce110ea1SWei Hu #include "gdma_util.h"
60ce110ea1SWei Hu #include "mana.h"
61ce110ea1SWei Hu 
62ce110ea1SWei Hu 
63ce110ea1SWei Hu static mana_vendor_id_t mana_id_table[] = {
64ce110ea1SWei Hu     { PCI_VENDOR_ID_MICROSOFT, PCI_DEV_ID_MANA_VF},
65ce110ea1SWei Hu     /* Last entry */
66ce110ea1SWei Hu     { 0, 0}
67ce110ea1SWei Hu };
68ce110ea1SWei Hu 
69ce110ea1SWei Hu static inline uint32_t
70ce110ea1SWei Hu mana_gd_r32(struct gdma_context *g, uint64_t offset)
71ce110ea1SWei Hu {
72ce110ea1SWei Hu 	uint32_t v = bus_space_read_4(g->gd_bus.bar0_t,
73ce110ea1SWei Hu 	    g->gd_bus.bar0_h, offset);
74ce110ea1SWei Hu 	rmb();
75ce110ea1SWei Hu 	return (v);
76ce110ea1SWei Hu }
77ce110ea1SWei Hu 
78ce110ea1SWei Hu #if defined(__amd64__)
79ce110ea1SWei Hu static inline uint64_t
80ce110ea1SWei Hu mana_gd_r64(struct gdma_context *g, uint64_t offset)
81ce110ea1SWei Hu {
82ce110ea1SWei Hu 	uint64_t v = bus_space_read_8(g->gd_bus.bar0_t,
83ce110ea1SWei Hu 	    g->gd_bus.bar0_h, offset);
84ce110ea1SWei Hu 	rmb();
85ce110ea1SWei Hu 	return (v);
86ce110ea1SWei Hu }
87ce110ea1SWei Hu #else
88ce110ea1SWei Hu static inline uint64_t
89ce110ea1SWei Hu mana_gd_r64(struct gdma_context *g, uint64_t offset)
90ce110ea1SWei Hu {
91ce110ea1SWei Hu 	uint64_t v;
92ce110ea1SWei Hu 	uint32_t *vp = (uint32_t *)&v;
93ce110ea1SWei Hu 
94ce110ea1SWei Hu 	*vp =  mana_gd_r32(g, offset);
95ce110ea1SWei Hu 	*(vp + 1) = mana_gd_r32(g, offset + 4);
96ce110ea1SWei Hu 	rmb();
97ce110ea1SWei Hu 	return (v);
98ce110ea1SWei Hu }
99ce110ea1SWei Hu #endif
100ce110ea1SWei Hu 
101ce110ea1SWei Hu static int
102ce110ea1SWei Hu mana_gd_query_max_resources(device_t dev)
103ce110ea1SWei Hu {
104ce110ea1SWei Hu 	struct gdma_context *gc = device_get_softc(dev);
105ce110ea1SWei Hu 	struct gdma_query_max_resources_resp resp = {};
106ce110ea1SWei Hu 	struct gdma_general_req req = {};
107ce110ea1SWei Hu 	int err;
108ce110ea1SWei Hu 
109ce110ea1SWei Hu 	mana_gd_init_req_hdr(&req.hdr, GDMA_QUERY_MAX_RESOURCES,
110ce110ea1SWei Hu 	    sizeof(req), sizeof(resp));
111ce110ea1SWei Hu 
112ce110ea1SWei Hu 	err = mana_gd_send_request(gc, sizeof(req), &req, sizeof(resp), &resp);
113ce110ea1SWei Hu 	if (err || resp.hdr.status) {
114ce110ea1SWei Hu 		device_printf(gc->dev,
115ce110ea1SWei Hu 		   "Failed to query resource info: %d, 0x%x\n",
116ce110ea1SWei Hu 		   err, resp.hdr.status);
117ce110ea1SWei Hu 		return err ? err : EPROTO;
118ce110ea1SWei Hu 	}
119ce110ea1SWei Hu 
120ce110ea1SWei Hu 	mana_dbg(NULL, "max_msix %u, max_eq %u, max_cq %u, "
121ce110ea1SWei Hu 	    "max_sq %u, max_rq %u\n",
122ce110ea1SWei Hu 	    resp.max_msix, resp.max_eq, resp.max_cq,
123ce110ea1SWei Hu 	    resp.max_sq, resp.max_rq);
124ce110ea1SWei Hu 
125ce110ea1SWei Hu 	if (gc->num_msix_usable > resp.max_msix)
126ce110ea1SWei Hu 		gc->num_msix_usable = resp.max_msix;
127ce110ea1SWei Hu 
128ce110ea1SWei Hu 	if (gc->num_msix_usable <= 1)
129ce110ea1SWei Hu 		return ENOSPC;
130ce110ea1SWei Hu 
131ce110ea1SWei Hu 	gc->max_num_queues = mp_ncpus;
132ce110ea1SWei Hu 	if (gc->max_num_queues > MANA_MAX_NUM_QUEUES)
133ce110ea1SWei Hu 		gc->max_num_queues = MANA_MAX_NUM_QUEUES;
134ce110ea1SWei Hu 
135ce110ea1SWei Hu 	if (gc->max_num_queues > resp.max_eq)
136ce110ea1SWei Hu 		gc->max_num_queues = resp.max_eq;
137ce110ea1SWei Hu 
138ce110ea1SWei Hu 	if (gc->max_num_queues > resp.max_cq)
139ce110ea1SWei Hu 		gc->max_num_queues = resp.max_cq;
140ce110ea1SWei Hu 
141ce110ea1SWei Hu 	if (gc->max_num_queues > resp.max_sq)
142ce110ea1SWei Hu 		gc->max_num_queues = resp.max_sq;
143ce110ea1SWei Hu 
144ce110ea1SWei Hu 	if (gc->max_num_queues > resp.max_rq)
145ce110ea1SWei Hu 		gc->max_num_queues = resp.max_rq;
146ce110ea1SWei Hu 
147ce110ea1SWei Hu 	return 0;
148ce110ea1SWei Hu }
149ce110ea1SWei Hu 
150ce110ea1SWei Hu static int
151ce110ea1SWei Hu mana_gd_detect_devices(device_t dev)
152ce110ea1SWei Hu {
153ce110ea1SWei Hu 	struct gdma_context *gc = device_get_softc(dev);
154ce110ea1SWei Hu 	struct gdma_list_devices_resp resp = {};
155ce110ea1SWei Hu 	struct gdma_general_req req = {};
156ce110ea1SWei Hu 	struct gdma_dev_id gd_dev;
157ce110ea1SWei Hu 	uint32_t i, max_num_devs;
158ce110ea1SWei Hu 	uint16_t dev_type;
159ce110ea1SWei Hu 	int err;
160ce110ea1SWei Hu 
161ce110ea1SWei Hu 	mana_gd_init_req_hdr(&req.hdr, GDMA_LIST_DEVICES, sizeof(req),
162ce110ea1SWei Hu 	    sizeof(resp));
163ce110ea1SWei Hu 
164ce110ea1SWei Hu 	err = mana_gd_send_request(gc, sizeof(req), &req, sizeof(resp), &resp);
165ce110ea1SWei Hu 	if (err || resp.hdr.status) {
166ce110ea1SWei Hu 		device_printf(gc->dev,
167ce110ea1SWei Hu 		    "Failed to detect devices: %d, 0x%x\n", err,
168ce110ea1SWei Hu 		    resp.hdr.status);
169ce110ea1SWei Hu 		return err ? err : EPROTO;
170ce110ea1SWei Hu 	}
171ce110ea1SWei Hu 
172ce110ea1SWei Hu 	max_num_devs = min_t(uint32_t, MAX_NUM_GDMA_DEVICES, resp.num_of_devs);
173ce110ea1SWei Hu 
174ce110ea1SWei Hu 	for (i = 0; i < max_num_devs; i++) {
175ce110ea1SWei Hu 		gd_dev = resp.devs[i];
176ce110ea1SWei Hu 		dev_type = gd_dev.type;
177ce110ea1SWei Hu 
178ce110ea1SWei Hu 		mana_dbg(NULL, "gdma dev %d, type %u\n",
179ce110ea1SWei Hu 		    i, dev_type);
180ce110ea1SWei Hu 
181ce110ea1SWei Hu 		/* HWC is already detected in mana_hwc_create_channel(). */
182ce110ea1SWei Hu 		if (dev_type == GDMA_DEVICE_HWC)
183ce110ea1SWei Hu 			continue;
184ce110ea1SWei Hu 
185ce110ea1SWei Hu 		if (dev_type == GDMA_DEVICE_MANA) {
186ce110ea1SWei Hu 			gc->mana.gdma_context = gc;
187ce110ea1SWei Hu 			gc->mana.dev_id = gd_dev;
188ce110ea1SWei Hu 		}
189ce110ea1SWei Hu 	}
190ce110ea1SWei Hu 
191ce110ea1SWei Hu 	return gc->mana.dev_id.type == 0 ? ENODEV : 0;
192ce110ea1SWei Hu }
193ce110ea1SWei Hu 
194ce110ea1SWei Hu int
195ce110ea1SWei Hu mana_gd_send_request(struct gdma_context *gc, uint32_t req_len,
196ce110ea1SWei Hu     const void *req, uint32_t resp_len, void *resp)
197ce110ea1SWei Hu {
198ce110ea1SWei Hu 	struct hw_channel_context *hwc = gc->hwc.driver_data;
199ce110ea1SWei Hu 
200ce110ea1SWei Hu 	return mana_hwc_send_request(hwc, req_len, req, resp_len, resp);
201ce110ea1SWei Hu }
202ce110ea1SWei Hu 
203ce110ea1SWei Hu void
204ce110ea1SWei Hu mana_gd_dma_map_paddr(void *arg, bus_dma_segment_t *segs, int nseg, int error)
205ce110ea1SWei Hu {
206ce110ea1SWei Hu 	bus_addr_t *paddr = arg;
207ce110ea1SWei Hu 
208ce110ea1SWei Hu 	if (error)
209ce110ea1SWei Hu 		return;
210ce110ea1SWei Hu 
211ce110ea1SWei Hu 	KASSERT(nseg == 1, ("too many segments %d!", nseg));
212ce110ea1SWei Hu 	*paddr = segs->ds_addr;
213ce110ea1SWei Hu }
214ce110ea1SWei Hu 
215ce110ea1SWei Hu int
216ce110ea1SWei Hu mana_gd_alloc_memory(struct gdma_context *gc, unsigned int length,
217ce110ea1SWei Hu     struct gdma_mem_info *gmi)
218ce110ea1SWei Hu {
219ce110ea1SWei Hu 	bus_addr_t dma_handle;
220ce110ea1SWei Hu 	void *buf;
221ce110ea1SWei Hu 	int err;
222ce110ea1SWei Hu 
223ce110ea1SWei Hu 	if (!gc || !gmi)
224ce110ea1SWei Hu 		return EINVAL;
225ce110ea1SWei Hu 
226ce110ea1SWei Hu 	if (length < PAGE_SIZE || (length != roundup_pow_of_two(length)))
227ce110ea1SWei Hu 		return EINVAL;
228ce110ea1SWei Hu 
229ce110ea1SWei Hu 	err = bus_dma_tag_create(bus_get_dma_tag(gc->dev),	/* parent */
230ce110ea1SWei Hu 	    PAGE_SIZE, 0,		/* alignment, boundary	*/
231ce110ea1SWei Hu 	    BUS_SPACE_MAXADDR,		/* lowaddr		*/
232ce110ea1SWei Hu 	    BUS_SPACE_MAXADDR,		/* highaddr		*/
233ce110ea1SWei Hu 	    NULL, NULL,			/* filter, filterarg	*/
234ce110ea1SWei Hu 	    length,			/* maxsize		*/
235ce110ea1SWei Hu 	    1,				/* nsegments		*/
236ce110ea1SWei Hu 	    length,			/* maxsegsize		*/
237ce110ea1SWei Hu 	    0,				/* flags		*/
238ce110ea1SWei Hu 	    NULL, NULL,			/* lockfunc, lockfuncarg*/
239ce110ea1SWei Hu 	    &gmi->dma_tag);
240ce110ea1SWei Hu 	if (err) {
241ce110ea1SWei Hu 		device_printf(gc->dev,
242ce110ea1SWei Hu 		    "failed to create dma tag, err: %d\n", err);
243ce110ea1SWei Hu 		return (err);
244ce110ea1SWei Hu 	}
245ce110ea1SWei Hu 
246ce110ea1SWei Hu 	/*
247ce110ea1SWei Hu 	 * Must have BUS_DMA_ZERO flag to clear the dma memory.
248ce110ea1SWei Hu 	 * Otherwise the queue overflow detection mechanism does
249ce110ea1SWei Hu 	 * not work.
250ce110ea1SWei Hu 	 */
251ce110ea1SWei Hu 	err = bus_dmamem_alloc(gmi->dma_tag, &buf,
252ce110ea1SWei Hu 	    BUS_DMA_NOWAIT | BUS_DMA_COHERENT | BUS_DMA_ZERO, &gmi->dma_map);
253ce110ea1SWei Hu 	if (err) {
254ce110ea1SWei Hu 		device_printf(gc->dev,
255ce110ea1SWei Hu 		    "failed to alloc dma mem, err: %d\n", err);
256ce110ea1SWei Hu 		bus_dma_tag_destroy(gmi->dma_tag);
257ce110ea1SWei Hu 		return (err);
258ce110ea1SWei Hu 	}
259ce110ea1SWei Hu 
260ce110ea1SWei Hu 	err = bus_dmamap_load(gmi->dma_tag, gmi->dma_map, buf,
261ce110ea1SWei Hu 	    length, mana_gd_dma_map_paddr, &dma_handle, BUS_DMA_NOWAIT);
262ce110ea1SWei Hu 	if (err) {
263ce110ea1SWei Hu 		device_printf(gc->dev,
264ce110ea1SWei Hu 		    "failed to load dma mem, err: %d\n", err);
265ce110ea1SWei Hu 		bus_dmamem_free(gmi->dma_tag, buf, gmi->dma_map);
266ce110ea1SWei Hu 		bus_dma_tag_destroy(gmi->dma_tag);
267ce110ea1SWei Hu 		return (err);
268ce110ea1SWei Hu 	}
269ce110ea1SWei Hu 
270ce110ea1SWei Hu 	gmi->dev = gc->dev;
271ce110ea1SWei Hu 	gmi->dma_handle = dma_handle;
272ce110ea1SWei Hu 	gmi->virt_addr = buf;
273ce110ea1SWei Hu 	gmi->length = length;
274ce110ea1SWei Hu 
275ce110ea1SWei Hu 	return 0;
276ce110ea1SWei Hu }
277ce110ea1SWei Hu 
278ce110ea1SWei Hu void
279ce110ea1SWei Hu mana_gd_free_memory(struct gdma_mem_info *gmi)
280ce110ea1SWei Hu {
281ce110ea1SWei Hu 	bus_dmamap_unload(gmi->dma_tag, gmi->dma_map);
282ce110ea1SWei Hu 	bus_dmamem_free(gmi->dma_tag, gmi->virt_addr, gmi->dma_map);
283ce110ea1SWei Hu 	bus_dma_tag_destroy(gmi->dma_tag);
284ce110ea1SWei Hu }
285ce110ea1SWei Hu 
286b685df31SWei Hu int
287b685df31SWei Hu mana_gd_destroy_doorbell_page(struct gdma_context *gc, int doorbell_page)
288b685df31SWei Hu {
289b685df31SWei Hu 	struct gdma_destroy_resource_range_req req = {};
290b685df31SWei Hu 	struct gdma_resp_hdr resp = {};
291b685df31SWei Hu 	int err;
292b685df31SWei Hu 
293b685df31SWei Hu 	mana_gd_init_req_hdr(&req.hdr, GDMA_DESTROY_RESOURCE_RANGE,
294b685df31SWei Hu 	    sizeof(req), sizeof(resp));
295b685df31SWei Hu 
296b685df31SWei Hu 	req.resource_type = GDMA_RESOURCE_DOORBELL_PAGE;
297b685df31SWei Hu 	req.num_resources = 1;
298b685df31SWei Hu 	req.allocated_resources = doorbell_page;
299b685df31SWei Hu 
300b685df31SWei Hu 	err = mana_gd_send_request(gc, sizeof(req), &req, sizeof(resp), &resp);
301b685df31SWei Hu 	if (err || resp.status) {
302b685df31SWei Hu 		device_printf(gc->dev,
303b685df31SWei Hu 		    "Failed to destroy doorbell page: ret %d, 0x%x\n",
304b685df31SWei Hu 		    err, resp.status);
305b685df31SWei Hu 		return err ? err : EPROTO;
306b685df31SWei Hu 	}
307b685df31SWei Hu 
308b685df31SWei Hu 	return 0;
309b685df31SWei Hu }
310b685df31SWei Hu 
311b685df31SWei Hu int
312b685df31SWei Hu mana_gd_allocate_doorbell_page(struct gdma_context *gc, int *doorbell_page)
313b685df31SWei Hu {
314b685df31SWei Hu 	struct gdma_allocate_resource_range_req req = {};
315b685df31SWei Hu 	struct gdma_allocate_resource_range_resp resp = {};
316b685df31SWei Hu 	int err;
317b685df31SWei Hu 
318b685df31SWei Hu 	mana_gd_init_req_hdr(&req.hdr, GDMA_ALLOCATE_RESOURCE_RANGE,
319b685df31SWei Hu 	    sizeof(req), sizeof(resp));
320b685df31SWei Hu 
321b685df31SWei Hu 	req.resource_type = GDMA_RESOURCE_DOORBELL_PAGE;
322b685df31SWei Hu 	req.num_resources = 1;
323b685df31SWei Hu 	req.alignment = 1;
324b685df31SWei Hu 
325b685df31SWei Hu 	/* Have GDMA start searching from 0 */
326b685df31SWei Hu 	req.allocated_resources = 0;
327b685df31SWei Hu 
328b685df31SWei Hu 	err = mana_gd_send_request(gc, sizeof(req), &req, sizeof(resp), &resp);
329b685df31SWei Hu 	if (err || resp.hdr.status) {
330b685df31SWei Hu 		device_printf(gc->dev,
331b685df31SWei Hu 		    "Failed to allocate doorbell page: ret %d, 0x%x\n",
332b685df31SWei Hu 		    err, resp.hdr.status);
333b685df31SWei Hu 		return err ? err : EPROTO;
334b685df31SWei Hu 	}
335b685df31SWei Hu 
336b685df31SWei Hu 	*doorbell_page = resp.allocated_resources;
337b685df31SWei Hu 
338b685df31SWei Hu 	return 0;
339b685df31SWei Hu }
340b685df31SWei Hu 
341ce110ea1SWei Hu static int
342ce110ea1SWei Hu mana_gd_create_hw_eq(struct gdma_context *gc,
343ce110ea1SWei Hu     struct gdma_queue *queue)
344ce110ea1SWei Hu {
345ce110ea1SWei Hu 	struct gdma_create_queue_resp resp = {};
346ce110ea1SWei Hu 	struct gdma_create_queue_req req = {};
347ce110ea1SWei Hu 	int err;
348ce110ea1SWei Hu 
349ce110ea1SWei Hu 	if (queue->type != GDMA_EQ)
350ce110ea1SWei Hu 		return EINVAL;
351ce110ea1SWei Hu 
352ce110ea1SWei Hu 	mana_gd_init_req_hdr(&req.hdr, GDMA_CREATE_QUEUE,
353ce110ea1SWei Hu 			     sizeof(req), sizeof(resp));
354ce110ea1SWei Hu 
355ce110ea1SWei Hu 	req.hdr.dev_id = queue->gdma_dev->dev_id;
356ce110ea1SWei Hu 	req.type = queue->type;
357ce110ea1SWei Hu 	req.pdid = queue->gdma_dev->pdid;
358ce110ea1SWei Hu 	req.doolbell_id = queue->gdma_dev->doorbell;
359b685df31SWei Hu 	req.gdma_region = queue->mem_info.dma_region_handle;
360ce110ea1SWei Hu 	req.queue_size = queue->queue_size;
361ce110ea1SWei Hu 	req.log2_throttle_limit = queue->eq.log2_throttle_limit;
362ce110ea1SWei Hu 	req.eq_pci_msix_index = queue->eq.msix_index;
363ce110ea1SWei Hu 
364ce110ea1SWei Hu 	err = mana_gd_send_request(gc, sizeof(req), &req, sizeof(resp), &resp);
365ce110ea1SWei Hu 	if (err || resp.hdr.status) {
366ce110ea1SWei Hu 		device_printf(gc->dev,
367ce110ea1SWei Hu 		    "Failed to create queue: %d, 0x%x\n",
368ce110ea1SWei Hu 		    err, resp.hdr.status);
369ce110ea1SWei Hu 		return err ? err : EPROTO;
370ce110ea1SWei Hu 	}
371ce110ea1SWei Hu 
372ce110ea1SWei Hu 	queue->id = resp.queue_index;
373ce110ea1SWei Hu 	queue->eq.disable_needed = true;
374b685df31SWei Hu 	queue->mem_info.dma_region_handle = GDMA_INVALID_DMA_REGION;
375ce110ea1SWei Hu 	return 0;
376ce110ea1SWei Hu }
377ce110ea1SWei Hu 
378ce110ea1SWei Hu static
379ce110ea1SWei Hu int mana_gd_disable_queue(struct gdma_queue *queue)
380ce110ea1SWei Hu {
381ce110ea1SWei Hu 	struct gdma_context *gc = queue->gdma_dev->gdma_context;
382ce110ea1SWei Hu 	struct gdma_disable_queue_req req = {};
383ce110ea1SWei Hu 	struct gdma_general_resp resp = {};
384ce110ea1SWei Hu 	int err;
385ce110ea1SWei Hu 
386ce110ea1SWei Hu 	if (queue->type != GDMA_EQ)
387ce110ea1SWei Hu 		mana_warn(NULL, "Not event queue type 0x%x\n",
388ce110ea1SWei Hu 		    queue->type);
389ce110ea1SWei Hu 
390ce110ea1SWei Hu 	mana_gd_init_req_hdr(&req.hdr, GDMA_DISABLE_QUEUE,
391ce110ea1SWei Hu 	    sizeof(req), sizeof(resp));
392ce110ea1SWei Hu 
393ce110ea1SWei Hu 	req.hdr.dev_id = queue->gdma_dev->dev_id;
394ce110ea1SWei Hu 	req.type = queue->type;
395ce110ea1SWei Hu 	req.queue_index =  queue->id;
396ce110ea1SWei Hu 	req.alloc_res_id_on_creation = 1;
397ce110ea1SWei Hu 
398ce110ea1SWei Hu 	err = mana_gd_send_request(gc, sizeof(req), &req, sizeof(resp), &resp);
399ce110ea1SWei Hu 	if (err || resp.hdr.status) {
400ce110ea1SWei Hu 		device_printf(gc->dev,
401ce110ea1SWei Hu 		    "Failed to disable queue: %d, 0x%x\n", err,
402ce110ea1SWei Hu 		    resp.hdr.status);
403ce110ea1SWei Hu 		return err ? err : EPROTO;
404ce110ea1SWei Hu 	}
405ce110ea1SWei Hu 
406ce110ea1SWei Hu 	return 0;
407ce110ea1SWei Hu }
408ce110ea1SWei Hu 
409ce110ea1SWei Hu #define DOORBELL_OFFSET_SQ	0x0
410ce110ea1SWei Hu #define DOORBELL_OFFSET_RQ	0x400
411ce110ea1SWei Hu #define DOORBELL_OFFSET_CQ	0x800
412ce110ea1SWei Hu #define DOORBELL_OFFSET_EQ	0xFF8
413ce110ea1SWei Hu 
414ce110ea1SWei Hu static void
415ce110ea1SWei Hu mana_gd_ring_doorbell(struct gdma_context *gc, uint32_t db_index,
416ce110ea1SWei Hu     enum gdma_queue_type q_type, uint32_t qid,
417ce110ea1SWei Hu     uint32_t tail_ptr, uint8_t num_req)
418ce110ea1SWei Hu {
419ce110ea1SWei Hu 	union gdma_doorbell_entry e = {};
420ce110ea1SWei Hu 	void __iomem *addr;
421ce110ea1SWei Hu 
422ce110ea1SWei Hu 	addr = (char *)gc->db_page_base + gc->db_page_size * db_index;
423ce110ea1SWei Hu 	switch (q_type) {
424ce110ea1SWei Hu 	case GDMA_EQ:
425ce110ea1SWei Hu 		e.eq.id = qid;
426ce110ea1SWei Hu 		e.eq.tail_ptr = tail_ptr;
427ce110ea1SWei Hu 		e.eq.arm = num_req;
428ce110ea1SWei Hu 
429ce110ea1SWei Hu 		addr = (char *)addr + DOORBELL_OFFSET_EQ;
430ce110ea1SWei Hu 		break;
431ce110ea1SWei Hu 
432ce110ea1SWei Hu 	case GDMA_CQ:
433ce110ea1SWei Hu 		e.cq.id = qid;
434ce110ea1SWei Hu 		e.cq.tail_ptr = tail_ptr;
435ce110ea1SWei Hu 		e.cq.arm = num_req;
436ce110ea1SWei Hu 
437ce110ea1SWei Hu 		addr = (char *)addr + DOORBELL_OFFSET_CQ;
438ce110ea1SWei Hu 		break;
439ce110ea1SWei Hu 
440ce110ea1SWei Hu 	case GDMA_RQ:
441ce110ea1SWei Hu 		e.rq.id = qid;
442ce110ea1SWei Hu 		e.rq.tail_ptr = tail_ptr;
443ce110ea1SWei Hu 		e.rq.wqe_cnt = num_req;
444ce110ea1SWei Hu 
445ce110ea1SWei Hu 		addr = (char *)addr + DOORBELL_OFFSET_RQ;
446ce110ea1SWei Hu 		break;
447ce110ea1SWei Hu 
448ce110ea1SWei Hu 	case GDMA_SQ:
449ce110ea1SWei Hu 		e.sq.id = qid;
450ce110ea1SWei Hu 		e.sq.tail_ptr = tail_ptr;
451ce110ea1SWei Hu 
452ce110ea1SWei Hu 		addr = (char *)addr + DOORBELL_OFFSET_SQ;
453ce110ea1SWei Hu 		break;
454ce110ea1SWei Hu 
455ce110ea1SWei Hu 	default:
456ce110ea1SWei Hu 		mana_warn(NULL, "Invalid queue type 0x%x\n", q_type);
457ce110ea1SWei Hu 		return;
458ce110ea1SWei Hu 	}
459ce110ea1SWei Hu 
460ce110ea1SWei Hu 	/* Ensure all writes are done before ring doorbell */
461ce110ea1SWei Hu 	wmb();
462ce110ea1SWei Hu 
463ce110ea1SWei Hu #if defined(__amd64__)
464ce110ea1SWei Hu 	writeq(addr, e.as_uint64);
465ce110ea1SWei Hu #else
466ce110ea1SWei Hu 	uint32_t *p = (uint32_t *)&e.as_uint64;
467ce110ea1SWei Hu 	writel(addr, *p);
468ce110ea1SWei Hu 	writel((char *)addr + 4, *(p + 1));
469ce110ea1SWei Hu #endif
470ce110ea1SWei Hu }
471ce110ea1SWei Hu 
472ce110ea1SWei Hu void
473ce110ea1SWei Hu mana_gd_wq_ring_doorbell(struct gdma_context *gc, struct gdma_queue *queue)
474ce110ea1SWei Hu {
475ce110ea1SWei Hu 	mana_gd_ring_doorbell(gc, queue->gdma_dev->doorbell, queue->type,
476ce110ea1SWei Hu 	    queue->id, queue->head * GDMA_WQE_BU_SIZE, 1);
477ce110ea1SWei Hu }
478ce110ea1SWei Hu 
479ce110ea1SWei Hu void
4801833cf13SWei Hu mana_gd_ring_cq(struct gdma_queue *cq, uint8_t arm_bit)
481ce110ea1SWei Hu {
482ce110ea1SWei Hu 	struct gdma_context *gc = cq->gdma_dev->gdma_context;
483ce110ea1SWei Hu 
484ce110ea1SWei Hu 	uint32_t num_cqe = cq->queue_size / GDMA_CQE_SIZE;
485ce110ea1SWei Hu 
486ce110ea1SWei Hu 	uint32_t head = cq->head % (num_cqe << GDMA_CQE_OWNER_BITS);
487ce110ea1SWei Hu 
488ce110ea1SWei Hu 	mana_gd_ring_doorbell(gc, cq->gdma_dev->doorbell, cq->type, cq->id,
4891833cf13SWei Hu 	    head, arm_bit);
490ce110ea1SWei Hu }
491ce110ea1SWei Hu 
492ce110ea1SWei Hu static void
493ce110ea1SWei Hu mana_gd_process_eqe(struct gdma_queue *eq)
494ce110ea1SWei Hu {
495ce110ea1SWei Hu 	uint32_t head = eq->head % (eq->queue_size / GDMA_EQE_SIZE);
496ce110ea1SWei Hu 	struct gdma_context *gc = eq->gdma_dev->gdma_context;
497ce110ea1SWei Hu 	struct gdma_eqe *eq_eqe_ptr = eq->queue_mem_ptr;
498ce110ea1SWei Hu 	union gdma_eqe_info eqe_info;
499ce110ea1SWei Hu 	enum gdma_eqe_type type;
500ce110ea1SWei Hu 	struct gdma_event event;
501ce110ea1SWei Hu 	struct gdma_queue *cq;
502ce110ea1SWei Hu 	struct gdma_eqe *eqe;
503ce110ea1SWei Hu 	uint32_t cq_id;
504ce110ea1SWei Hu 
505ce110ea1SWei Hu 	eqe = &eq_eqe_ptr[head];
506ce110ea1SWei Hu 	eqe_info.as_uint32 = eqe->eqe_info;
507ce110ea1SWei Hu 	type = eqe_info.type;
508ce110ea1SWei Hu 
509ce110ea1SWei Hu 	switch (type) {
510ce110ea1SWei Hu 	case GDMA_EQE_COMPLETION:
511ce110ea1SWei Hu 		cq_id = eqe->details[0] & 0xFFFFFF;
512ce110ea1SWei Hu 		if (cq_id >= gc->max_num_cqs) {
513ce110ea1SWei Hu 			mana_warn(NULL,
514ce110ea1SWei Hu 			    "failed: cq_id %u > max_num_cqs %u\n",
515ce110ea1SWei Hu 			    cq_id, gc->max_num_cqs);
516ce110ea1SWei Hu 			break;
517ce110ea1SWei Hu 		}
518ce110ea1SWei Hu 
519ce110ea1SWei Hu 		cq = gc->cq_table[cq_id];
520ce110ea1SWei Hu 		if (!cq || cq->type != GDMA_CQ || cq->id != cq_id) {
521ce110ea1SWei Hu 			mana_warn(NULL,
522ce110ea1SWei Hu 			    "failed: invalid cq_id %u\n", cq_id);
523ce110ea1SWei Hu 			break;
524ce110ea1SWei Hu 		}
525ce110ea1SWei Hu 
526ce110ea1SWei Hu 		if (cq->cq.callback)
527ce110ea1SWei Hu 			cq->cq.callback(cq->cq.context, cq);
528ce110ea1SWei Hu 
529ce110ea1SWei Hu 		break;
530ce110ea1SWei Hu 
531ce110ea1SWei Hu 	case GDMA_EQE_TEST_EVENT:
532ce110ea1SWei Hu 		gc->test_event_eq_id = eq->id;
533ce110ea1SWei Hu 
534ce110ea1SWei Hu 		mana_dbg(NULL,
535ce110ea1SWei Hu 		    "EQE TEST EVENT received for EQ %u\n", eq->id);
536ce110ea1SWei Hu 
537ce110ea1SWei Hu 		complete(&gc->eq_test_event);
538ce110ea1SWei Hu 		break;
539ce110ea1SWei Hu 
540ce110ea1SWei Hu 	case GDMA_EQE_HWC_INIT_EQ_ID_DB:
541ce110ea1SWei Hu 	case GDMA_EQE_HWC_INIT_DATA:
542ce110ea1SWei Hu 	case GDMA_EQE_HWC_INIT_DONE:
543ce110ea1SWei Hu 		if (!eq->eq.callback)
544ce110ea1SWei Hu 			break;
545ce110ea1SWei Hu 
546ce110ea1SWei Hu 		event.type = type;
547ce110ea1SWei Hu 		memcpy(&event.details, &eqe->details, GDMA_EVENT_DATA_SIZE);
548ce110ea1SWei Hu 		eq->eq.callback(eq->eq.context, eq, &event);
549ce110ea1SWei Hu 		break;
550ce110ea1SWei Hu 
551ce110ea1SWei Hu 	default:
552ce110ea1SWei Hu 		break;
553ce110ea1SWei Hu 	}
554ce110ea1SWei Hu }
555ce110ea1SWei Hu 
556ce110ea1SWei Hu static void
557ce110ea1SWei Hu mana_gd_process_eq_events(void *arg)
558ce110ea1SWei Hu {
559ce110ea1SWei Hu 	uint32_t owner_bits, new_bits, old_bits;
560ce110ea1SWei Hu 	union gdma_eqe_info eqe_info;
561ce110ea1SWei Hu 	struct gdma_eqe *eq_eqe_ptr;
562ce110ea1SWei Hu 	struct gdma_queue *eq = arg;
563ce110ea1SWei Hu 	struct gdma_context *gc;
564ce110ea1SWei Hu 	uint32_t head, num_eqe;
565ce110ea1SWei Hu 	struct gdma_eqe *eqe;
566ce110ea1SWei Hu 	int i, j;
567ce110ea1SWei Hu 
568ce110ea1SWei Hu 	gc = eq->gdma_dev->gdma_context;
569ce110ea1SWei Hu 
570ce110ea1SWei Hu 	num_eqe = eq->queue_size / GDMA_EQE_SIZE;
571ce110ea1SWei Hu 	eq_eqe_ptr = eq->queue_mem_ptr;
572ce110ea1SWei Hu 
573ce110ea1SWei Hu 	bus_dmamap_sync(eq->mem_info.dma_tag, eq->mem_info.dma_map,
574ce110ea1SWei Hu 	    BUS_DMASYNC_POSTREAD);
575ce110ea1SWei Hu 
576ce110ea1SWei Hu 	/* Process up to 5 EQEs at a time, and update the HW head. */
577ce110ea1SWei Hu 	for (i = 0; i < 5; i++) {
578ce110ea1SWei Hu 		eqe = &eq_eqe_ptr[eq->head % num_eqe];
579ce110ea1SWei Hu 		eqe_info.as_uint32 = eqe->eqe_info;
580ce110ea1SWei Hu 		owner_bits = eqe_info.owner_bits;
581ce110ea1SWei Hu 
582ce110ea1SWei Hu 		old_bits = (eq->head / num_eqe - 1) & GDMA_EQE_OWNER_MASK;
583ce110ea1SWei Hu 
584ce110ea1SWei Hu 		/* No more entries */
585ce110ea1SWei Hu 		if (owner_bits == old_bits)
586ce110ea1SWei Hu 			break;
587ce110ea1SWei Hu 
588ce110ea1SWei Hu 		new_bits = (eq->head / num_eqe) & GDMA_EQE_OWNER_MASK;
589ce110ea1SWei Hu 		if (owner_bits != new_bits) {
590ce110ea1SWei Hu 			/* Something wrong. Log for debugging purpose */
591ce110ea1SWei Hu 			device_printf(gc->dev,
592ce110ea1SWei Hu 			    "EQ %d: overflow detected, "
593ce110ea1SWei Hu 			    "i = %d, eq->head = %u "
594ce110ea1SWei Hu 			    "got owner_bits = %u, new_bits = %u "
595ce110ea1SWei Hu 			    "eqe addr %p, eqe->eqe_info 0x%x, "
596ce110ea1SWei Hu 			    "eqe type = %x, reserved1 = %x, client_id = %x, "
597ce110ea1SWei Hu 			    "reserved2 = %x, owner_bits = %x\n",
598ce110ea1SWei Hu 			    eq->id, i, eq->head,
599ce110ea1SWei Hu 			    owner_bits, new_bits,
600ce110ea1SWei Hu 			    eqe, eqe->eqe_info,
601ce110ea1SWei Hu 			    eqe_info.type, eqe_info.reserved1,
602ce110ea1SWei Hu 			    eqe_info.client_id, eqe_info.reserved2,
603ce110ea1SWei Hu 			    eqe_info.owner_bits);
604ce110ea1SWei Hu 
605ce110ea1SWei Hu 			uint32_t *eqe_dump = (uint32_t *) eq_eqe_ptr;
606ce110ea1SWei Hu 			for (j = 0; j < 20; j++) {
607ce110ea1SWei Hu 				device_printf(gc->dev, "%p: %x\t%x\t%x\t%x\n",
608ce110ea1SWei Hu 				    &eqe_dump[j * 4], eqe_dump[j * 4], eqe_dump[j * 4 + 1],
609ce110ea1SWei Hu 				    eqe_dump[j * 4 + 2], eqe_dump[j * 4 + 3]);
610ce110ea1SWei Hu 			}
611ce110ea1SWei Hu 			break;
612ce110ea1SWei Hu 		}
613ce110ea1SWei Hu 
614fa2d4a22SWei Hu 		rmb();
615fa2d4a22SWei Hu 
616ce110ea1SWei Hu 		mana_gd_process_eqe(eq);
617ce110ea1SWei Hu 
618ce110ea1SWei Hu 		eq->head++;
619ce110ea1SWei Hu 	}
620ce110ea1SWei Hu 
621ce110ea1SWei Hu 	bus_dmamap_sync(eq->mem_info.dma_tag, eq->mem_info.dma_map,
622ce110ea1SWei Hu 	    BUS_DMASYNC_PREREAD);
623ce110ea1SWei Hu 
624ce110ea1SWei Hu 	head = eq->head % (num_eqe << GDMA_EQE_OWNER_BITS);
625ce110ea1SWei Hu 
626ce110ea1SWei Hu 	mana_gd_ring_doorbell(gc, eq->gdma_dev->doorbell, eq->type, eq->id,
6271833cf13SWei Hu 	    head, SET_ARM_BIT);
628ce110ea1SWei Hu }
629ce110ea1SWei Hu 
630ce110ea1SWei Hu static int
631ce110ea1SWei Hu mana_gd_register_irq(struct gdma_queue *queue,
632ce110ea1SWei Hu     const struct gdma_queue_spec *spec)
633ce110ea1SWei Hu {
634ce110ea1SWei Hu 	struct gdma_dev *gd = queue->gdma_dev;
635ce110ea1SWei Hu 	struct gdma_irq_context *gic;
636ce110ea1SWei Hu 	struct gdma_context *gc;
637ce110ea1SWei Hu 	struct gdma_resource *r;
638ce110ea1SWei Hu 	unsigned int msi_index;
639ce110ea1SWei Hu 	int err;
640ce110ea1SWei Hu 
641ce110ea1SWei Hu 	gc = gd->gdma_context;
642ce110ea1SWei Hu 	r = &gc->msix_resource;
643ce110ea1SWei Hu 
644ce110ea1SWei Hu 	mtx_lock_spin(&r->lock_spin);
645ce110ea1SWei Hu 
646ce110ea1SWei Hu 	msi_index = find_first_zero_bit(r->map, r->size);
647ce110ea1SWei Hu 	if (msi_index >= r->size) {
648ce110ea1SWei Hu 		err = ENOSPC;
649ce110ea1SWei Hu 	} else {
650ce110ea1SWei Hu 		bitmap_set(r->map, msi_index, 1);
651ce110ea1SWei Hu 		queue->eq.msix_index = msi_index;
652ce110ea1SWei Hu 		err = 0;
653ce110ea1SWei Hu 	}
654ce110ea1SWei Hu 
655ce110ea1SWei Hu 	mtx_unlock_spin(&r->lock_spin);
656ce110ea1SWei Hu 
657ce110ea1SWei Hu 	if (err)
658ce110ea1SWei Hu 		return err;
659ce110ea1SWei Hu 
660ce110ea1SWei Hu 	if (unlikely(msi_index >= gc->num_msix_usable)) {
661ce110ea1SWei Hu 		device_printf(gc->dev,
662ce110ea1SWei Hu 		    "chose an invalid msix index %d, usable %d\n",
663ce110ea1SWei Hu 		    msi_index, gc->num_msix_usable);
664ce110ea1SWei Hu 		return ENOSPC;
665ce110ea1SWei Hu 	}
666ce110ea1SWei Hu 
667ce110ea1SWei Hu 	gic = &gc->irq_contexts[msi_index];
668ce110ea1SWei Hu 
669ce110ea1SWei Hu 	if (unlikely(gic->handler || gic->arg)) {
670ce110ea1SWei Hu 		device_printf(gc->dev,
671ce110ea1SWei Hu 		    "interrupt handler or arg already assigned, "
672ce110ea1SWei Hu 		    "msix index: %d\n", msi_index);
673ce110ea1SWei Hu 	}
674ce110ea1SWei Hu 
675ce110ea1SWei Hu 	gic->arg = queue;
676ce110ea1SWei Hu 
677ce110ea1SWei Hu 	gic->handler = mana_gd_process_eq_events;
678ce110ea1SWei Hu 
679ce110ea1SWei Hu 	mana_dbg(NULL, "registered msix index %d vector %d irq %ju\n",
680ce110ea1SWei Hu 	    msi_index, gic->msix_e.vector, rman_get_start(gic->res));
681ce110ea1SWei Hu 
682ce110ea1SWei Hu 	return 0;
683ce110ea1SWei Hu }
684ce110ea1SWei Hu 
685ce110ea1SWei Hu static void
686ce110ea1SWei Hu mana_gd_deregiser_irq(struct gdma_queue *queue)
687ce110ea1SWei Hu {
688ce110ea1SWei Hu 	struct gdma_dev *gd = queue->gdma_dev;
689ce110ea1SWei Hu 	struct gdma_irq_context *gic;
690ce110ea1SWei Hu 	struct gdma_context *gc;
691ce110ea1SWei Hu 	struct gdma_resource *r;
692ce110ea1SWei Hu 	unsigned int msix_index;
693ce110ea1SWei Hu 
694ce110ea1SWei Hu 	gc = gd->gdma_context;
695ce110ea1SWei Hu 	r = &gc->msix_resource;
696ce110ea1SWei Hu 
697ce110ea1SWei Hu 	/* At most num_online_cpus() + 1 interrupts are used. */
698ce110ea1SWei Hu 	msix_index = queue->eq.msix_index;
699ce110ea1SWei Hu 	if (unlikely(msix_index >= gc->num_msix_usable))
700ce110ea1SWei Hu 		return;
701ce110ea1SWei Hu 
702ce110ea1SWei Hu 	gic = &gc->irq_contexts[msix_index];
703ce110ea1SWei Hu 	gic->handler = NULL;
704ce110ea1SWei Hu 	gic->arg = NULL;
705ce110ea1SWei Hu 
706ce110ea1SWei Hu 	mtx_lock_spin(&r->lock_spin);
707ce110ea1SWei Hu 	bitmap_clear(r->map, msix_index, 1);
708ce110ea1SWei Hu 	mtx_unlock_spin(&r->lock_spin);
709ce110ea1SWei Hu 
710ce110ea1SWei Hu 	queue->eq.msix_index = INVALID_PCI_MSIX_INDEX;
711ce110ea1SWei Hu 
712ce110ea1SWei Hu 	mana_dbg(NULL, "deregistered msix index %d vector %d irq %ju\n",
713ce110ea1SWei Hu 	    msix_index, gic->msix_e.vector, rman_get_start(gic->res));
714ce110ea1SWei Hu }
715ce110ea1SWei Hu 
716ce110ea1SWei Hu int
717ce110ea1SWei Hu mana_gd_test_eq(struct gdma_context *gc, struct gdma_queue *eq)
718ce110ea1SWei Hu {
719ce110ea1SWei Hu 	struct gdma_generate_test_event_req req = {};
720ce110ea1SWei Hu 	struct gdma_general_resp resp = {};
721ce110ea1SWei Hu 	device_t dev = gc->dev;
722ce110ea1SWei Hu 	int err;
723ce110ea1SWei Hu 
724ce110ea1SWei Hu 	sx_xlock(&gc->eq_test_event_sx);
725ce110ea1SWei Hu 
726ce110ea1SWei Hu 	init_completion(&gc->eq_test_event);
727ce110ea1SWei Hu 	gc->test_event_eq_id = INVALID_QUEUE_ID;
728ce110ea1SWei Hu 
729ce110ea1SWei Hu 	mana_gd_init_req_hdr(&req.hdr, GDMA_GENERATE_TEST_EQE,
730ce110ea1SWei Hu 			     sizeof(req), sizeof(resp));
731ce110ea1SWei Hu 
732ce110ea1SWei Hu 	req.hdr.dev_id = eq->gdma_dev->dev_id;
733ce110ea1SWei Hu 	req.queue_index = eq->id;
734ce110ea1SWei Hu 
735ce110ea1SWei Hu 	err = mana_gd_send_request(gc, sizeof(req), &req,
736ce110ea1SWei Hu 	    sizeof(resp), &resp);
737ce110ea1SWei Hu 	if (err) {
738ce110ea1SWei Hu 		device_printf(dev, "test_eq failed: %d\n", err);
739ce110ea1SWei Hu 		goto out;
740ce110ea1SWei Hu 	}
741ce110ea1SWei Hu 
742ce110ea1SWei Hu 	err = EPROTO;
743ce110ea1SWei Hu 
744ce110ea1SWei Hu 	if (resp.hdr.status) {
745ce110ea1SWei Hu 		device_printf(dev, "test_eq failed: 0x%x\n",
746ce110ea1SWei Hu 		    resp.hdr.status);
747ce110ea1SWei Hu 		goto out;
748ce110ea1SWei Hu 	}
749ce110ea1SWei Hu 
750ce110ea1SWei Hu 	if (wait_for_completion_timeout(&gc->eq_test_event, 30 * hz)) {
751ce110ea1SWei Hu 		device_printf(dev, "test_eq timed out on queue %d\n",
752ce110ea1SWei Hu 		    eq->id);
753ce110ea1SWei Hu 		goto out;
754ce110ea1SWei Hu 	}
755ce110ea1SWei Hu 
756ce110ea1SWei Hu 	if (eq->id != gc->test_event_eq_id) {
757ce110ea1SWei Hu 		device_printf(dev,
758ce110ea1SWei Hu 		    "test_eq got an event on wrong queue %d (%d)\n",
759ce110ea1SWei Hu 		    gc->test_event_eq_id, eq->id);
760ce110ea1SWei Hu 		goto out;
761ce110ea1SWei Hu 	}
762ce110ea1SWei Hu 
763ce110ea1SWei Hu 	err = 0;
764ce110ea1SWei Hu out:
765ce110ea1SWei Hu 	sx_xunlock(&gc->eq_test_event_sx);
766ce110ea1SWei Hu 	return err;
767ce110ea1SWei Hu }
768ce110ea1SWei Hu 
769ce110ea1SWei Hu static void
770ce110ea1SWei Hu mana_gd_destroy_eq(struct gdma_context *gc, bool flush_evenets,
771ce110ea1SWei Hu     struct gdma_queue *queue)
772ce110ea1SWei Hu {
773ce110ea1SWei Hu 	int err;
774ce110ea1SWei Hu 
775ce110ea1SWei Hu 	if (flush_evenets) {
776ce110ea1SWei Hu 		err = mana_gd_test_eq(gc, queue);
777ce110ea1SWei Hu 		if (err)
778ce110ea1SWei Hu 			device_printf(gc->dev,
779ce110ea1SWei Hu 			    "Failed to flush EQ: %d\n", err);
780ce110ea1SWei Hu 	}
781ce110ea1SWei Hu 
782ce110ea1SWei Hu 	mana_gd_deregiser_irq(queue);
783ce110ea1SWei Hu 
784ce110ea1SWei Hu 	if (queue->eq.disable_needed)
785ce110ea1SWei Hu 		mana_gd_disable_queue(queue);
786ce110ea1SWei Hu }
787ce110ea1SWei Hu 
788ce110ea1SWei Hu static int mana_gd_create_eq(struct gdma_dev *gd,
789ce110ea1SWei Hu     const struct gdma_queue_spec *spec,
790ce110ea1SWei Hu     bool create_hwq, struct gdma_queue *queue)
791ce110ea1SWei Hu {
792ce110ea1SWei Hu 	struct gdma_context *gc = gd->gdma_context;
793ce110ea1SWei Hu 	device_t dev = gc->dev;
794ce110ea1SWei Hu 	uint32_t log2_num_entries;
795ce110ea1SWei Hu 	int err;
796ce110ea1SWei Hu 
797ce110ea1SWei Hu 	queue->eq.msix_index = INVALID_PCI_MSIX_INDEX;
798ce110ea1SWei Hu 
799ce110ea1SWei Hu 	log2_num_entries = ilog2(queue->queue_size / GDMA_EQE_SIZE);
800ce110ea1SWei Hu 
801ce110ea1SWei Hu 	if (spec->eq.log2_throttle_limit > log2_num_entries) {
802ce110ea1SWei Hu 		device_printf(dev,
803ce110ea1SWei Hu 		    "EQ throttling limit (%lu) > maximum EQE (%u)\n",
804ce110ea1SWei Hu 		    spec->eq.log2_throttle_limit, log2_num_entries);
805ce110ea1SWei Hu 		return EINVAL;
806ce110ea1SWei Hu 	}
807ce110ea1SWei Hu 
808ce110ea1SWei Hu 	err = mana_gd_register_irq(queue, spec);
809ce110ea1SWei Hu 	if (err) {
810ce110ea1SWei Hu 		device_printf(dev, "Failed to register irq: %d\n", err);
811ce110ea1SWei Hu 		return err;
812ce110ea1SWei Hu 	}
813ce110ea1SWei Hu 
814ce110ea1SWei Hu 	queue->eq.callback = spec->eq.callback;
815ce110ea1SWei Hu 	queue->eq.context = spec->eq.context;
816ce110ea1SWei Hu 	queue->head |= INITIALIZED_OWNER_BIT(log2_num_entries);
817ce110ea1SWei Hu 	queue->eq.log2_throttle_limit = spec->eq.log2_throttle_limit ?: 1;
818ce110ea1SWei Hu 
819ce110ea1SWei Hu 	if (create_hwq) {
820ce110ea1SWei Hu 		err = mana_gd_create_hw_eq(gc, queue);
821ce110ea1SWei Hu 		if (err)
822ce110ea1SWei Hu 			goto out;
823ce110ea1SWei Hu 
824ce110ea1SWei Hu 		err = mana_gd_test_eq(gc, queue);
825ce110ea1SWei Hu 		if (err)
826ce110ea1SWei Hu 			goto out;
827ce110ea1SWei Hu 	}
828ce110ea1SWei Hu 
829ce110ea1SWei Hu 	return 0;
830ce110ea1SWei Hu out:
831ce110ea1SWei Hu 	device_printf(dev, "Failed to create EQ: %d\n", err);
832ce110ea1SWei Hu 	mana_gd_destroy_eq(gc, false, queue);
833ce110ea1SWei Hu 	return err;
834ce110ea1SWei Hu }
835ce110ea1SWei Hu 
836ce110ea1SWei Hu static void
837ce110ea1SWei Hu mana_gd_create_cq(const struct gdma_queue_spec *spec,
838ce110ea1SWei Hu     struct gdma_queue *queue)
839ce110ea1SWei Hu {
840ce110ea1SWei Hu 	uint32_t log2_num_entries = ilog2(spec->queue_size / GDMA_CQE_SIZE);
841ce110ea1SWei Hu 
842ce110ea1SWei Hu 	queue->head |= INITIALIZED_OWNER_BIT(log2_num_entries);
843ce110ea1SWei Hu 	queue->cq.parent = spec->cq.parent_eq;
844ce110ea1SWei Hu 	queue->cq.context = spec->cq.context;
845ce110ea1SWei Hu 	queue->cq.callback = spec->cq.callback;
846ce110ea1SWei Hu }
847ce110ea1SWei Hu 
848ce110ea1SWei Hu static void
849ce110ea1SWei Hu mana_gd_destroy_cq(struct gdma_context *gc,
850ce110ea1SWei Hu     struct gdma_queue *queue)
851ce110ea1SWei Hu {
852ce110ea1SWei Hu 	uint32_t id = queue->id;
853ce110ea1SWei Hu 
854ce110ea1SWei Hu 	if (id >= gc->max_num_cqs)
855ce110ea1SWei Hu 		return;
856ce110ea1SWei Hu 
857ce110ea1SWei Hu 	if (!gc->cq_table[id])
858ce110ea1SWei Hu 		return;
859ce110ea1SWei Hu 
860ce110ea1SWei Hu 	gc->cq_table[id] = NULL;
861ce110ea1SWei Hu }
862ce110ea1SWei Hu 
863ce110ea1SWei Hu int mana_gd_create_hwc_queue(struct gdma_dev *gd,
864ce110ea1SWei Hu     const struct gdma_queue_spec *spec,
865ce110ea1SWei Hu     struct gdma_queue **queue_ptr)
866ce110ea1SWei Hu {
867ce110ea1SWei Hu 	struct gdma_context *gc = gd->gdma_context;
868ce110ea1SWei Hu 	struct gdma_mem_info *gmi;
869ce110ea1SWei Hu 	struct gdma_queue *queue;
870ce110ea1SWei Hu 	int err;
871ce110ea1SWei Hu 
872ce110ea1SWei Hu 	queue = malloc(sizeof(*queue), M_DEVBUF, M_WAITOK | M_ZERO);
873ce110ea1SWei Hu 	if (!queue)
874ce110ea1SWei Hu 		return ENOMEM;
875ce110ea1SWei Hu 
876ce110ea1SWei Hu 	gmi = &queue->mem_info;
877ce110ea1SWei Hu 	err = mana_gd_alloc_memory(gc, spec->queue_size, gmi);
878ce110ea1SWei Hu 	if (err)
879ce110ea1SWei Hu 		goto free_q;
880ce110ea1SWei Hu 
881ce110ea1SWei Hu 	queue->head = 0;
882ce110ea1SWei Hu 	queue->tail = 0;
883ce110ea1SWei Hu 	queue->queue_mem_ptr = gmi->virt_addr;
884ce110ea1SWei Hu 	queue->queue_size = spec->queue_size;
885ce110ea1SWei Hu 	queue->monitor_avl_buf = spec->monitor_avl_buf;
886ce110ea1SWei Hu 	queue->type = spec->type;
887ce110ea1SWei Hu 	queue->gdma_dev = gd;
888ce110ea1SWei Hu 
889ce110ea1SWei Hu 	if (spec->type == GDMA_EQ)
890ce110ea1SWei Hu 		err = mana_gd_create_eq(gd, spec, false, queue);
891ce110ea1SWei Hu 	else if (spec->type == GDMA_CQ)
892ce110ea1SWei Hu 		mana_gd_create_cq(spec, queue);
893ce110ea1SWei Hu 
894ce110ea1SWei Hu 	if (err)
895ce110ea1SWei Hu 		goto out;
896ce110ea1SWei Hu 
897ce110ea1SWei Hu 	*queue_ptr = queue;
898ce110ea1SWei Hu 	return 0;
899ce110ea1SWei Hu out:
900ce110ea1SWei Hu 	mana_gd_free_memory(gmi);
901ce110ea1SWei Hu free_q:
902ce110ea1SWei Hu 	free(queue, M_DEVBUF);
903ce110ea1SWei Hu 	return err;
904ce110ea1SWei Hu }
905ce110ea1SWei Hu 
906b685df31SWei Hu int
907b685df31SWei Hu mana_gd_destroy_dma_region(struct gdma_context *gc,
908b685df31SWei Hu     gdma_obj_handle_t dma_region_handle)
909ce110ea1SWei Hu {
910ce110ea1SWei Hu 	struct gdma_destroy_dma_region_req req = {};
911ce110ea1SWei Hu 	struct gdma_general_resp resp = {};
912ce110ea1SWei Hu 	int err;
913ce110ea1SWei Hu 
914b685df31SWei Hu 	if (dma_region_handle == GDMA_INVALID_DMA_REGION)
915b685df31SWei Hu 		return 0;
916ce110ea1SWei Hu 
917ce110ea1SWei Hu 	mana_gd_init_req_hdr(&req.hdr, GDMA_DESTROY_DMA_REGION, sizeof(req),
918ce110ea1SWei Hu 	    sizeof(resp));
919b685df31SWei Hu 	req.dma_region_handle = dma_region_handle;
920ce110ea1SWei Hu 
921ce110ea1SWei Hu 	err = mana_gd_send_request(gc, sizeof(req), &req, sizeof(resp),
922ce110ea1SWei Hu 	    &resp);
923b685df31SWei Hu 	if (err || resp.hdr.status) {
924ce110ea1SWei Hu 		device_printf(gc->dev,
925ce110ea1SWei Hu 		    "Failed to destroy DMA region: %d, 0x%x\n",
926ce110ea1SWei Hu 		    err, resp.hdr.status);
927b685df31SWei Hu 		return EPROTO;
928b685df31SWei Hu 	}
929b685df31SWei Hu 
930b685df31SWei Hu 	return 0;
931ce110ea1SWei Hu }
932ce110ea1SWei Hu 
933ce110ea1SWei Hu static int
934ce110ea1SWei Hu mana_gd_create_dma_region(struct gdma_dev *gd,
935ce110ea1SWei Hu     struct gdma_mem_info *gmi)
936ce110ea1SWei Hu {
937ce110ea1SWei Hu 	unsigned int num_page = gmi->length / PAGE_SIZE;
938ce110ea1SWei Hu 	struct gdma_create_dma_region_req *req = NULL;
939ce110ea1SWei Hu 	struct gdma_create_dma_region_resp resp = {};
940ce110ea1SWei Hu 	struct gdma_context *gc = gd->gdma_context;
941ce110ea1SWei Hu 	struct hw_channel_context *hwc;
942ce110ea1SWei Hu 	uint32_t length = gmi->length;
943ce110ea1SWei Hu 	uint32_t req_msg_size;
944ce110ea1SWei Hu 	int err;
945ce110ea1SWei Hu 	int i;
946ce110ea1SWei Hu 
947ce110ea1SWei Hu 	if (length < PAGE_SIZE || !is_power_of_2(length)) {
948ce110ea1SWei Hu 		mana_err(NULL, "gmi size incorrect: %u\n", length);
949ce110ea1SWei Hu 		return EINVAL;
950ce110ea1SWei Hu 	}
951ce110ea1SWei Hu 
952c5eed414SJohn Baldwin 	if (offset_in_page((uintptr_t)gmi->virt_addr) != 0) {
953ce110ea1SWei Hu 		mana_err(NULL, "gmi not page aligned: %p\n",
954ce110ea1SWei Hu 		    gmi->virt_addr);
955ce110ea1SWei Hu 		return EINVAL;
956ce110ea1SWei Hu 	}
957ce110ea1SWei Hu 
958ce110ea1SWei Hu 	hwc = gc->hwc.driver_data;
959ce110ea1SWei Hu 	req_msg_size = sizeof(*req) + num_page * sizeof(uint64_t);
960ce110ea1SWei Hu 	if (req_msg_size > hwc->max_req_msg_size) {
961ce110ea1SWei Hu 		mana_err(NULL, "req msg size too large: %u, %u\n",
962ce110ea1SWei Hu 		    req_msg_size, hwc->max_req_msg_size);
963ce110ea1SWei Hu 		return EINVAL;
964ce110ea1SWei Hu 	}
965ce110ea1SWei Hu 
966ce110ea1SWei Hu 	req = malloc(req_msg_size, M_DEVBUF, M_WAITOK | M_ZERO);
967ce110ea1SWei Hu 	if (!req)
968ce110ea1SWei Hu 		return ENOMEM;
969ce110ea1SWei Hu 
970ce110ea1SWei Hu 	mana_gd_init_req_hdr(&req->hdr, GDMA_CREATE_DMA_REGION,
971ce110ea1SWei Hu 	    req_msg_size, sizeof(resp));
972ce110ea1SWei Hu 	req->length = length;
973ce110ea1SWei Hu 	req->offset_in_page = 0;
974ce110ea1SWei Hu 	req->gdma_page_type = GDMA_PAGE_TYPE_4K;
975ce110ea1SWei Hu 	req->page_count = num_page;
976ce110ea1SWei Hu 	req->page_addr_list_len = num_page;
977ce110ea1SWei Hu 
978ce110ea1SWei Hu 	for (i = 0; i < num_page; i++)
979ce110ea1SWei Hu 		req->page_addr_list[i] = gmi->dma_handle +  i * PAGE_SIZE;
980ce110ea1SWei Hu 
981ce110ea1SWei Hu 	err = mana_gd_send_request(gc, req_msg_size, req, sizeof(resp), &resp);
982ce110ea1SWei Hu 	if (err)
983ce110ea1SWei Hu 		goto out;
984ce110ea1SWei Hu 
985b685df31SWei Hu 	if (resp.hdr.status ||
986b685df31SWei Hu 	    resp.dma_region_handle == GDMA_INVALID_DMA_REGION) {
987ce110ea1SWei Hu 		device_printf(gc->dev, "Failed to create DMA region: 0x%x\n",
988ce110ea1SWei Hu 			resp.hdr.status);
989ce110ea1SWei Hu 		err = EPROTO;
990ce110ea1SWei Hu 		goto out;
991ce110ea1SWei Hu 	}
992ce110ea1SWei Hu 
993b685df31SWei Hu 	gmi->dma_region_handle = resp.dma_region_handle;
994ce110ea1SWei Hu out:
995ce110ea1SWei Hu 	free(req, M_DEVBUF);
996ce110ea1SWei Hu 	return err;
997ce110ea1SWei Hu }
998ce110ea1SWei Hu 
999ce110ea1SWei Hu int
1000ce110ea1SWei Hu mana_gd_create_mana_eq(struct gdma_dev *gd,
1001ce110ea1SWei Hu     const struct gdma_queue_spec *spec,
1002ce110ea1SWei Hu     struct gdma_queue **queue_ptr)
1003ce110ea1SWei Hu {
1004ce110ea1SWei Hu 	struct gdma_context *gc = gd->gdma_context;
1005ce110ea1SWei Hu 	struct gdma_mem_info *gmi;
1006ce110ea1SWei Hu 	struct gdma_queue *queue;
1007ce110ea1SWei Hu 	int err;
1008ce110ea1SWei Hu 
1009ce110ea1SWei Hu 	if (spec->type != GDMA_EQ)
1010ce110ea1SWei Hu 		return EINVAL;
1011ce110ea1SWei Hu 
1012ce110ea1SWei Hu 	queue = malloc(sizeof(*queue),  M_DEVBUF, M_WAITOK | M_ZERO);
1013ce110ea1SWei Hu 	if (!queue)
1014ce110ea1SWei Hu 		return ENOMEM;
1015ce110ea1SWei Hu 
1016ce110ea1SWei Hu 	gmi = &queue->mem_info;
1017ce110ea1SWei Hu 	err = mana_gd_alloc_memory(gc, spec->queue_size, gmi);
1018ce110ea1SWei Hu 	if (err)
1019ce110ea1SWei Hu 		goto free_q;
1020ce110ea1SWei Hu 
1021ce110ea1SWei Hu 	err = mana_gd_create_dma_region(gd, gmi);
1022ce110ea1SWei Hu 	if (err)
1023ce110ea1SWei Hu 		goto out;
1024ce110ea1SWei Hu 
1025ce110ea1SWei Hu 	queue->head = 0;
1026ce110ea1SWei Hu 	queue->tail = 0;
1027ce110ea1SWei Hu 	queue->queue_mem_ptr = gmi->virt_addr;
1028ce110ea1SWei Hu 	queue->queue_size = spec->queue_size;
1029ce110ea1SWei Hu 	queue->monitor_avl_buf = spec->monitor_avl_buf;
1030ce110ea1SWei Hu 	queue->type = spec->type;
1031ce110ea1SWei Hu 	queue->gdma_dev = gd;
1032ce110ea1SWei Hu 
1033ce110ea1SWei Hu 	err = mana_gd_create_eq(gd, spec, true, queue);
1034ce110ea1SWei Hu 	if (err)
1035ce110ea1SWei Hu 		goto out;
1036ce110ea1SWei Hu 
1037ce110ea1SWei Hu 	*queue_ptr = queue;
1038ce110ea1SWei Hu 	return 0;
1039ce110ea1SWei Hu 
1040ce110ea1SWei Hu out:
1041ce110ea1SWei Hu 	mana_gd_free_memory(gmi);
1042ce110ea1SWei Hu free_q:
1043ce110ea1SWei Hu 	free(queue, M_DEVBUF);
1044ce110ea1SWei Hu 	return err;
1045ce110ea1SWei Hu }
1046ce110ea1SWei Hu 
1047ce110ea1SWei Hu int mana_gd_create_mana_wq_cq(struct gdma_dev *gd,
1048ce110ea1SWei Hu     const struct gdma_queue_spec *spec,
1049ce110ea1SWei Hu     struct gdma_queue **queue_ptr)
1050ce110ea1SWei Hu {
1051ce110ea1SWei Hu 	struct gdma_context *gc = gd->gdma_context;
1052ce110ea1SWei Hu 	struct gdma_mem_info *gmi;
1053ce110ea1SWei Hu 	struct gdma_queue *queue;
1054ce110ea1SWei Hu 	int err;
1055ce110ea1SWei Hu 
1056ce110ea1SWei Hu 	if (spec->type != GDMA_CQ && spec->type != GDMA_SQ &&
1057ce110ea1SWei Hu 	    spec->type != GDMA_RQ)
1058ce110ea1SWei Hu 		return EINVAL;
1059ce110ea1SWei Hu 
1060ce110ea1SWei Hu 	queue = malloc(sizeof(*queue), M_DEVBUF, M_WAITOK | M_ZERO);
1061ce110ea1SWei Hu 	if (!queue)
1062ce110ea1SWei Hu 		return ENOMEM;
1063ce110ea1SWei Hu 
1064ce110ea1SWei Hu 	gmi = &queue->mem_info;
1065ce110ea1SWei Hu 	err = mana_gd_alloc_memory(gc, spec->queue_size, gmi);
1066ce110ea1SWei Hu 	if (err)
1067ce110ea1SWei Hu 		goto free_q;
1068ce110ea1SWei Hu 
1069ce110ea1SWei Hu 	err = mana_gd_create_dma_region(gd, gmi);
1070ce110ea1SWei Hu 	if (err)
1071ce110ea1SWei Hu 		goto out;
1072ce110ea1SWei Hu 
1073ce110ea1SWei Hu 	queue->head = 0;
1074ce110ea1SWei Hu 	queue->tail = 0;
1075ce110ea1SWei Hu 	queue->queue_mem_ptr = gmi->virt_addr;
1076ce110ea1SWei Hu 	queue->queue_size = spec->queue_size;
1077ce110ea1SWei Hu 	queue->monitor_avl_buf = spec->monitor_avl_buf;
1078ce110ea1SWei Hu 	queue->type = spec->type;
1079ce110ea1SWei Hu 	queue->gdma_dev = gd;
1080ce110ea1SWei Hu 
1081ce110ea1SWei Hu 	if (spec->type == GDMA_CQ)
1082ce110ea1SWei Hu 		mana_gd_create_cq(spec, queue);
1083ce110ea1SWei Hu 
1084ce110ea1SWei Hu 	*queue_ptr = queue;
1085ce110ea1SWei Hu 	return 0;
1086ce110ea1SWei Hu 
1087ce110ea1SWei Hu out:
1088ce110ea1SWei Hu 	mana_gd_free_memory(gmi);
1089ce110ea1SWei Hu free_q:
1090ce110ea1SWei Hu 	free(queue, M_DEVBUF);
1091ce110ea1SWei Hu 	return err;
1092ce110ea1SWei Hu }
1093ce110ea1SWei Hu 
1094ce110ea1SWei Hu void
1095ce110ea1SWei Hu mana_gd_destroy_queue(struct gdma_context *gc, struct gdma_queue *queue)
1096ce110ea1SWei Hu {
1097ce110ea1SWei Hu 	struct gdma_mem_info *gmi = &queue->mem_info;
1098ce110ea1SWei Hu 
1099ce110ea1SWei Hu 	switch (queue->type) {
1100ce110ea1SWei Hu 	case GDMA_EQ:
1101ce110ea1SWei Hu 		mana_gd_destroy_eq(gc, queue->eq.disable_needed, queue);
1102ce110ea1SWei Hu 		break;
1103ce110ea1SWei Hu 
1104ce110ea1SWei Hu 	case GDMA_CQ:
1105ce110ea1SWei Hu 		mana_gd_destroy_cq(gc, queue);
1106ce110ea1SWei Hu 		break;
1107ce110ea1SWei Hu 
1108ce110ea1SWei Hu 	case GDMA_RQ:
1109ce110ea1SWei Hu 		break;
1110ce110ea1SWei Hu 
1111ce110ea1SWei Hu 	case GDMA_SQ:
1112ce110ea1SWei Hu 		break;
1113ce110ea1SWei Hu 
1114ce110ea1SWei Hu 	default:
1115ce110ea1SWei Hu 		device_printf(gc->dev,
1116ce110ea1SWei Hu 		    "Can't destroy unknown queue: type = %d\n",
1117ce110ea1SWei Hu 		    queue->type);
1118ce110ea1SWei Hu 		return;
1119ce110ea1SWei Hu 	}
1120ce110ea1SWei Hu 
1121b685df31SWei Hu 	mana_gd_destroy_dma_region(gc, gmi->dma_region_handle);
1122ce110ea1SWei Hu 	mana_gd_free_memory(gmi);
1123ce110ea1SWei Hu 	free(queue, M_DEVBUF);
1124ce110ea1SWei Hu }
1125ce110ea1SWei Hu 
1126ed65c80aSWei Hu #define OS_MAJOR_DIV		100000
1127ed65c80aSWei Hu #define OS_BUILD_MOD		1000
1128ed65c80aSWei Hu 
1129ce110ea1SWei Hu int
1130ce110ea1SWei Hu mana_gd_verify_vf_version(device_t dev)
1131ce110ea1SWei Hu {
1132ce110ea1SWei Hu 	struct gdma_context *gc = device_get_softc(dev);
1133ce110ea1SWei Hu 	struct gdma_verify_ver_resp resp = {};
1134ce110ea1SWei Hu 	struct gdma_verify_ver_req req = {};
1135ce110ea1SWei Hu 	int err;
1136ce110ea1SWei Hu 
1137ce110ea1SWei Hu 	mana_gd_init_req_hdr(&req.hdr, GDMA_VERIFY_VF_DRIVER_VERSION,
1138ce110ea1SWei Hu 	    sizeof(req), sizeof(resp));
1139ce110ea1SWei Hu 
1140ce110ea1SWei Hu 	req.protocol_ver_min = GDMA_PROTOCOL_FIRST;
1141ce110ea1SWei Hu 	req.protocol_ver_max = GDMA_PROTOCOL_LAST;
1142ce110ea1SWei Hu 
1143ed65c80aSWei Hu 	req.drv_ver = 0;	/* Unused */
1144ed65c80aSWei Hu 	req.os_type = 0x30;	/* Other */
1145ed65c80aSWei Hu 	req.os_ver_major = osreldate / OS_MAJOR_DIV;
1146ed65c80aSWei Hu 	req.os_ver_minor = (osreldate % OS_MAJOR_DIV) / OS_BUILD_MOD;
1147ed65c80aSWei Hu 	req.os_ver_build = osreldate % OS_BUILD_MOD;
1148ed65c80aSWei Hu 	strncpy(req.os_ver_str1, ostype, sizeof(req.os_ver_str1) - 1);
1149ed65c80aSWei Hu 	strncpy(req.os_ver_str2, osrelease, sizeof(req.os_ver_str2) - 1);
1150ed65c80aSWei Hu 
1151ce110ea1SWei Hu 	err = mana_gd_send_request(gc, sizeof(req), &req, sizeof(resp), &resp);
1152ce110ea1SWei Hu 	if (err || resp.hdr.status) {
1153ce110ea1SWei Hu 		device_printf(gc->dev,
1154ce110ea1SWei Hu 		    "VfVerifyVersionOutput: %d, status=0x%x\n",
1155ce110ea1SWei Hu 		    err, resp.hdr.status);
1156ce110ea1SWei Hu 		return err ? err : EPROTO;
1157ce110ea1SWei Hu 	}
1158ce110ea1SWei Hu 
1159ce110ea1SWei Hu 	return 0;
1160ce110ea1SWei Hu }
1161ce110ea1SWei Hu 
1162ce110ea1SWei Hu int
1163ce110ea1SWei Hu mana_gd_register_device(struct gdma_dev *gd)
1164ce110ea1SWei Hu {
1165ce110ea1SWei Hu 	struct gdma_context *gc = gd->gdma_context;
1166ce110ea1SWei Hu 	struct gdma_register_device_resp resp = {};
1167ce110ea1SWei Hu 	struct gdma_general_req req = {};
1168ce110ea1SWei Hu 	int err;
1169ce110ea1SWei Hu 
1170ce110ea1SWei Hu 	gd->pdid = INVALID_PDID;
1171ce110ea1SWei Hu 	gd->doorbell = INVALID_DOORBELL;
1172ce110ea1SWei Hu 	gd->gpa_mkey = INVALID_MEM_KEY;
1173ce110ea1SWei Hu 
1174ce110ea1SWei Hu 	mana_gd_init_req_hdr(&req.hdr, GDMA_REGISTER_DEVICE, sizeof(req),
1175ce110ea1SWei Hu 	    sizeof(resp));
1176ce110ea1SWei Hu 
1177ce110ea1SWei Hu 	req.hdr.dev_id = gd->dev_id;
1178ce110ea1SWei Hu 
1179ce110ea1SWei Hu 	err = mana_gd_send_request(gc, sizeof(req), &req, sizeof(resp), &resp);
1180ce110ea1SWei Hu 	if (err || resp.hdr.status) {
1181ce110ea1SWei Hu 		device_printf(gc->dev,
1182ce110ea1SWei Hu 		    "gdma_register_device_resp failed: %d, 0x%x\n",
1183ce110ea1SWei Hu 		    err, resp.hdr.status);
1184ce110ea1SWei Hu 		return err ? err : -EPROTO;
1185ce110ea1SWei Hu 	}
1186ce110ea1SWei Hu 
1187ce110ea1SWei Hu 	gd->pdid = resp.pdid;
1188ce110ea1SWei Hu 	gd->gpa_mkey = resp.gpa_mkey;
1189ce110ea1SWei Hu 	gd->doorbell = resp.db_id;
1190ce110ea1SWei Hu 
1191ce110ea1SWei Hu 	mana_dbg(NULL, "mana device pdid %u, gpa_mkey %u, doorbell %u \n",
1192ce110ea1SWei Hu 	    gd->pdid, gd->gpa_mkey, gd->doorbell);
1193ce110ea1SWei Hu 
1194ce110ea1SWei Hu 	return 0;
1195ce110ea1SWei Hu }
1196ce110ea1SWei Hu 
1197ce110ea1SWei Hu int
1198ce110ea1SWei Hu mana_gd_deregister_device(struct gdma_dev *gd)
1199ce110ea1SWei Hu {
1200ce110ea1SWei Hu 	struct gdma_context *gc = gd->gdma_context;
1201ce110ea1SWei Hu 	struct gdma_general_resp resp = {};
1202ce110ea1SWei Hu 	struct gdma_general_req req = {};
1203ce110ea1SWei Hu 	int err;
1204ce110ea1SWei Hu 
1205ce110ea1SWei Hu 	if (gd->pdid == INVALID_PDID)
1206ce110ea1SWei Hu 		return EINVAL;
1207ce110ea1SWei Hu 
1208ce110ea1SWei Hu 	mana_gd_init_req_hdr(&req.hdr, GDMA_DEREGISTER_DEVICE, sizeof(req),
1209ce110ea1SWei Hu 	    sizeof(resp));
1210ce110ea1SWei Hu 
1211ce110ea1SWei Hu 	req.hdr.dev_id = gd->dev_id;
1212ce110ea1SWei Hu 
1213ce110ea1SWei Hu 	err = mana_gd_send_request(gc, sizeof(req), &req, sizeof(resp), &resp);
1214ce110ea1SWei Hu 	if (err || resp.hdr.status) {
1215ce110ea1SWei Hu 		device_printf(gc->dev,
1216ce110ea1SWei Hu 		    "Failed to deregister device: %d, 0x%x\n",
1217ce110ea1SWei Hu 		    err, resp.hdr.status);
1218ce110ea1SWei Hu 		if (!err)
1219ce110ea1SWei Hu 			err = EPROTO;
1220ce110ea1SWei Hu 	}
1221ce110ea1SWei Hu 
1222ce110ea1SWei Hu 	gd->pdid = INVALID_PDID;
1223ce110ea1SWei Hu 	gd->doorbell = INVALID_DOORBELL;
1224ce110ea1SWei Hu 	gd->gpa_mkey = INVALID_MEM_KEY;
1225ce110ea1SWei Hu 
1226ce110ea1SWei Hu 	return err;
1227ce110ea1SWei Hu }
1228ce110ea1SWei Hu 
1229ce110ea1SWei Hu uint32_t
1230ce110ea1SWei Hu mana_gd_wq_avail_space(struct gdma_queue *wq)
1231ce110ea1SWei Hu {
1232ce110ea1SWei Hu 	uint32_t used_space = (wq->head - wq->tail) * GDMA_WQE_BU_SIZE;
1233ce110ea1SWei Hu 	uint32_t wq_size = wq->queue_size;
1234ce110ea1SWei Hu 
1235ce110ea1SWei Hu 	if (used_space > wq_size) {
1236ce110ea1SWei Hu 		mana_warn(NULL, "failed: used space %u > queue size %u\n",
1237ce110ea1SWei Hu 		    used_space, wq_size);
1238ce110ea1SWei Hu 	}
1239ce110ea1SWei Hu 
1240ce110ea1SWei Hu 	return wq_size - used_space;
1241ce110ea1SWei Hu }
1242ce110ea1SWei Hu 
1243ce110ea1SWei Hu uint8_t *
1244ce110ea1SWei Hu mana_gd_get_wqe_ptr(const struct gdma_queue *wq, uint32_t wqe_offset)
1245ce110ea1SWei Hu {
1246ce110ea1SWei Hu 	uint32_t offset =
1247ce110ea1SWei Hu 	    (wqe_offset * GDMA_WQE_BU_SIZE) & (wq->queue_size - 1);
1248ce110ea1SWei Hu 
1249ce110ea1SWei Hu 	if ((offset + GDMA_WQE_BU_SIZE) > wq->queue_size) {
1250ce110ea1SWei Hu 		mana_warn(NULL, "failed: write end out of queue bound %u, "
1251ce110ea1SWei Hu 		    "queue size %u\n",
1252ce110ea1SWei Hu 		    offset + GDMA_WQE_BU_SIZE, wq->queue_size);
1253ce110ea1SWei Hu 	}
1254ce110ea1SWei Hu 
1255ce110ea1SWei Hu 	return (uint8_t *)wq->queue_mem_ptr + offset;
1256ce110ea1SWei Hu }
1257ce110ea1SWei Hu 
1258ce110ea1SWei Hu static uint32_t
1259ce110ea1SWei Hu mana_gd_write_client_oob(const struct gdma_wqe_request *wqe_req,
1260ce110ea1SWei Hu     enum gdma_queue_type q_type,
1261ce110ea1SWei Hu     uint32_t client_oob_size, uint32_t sgl_data_size,
1262ce110ea1SWei Hu     uint8_t *wqe_ptr)
1263ce110ea1SWei Hu {
1264ce110ea1SWei Hu 	bool oob_in_sgl = !!(wqe_req->flags & GDMA_WR_OOB_IN_SGL);
1265ce110ea1SWei Hu 	bool pad_data = !!(wqe_req->flags & GDMA_WR_PAD_BY_SGE0);
1266ce110ea1SWei Hu 	struct gdma_wqe *header = (struct gdma_wqe *)wqe_ptr;
1267ce110ea1SWei Hu 	uint8_t *ptr;
1268ce110ea1SWei Hu 
1269ce110ea1SWei Hu 	memset(header, 0, sizeof(struct gdma_wqe));
1270ce110ea1SWei Hu 	header->num_sge = wqe_req->num_sge;
1271ce110ea1SWei Hu 	header->inline_oob_size_div4 = client_oob_size / sizeof(uint32_t);
1272ce110ea1SWei Hu 
1273ce110ea1SWei Hu 	if (oob_in_sgl) {
1274ce110ea1SWei Hu 		if (!pad_data || wqe_req->num_sge < 2) {
1275ce110ea1SWei Hu 			mana_warn(NULL, "no pad_data or num_sge < 2\n");
1276ce110ea1SWei Hu 		}
1277ce110ea1SWei Hu 
1278ce110ea1SWei Hu 		header->client_oob_in_sgl = 1;
1279ce110ea1SWei Hu 
1280ce110ea1SWei Hu 		if (pad_data)
1281ce110ea1SWei Hu 			header->last_vbytes = wqe_req->sgl[0].size;
1282ce110ea1SWei Hu 	}
1283ce110ea1SWei Hu 
1284ce110ea1SWei Hu 	if (q_type == GDMA_SQ)
1285ce110ea1SWei Hu 		header->client_data_unit = wqe_req->client_data_unit;
1286ce110ea1SWei Hu 
1287ce110ea1SWei Hu 	/*
1288ce110ea1SWei Hu 	 * The size of gdma_wqe + client_oob_size must be less than or equal
1289ce110ea1SWei Hu 	 * to one Basic Unit (i.e. 32 bytes), so the pointer can't go beyond
1290ce110ea1SWei Hu 	 * the queue memory buffer boundary.
1291ce110ea1SWei Hu 	 */
1292ce110ea1SWei Hu 	ptr = wqe_ptr + sizeof(header);
1293ce110ea1SWei Hu 
1294ce110ea1SWei Hu 	if (wqe_req->inline_oob_data && wqe_req->inline_oob_size > 0) {
1295ce110ea1SWei Hu 		memcpy(ptr, wqe_req->inline_oob_data, wqe_req->inline_oob_size);
1296ce110ea1SWei Hu 
1297ce110ea1SWei Hu 		if (client_oob_size > wqe_req->inline_oob_size)
1298ce110ea1SWei Hu 			memset(ptr + wqe_req->inline_oob_size, 0,
1299ce110ea1SWei Hu 			       client_oob_size - wqe_req->inline_oob_size);
1300ce110ea1SWei Hu 	}
1301ce110ea1SWei Hu 
1302ce110ea1SWei Hu 	return sizeof(header) + client_oob_size;
1303ce110ea1SWei Hu }
1304ce110ea1SWei Hu 
1305ce110ea1SWei Hu static void
1306ce110ea1SWei Hu mana_gd_write_sgl(struct gdma_queue *wq, uint8_t *wqe_ptr,
1307ce110ea1SWei Hu     const struct gdma_wqe_request *wqe_req)
1308ce110ea1SWei Hu {
1309ce110ea1SWei Hu 	uint32_t sgl_size = sizeof(struct gdma_sge) * wqe_req->num_sge;
1310ce110ea1SWei Hu 	const uint8_t *address = (uint8_t *)wqe_req->sgl;
1311ce110ea1SWei Hu 	uint8_t *base_ptr, *end_ptr;
1312ce110ea1SWei Hu 	uint32_t size_to_end;
1313ce110ea1SWei Hu 
1314ce110ea1SWei Hu 	base_ptr = wq->queue_mem_ptr;
1315ce110ea1SWei Hu 	end_ptr = base_ptr + wq->queue_size;
1316ce110ea1SWei Hu 	size_to_end = (uint32_t)(end_ptr - wqe_ptr);
1317ce110ea1SWei Hu 
1318ce110ea1SWei Hu 	if (size_to_end < sgl_size) {
1319ce110ea1SWei Hu 		memcpy(wqe_ptr, address, size_to_end);
1320ce110ea1SWei Hu 
1321ce110ea1SWei Hu 		wqe_ptr = base_ptr;
1322ce110ea1SWei Hu 		address += size_to_end;
1323ce110ea1SWei Hu 		sgl_size -= size_to_end;
1324ce110ea1SWei Hu 	}
1325ce110ea1SWei Hu 
1326ce110ea1SWei Hu 	memcpy(wqe_ptr, address, sgl_size);
1327ce110ea1SWei Hu }
1328ce110ea1SWei Hu 
1329ce110ea1SWei Hu int
1330ce110ea1SWei Hu mana_gd_post_work_request(struct gdma_queue *wq,
1331ce110ea1SWei Hu     const struct gdma_wqe_request *wqe_req,
1332ce110ea1SWei Hu     struct gdma_posted_wqe_info *wqe_info)
1333ce110ea1SWei Hu {
1334ce110ea1SWei Hu 	uint32_t client_oob_size = wqe_req->inline_oob_size;
1335ce110ea1SWei Hu 	struct gdma_context *gc;
1336ce110ea1SWei Hu 	uint32_t sgl_data_size;
1337ce110ea1SWei Hu 	uint32_t max_wqe_size;
1338ce110ea1SWei Hu 	uint32_t wqe_size;
1339ce110ea1SWei Hu 	uint8_t *wqe_ptr;
1340ce110ea1SWei Hu 
1341ce110ea1SWei Hu 	if (wqe_req->num_sge == 0)
1342ce110ea1SWei Hu 		return EINVAL;
1343ce110ea1SWei Hu 
1344ce110ea1SWei Hu 	if (wq->type == GDMA_RQ) {
1345ce110ea1SWei Hu 		if (client_oob_size != 0)
1346ce110ea1SWei Hu 			return EINVAL;
1347ce110ea1SWei Hu 
1348ce110ea1SWei Hu 		client_oob_size = INLINE_OOB_SMALL_SIZE;
1349ce110ea1SWei Hu 
1350ce110ea1SWei Hu 		max_wqe_size = GDMA_MAX_RQE_SIZE;
1351ce110ea1SWei Hu 	} else {
1352ce110ea1SWei Hu 		if (client_oob_size != INLINE_OOB_SMALL_SIZE &&
1353ce110ea1SWei Hu 		    client_oob_size != INLINE_OOB_LARGE_SIZE)
1354ce110ea1SWei Hu 			return EINVAL;
1355ce110ea1SWei Hu 
1356ce110ea1SWei Hu 		max_wqe_size = GDMA_MAX_SQE_SIZE;
1357ce110ea1SWei Hu 	}
1358ce110ea1SWei Hu 
1359ce110ea1SWei Hu 	sgl_data_size = sizeof(struct gdma_sge) * wqe_req->num_sge;
1360ce110ea1SWei Hu 	wqe_size = ALIGN(sizeof(struct gdma_wqe) + client_oob_size +
1361ce110ea1SWei Hu 	    sgl_data_size, GDMA_WQE_BU_SIZE);
1362ce110ea1SWei Hu 	if (wqe_size > max_wqe_size)
1363ce110ea1SWei Hu 		return EINVAL;
1364ce110ea1SWei Hu 
1365ce110ea1SWei Hu 	if (wq->monitor_avl_buf && wqe_size > mana_gd_wq_avail_space(wq)) {
1366ce110ea1SWei Hu 		gc = wq->gdma_dev->gdma_context;
1367ce110ea1SWei Hu 		device_printf(gc->dev, "unsuccessful flow control!\n");
1368ce110ea1SWei Hu 		return ENOSPC;
1369ce110ea1SWei Hu 	}
1370ce110ea1SWei Hu 
1371ce110ea1SWei Hu 	if (wqe_info)
1372ce110ea1SWei Hu 		wqe_info->wqe_size_in_bu = wqe_size / GDMA_WQE_BU_SIZE;
1373ce110ea1SWei Hu 
1374ce110ea1SWei Hu 	wqe_ptr = mana_gd_get_wqe_ptr(wq, wq->head);
1375ce110ea1SWei Hu 	wqe_ptr += mana_gd_write_client_oob(wqe_req, wq->type, client_oob_size,
1376ce110ea1SWei Hu 	    sgl_data_size, wqe_ptr);
1377ce110ea1SWei Hu 	if (wqe_ptr >= (uint8_t *)wq->queue_mem_ptr + wq->queue_size)
1378ce110ea1SWei Hu 		wqe_ptr -= wq->queue_size;
1379ce110ea1SWei Hu 
1380ce110ea1SWei Hu 	mana_gd_write_sgl(wq, wqe_ptr, wqe_req);
1381ce110ea1SWei Hu 
1382ce110ea1SWei Hu 	wq->head += wqe_size / GDMA_WQE_BU_SIZE;
1383ce110ea1SWei Hu 
1384ce110ea1SWei Hu 	bus_dmamap_sync(wq->mem_info.dma_tag, wq->mem_info.dma_map,
1385ce110ea1SWei Hu 	    BUS_DMASYNC_PREWRITE);
1386ce110ea1SWei Hu 
1387ce110ea1SWei Hu 	return 0;
1388ce110ea1SWei Hu }
1389ce110ea1SWei Hu 
1390ce110ea1SWei Hu int
1391ce110ea1SWei Hu mana_gd_post_and_ring(struct gdma_queue *queue,
1392ce110ea1SWei Hu     const struct gdma_wqe_request *wqe_req,
1393ce110ea1SWei Hu     struct gdma_posted_wqe_info *wqe_info)
1394ce110ea1SWei Hu {
1395ce110ea1SWei Hu 	struct gdma_context *gc = queue->gdma_dev->gdma_context;
1396ce110ea1SWei Hu 	int err;
1397ce110ea1SWei Hu 
1398ce110ea1SWei Hu 	err = mana_gd_post_work_request(queue, wqe_req, wqe_info);
1399ce110ea1SWei Hu 	if (err)
1400ce110ea1SWei Hu 		return err;
1401ce110ea1SWei Hu 
1402ce110ea1SWei Hu 	mana_gd_wq_ring_doorbell(gc, queue);
1403ce110ea1SWei Hu 
1404ce110ea1SWei Hu 	return 0;
1405ce110ea1SWei Hu }
1406ce110ea1SWei Hu 
1407ce110ea1SWei Hu static int
1408ce110ea1SWei Hu mana_gd_read_cqe(struct gdma_queue *cq, struct gdma_comp *comp)
1409ce110ea1SWei Hu {
1410ce110ea1SWei Hu 	unsigned int num_cqe = cq->queue_size / sizeof(struct gdma_cqe);
1411ce110ea1SWei Hu 	struct gdma_cqe *cq_cqe = cq->queue_mem_ptr;
1412ce110ea1SWei Hu 	uint32_t owner_bits, new_bits, old_bits;
1413ce110ea1SWei Hu 	struct gdma_cqe *cqe;
1414ce110ea1SWei Hu 
1415ce110ea1SWei Hu 	cqe = &cq_cqe[cq->head % num_cqe];
1416ce110ea1SWei Hu 	owner_bits = cqe->cqe_info.owner_bits;
1417ce110ea1SWei Hu 
1418ce110ea1SWei Hu 	old_bits = (cq->head / num_cqe - 1) & GDMA_CQE_OWNER_MASK;
1419ce110ea1SWei Hu 	/* Return 0 if no more entries. */
1420ce110ea1SWei Hu 	if (owner_bits == old_bits)
1421ce110ea1SWei Hu 		return 0;
1422ce110ea1SWei Hu 
1423ce110ea1SWei Hu 	new_bits = (cq->head / num_cqe) & GDMA_CQE_OWNER_MASK;
1424ce110ea1SWei Hu 	/* Return -1 if overflow detected. */
1425027d0c1cSWei Hu 	if (owner_bits != new_bits) {
1426027d0c1cSWei Hu 		mana_warn(NULL,
1427027d0c1cSWei Hu 		    "overflow detected! owner_bits %u != new_bits %u\n",
1428027d0c1cSWei Hu 		    owner_bits, new_bits);
1429ce110ea1SWei Hu 		return -1;
1430027d0c1cSWei Hu 	}
1431ce110ea1SWei Hu 
1432fa2d4a22SWei Hu 	rmb();
1433fa2d4a22SWei Hu 
1434ce110ea1SWei Hu 	comp->wq_num = cqe->cqe_info.wq_num;
1435ce110ea1SWei Hu 	comp->is_sq = cqe->cqe_info.is_sq;
1436ce110ea1SWei Hu 	memcpy(comp->cqe_data, cqe->cqe_data, GDMA_COMP_DATA_SIZE);
1437ce110ea1SWei Hu 
1438ce110ea1SWei Hu 	return 1;
1439ce110ea1SWei Hu }
1440ce110ea1SWei Hu 
1441ce110ea1SWei Hu int
1442ce110ea1SWei Hu mana_gd_poll_cq(struct gdma_queue *cq, struct gdma_comp *comp, int num_cqe)
1443ce110ea1SWei Hu {
1444ce110ea1SWei Hu 	int cqe_idx;
1445ce110ea1SWei Hu 	int ret;
1446ce110ea1SWei Hu 
1447ce110ea1SWei Hu 	bus_dmamap_sync(cq->mem_info.dma_tag, cq->mem_info.dma_map,
1448ce110ea1SWei Hu 	    BUS_DMASYNC_POSTREAD);
1449ce110ea1SWei Hu 
1450ce110ea1SWei Hu 	for (cqe_idx = 0; cqe_idx < num_cqe; cqe_idx++) {
1451ce110ea1SWei Hu 		ret = mana_gd_read_cqe(cq, &comp[cqe_idx]);
1452ce110ea1SWei Hu 
1453ce110ea1SWei Hu 		if (ret < 0) {
1454ce110ea1SWei Hu 			cq->head -= cqe_idx;
1455ce110ea1SWei Hu 			return ret;
1456ce110ea1SWei Hu 		}
1457ce110ea1SWei Hu 
1458ce110ea1SWei Hu 		if (ret == 0)
1459ce110ea1SWei Hu 			break;
1460ce110ea1SWei Hu 
1461ce110ea1SWei Hu 		cq->head++;
1462ce110ea1SWei Hu 	}
1463ce110ea1SWei Hu 
1464ce110ea1SWei Hu 	return cqe_idx;
1465ce110ea1SWei Hu }
1466ce110ea1SWei Hu 
1467ce110ea1SWei Hu static void
1468ce110ea1SWei Hu mana_gd_intr(void *arg)
1469ce110ea1SWei Hu {
1470ce110ea1SWei Hu 	struct gdma_irq_context *gic = arg;
1471ce110ea1SWei Hu 
1472ce110ea1SWei Hu 	if (gic->handler) {
1473ce110ea1SWei Hu 		gic->handler(gic->arg);
1474ce110ea1SWei Hu 	}
1475ce110ea1SWei Hu }
1476ce110ea1SWei Hu 
1477ce110ea1SWei Hu int
1478ce110ea1SWei Hu mana_gd_alloc_res_map(uint32_t res_avail,
1479ce110ea1SWei Hu     struct gdma_resource *r, const char *lock_name)
1480ce110ea1SWei Hu {
1481ce110ea1SWei Hu 	int n = howmany(res_avail, BITS_PER_LONG);
1482ce110ea1SWei Hu 
1483ce110ea1SWei Hu 	r->map =
1484ce110ea1SWei Hu 	    malloc(n * sizeof(unsigned long), M_DEVBUF, M_WAITOK | M_ZERO);
1485ce110ea1SWei Hu 	if (!r->map)
1486ce110ea1SWei Hu 		return ENOMEM;
1487ce110ea1SWei Hu 
1488ce110ea1SWei Hu 	r->size = res_avail;
1489ce110ea1SWei Hu 	mtx_init(&r->lock_spin, lock_name, NULL, MTX_SPIN);
1490ce110ea1SWei Hu 
1491ce110ea1SWei Hu 	mana_dbg(NULL,
1492ce110ea1SWei Hu 	    "total res %u, total number of unsigned longs %u\n",
1493ce110ea1SWei Hu 	    r->size, n);
1494ce110ea1SWei Hu 	return (0);
1495ce110ea1SWei Hu }
1496ce110ea1SWei Hu 
1497ce110ea1SWei Hu void
1498ce110ea1SWei Hu mana_gd_free_res_map(struct gdma_resource *r)
1499ce110ea1SWei Hu {
1500ce110ea1SWei Hu 	if (!r || !r->map)
1501ce110ea1SWei Hu 		return;
1502ce110ea1SWei Hu 
1503ce110ea1SWei Hu 	free(r->map, M_DEVBUF);
1504ce110ea1SWei Hu 	r->map = NULL;
1505ce110ea1SWei Hu 	r->size = 0;
1506ce110ea1SWei Hu }
1507ce110ea1SWei Hu 
1508ce110ea1SWei Hu static void
1509ce110ea1SWei Hu mana_gd_init_registers(struct gdma_context *gc)
1510ce110ea1SWei Hu {
1511c5eed414SJohn Baldwin 	uintptr_t bar0_va = rman_get_bushandle(gc->bar0);
1512b685df31SWei Hu 	vm_paddr_t bar0_pa = rman_get_start(gc->bar0);
1513ce110ea1SWei Hu 
1514ce110ea1SWei Hu 	gc->db_page_size = mana_gd_r32(gc, GDMA_REG_DB_PAGE_SIZE) & 0xFFFF;
1515ce110ea1SWei Hu 
1516ce110ea1SWei Hu 	gc->db_page_base =
1517c5eed414SJohn Baldwin 	    (void *)(bar0_va + (size_t)mana_gd_r64(gc, GDMA_REG_DB_PAGE_OFFSET));
1518ce110ea1SWei Hu 
1519b685df31SWei Hu 	gc->phys_db_page_base =
1520b685df31SWei Hu 	    bar0_pa + mana_gd_r64(gc, GDMA_REG_DB_PAGE_OFFSET);
1521b685df31SWei Hu 
1522ce110ea1SWei Hu 	gc->shm_base =
1523c5eed414SJohn Baldwin 	    (void *)(bar0_va + (size_t)mana_gd_r64(gc, GDMA_REG_SHM_OFFSET));
1524ce110ea1SWei Hu 
1525ce110ea1SWei Hu 	mana_dbg(NULL, "db_page_size 0x%xx, db_page_base %p,"
1526ce110ea1SWei Hu 		    " shm_base %p\n",
1527ce110ea1SWei Hu 		    gc->db_page_size, gc->db_page_base, gc->shm_base);
1528ce110ea1SWei Hu }
1529ce110ea1SWei Hu 
1530ce110ea1SWei Hu static struct resource *
1531ce110ea1SWei Hu mana_gd_alloc_bar(device_t dev, int bar)
1532ce110ea1SWei Hu {
1533ce110ea1SWei Hu 	struct resource *res = NULL;
1534ce110ea1SWei Hu 	struct pci_map *pm;
1535ce110ea1SWei Hu 	int rid, type;
1536ce110ea1SWei Hu 
1537ce110ea1SWei Hu 	if (bar < 0 || bar > PCIR_MAX_BAR_0)
1538ce110ea1SWei Hu 		goto alloc_bar_out;
1539ce110ea1SWei Hu 
1540ce110ea1SWei Hu 	pm = pci_find_bar(dev, PCIR_BAR(bar));
1541ce110ea1SWei Hu 	if (!pm)
1542ce110ea1SWei Hu 		goto alloc_bar_out;
1543ce110ea1SWei Hu 
1544ce110ea1SWei Hu 	if (PCI_BAR_IO(pm->pm_value))
1545ce110ea1SWei Hu 		type = SYS_RES_IOPORT;
1546ce110ea1SWei Hu 	else
1547ce110ea1SWei Hu 		type = SYS_RES_MEMORY;
1548ce110ea1SWei Hu 	if (type < 0)
1549ce110ea1SWei Hu 		goto alloc_bar_out;
1550ce110ea1SWei Hu 
1551ce110ea1SWei Hu 	rid = PCIR_BAR(bar);
1552ce110ea1SWei Hu 	res = bus_alloc_resource_any(dev, type, &rid, RF_ACTIVE);
1553ce110ea1SWei Hu #if defined(__amd64__)
1554ce110ea1SWei Hu 	if (res)
1555ce110ea1SWei Hu 		mana_dbg(NULL, "bar %d: rid 0x%x, type 0x%jx,"
1556ce110ea1SWei Hu 		    " handle 0x%jx\n",
1557ce110ea1SWei Hu 		    bar, rid, res->r_bustag, res->r_bushandle);
1558ce110ea1SWei Hu #endif
1559ce110ea1SWei Hu 
1560ce110ea1SWei Hu alloc_bar_out:
1561ce110ea1SWei Hu 	return (res);
1562ce110ea1SWei Hu }
1563ce110ea1SWei Hu 
1564ce110ea1SWei Hu static void
1565ce110ea1SWei Hu mana_gd_free_pci_res(struct gdma_context *gc)
1566ce110ea1SWei Hu {
1567ce110ea1SWei Hu 	if (!gc || gc->dev)
1568ce110ea1SWei Hu 		return;
1569ce110ea1SWei Hu 
1570ce110ea1SWei Hu 	if (gc->bar0 != NULL) {
1571ce110ea1SWei Hu 		bus_release_resource(gc->dev, SYS_RES_MEMORY,
1572ce110ea1SWei Hu 		    PCIR_BAR(GDMA_BAR0), gc->bar0);
1573ce110ea1SWei Hu 	}
1574ce110ea1SWei Hu 
1575ce110ea1SWei Hu 	if (gc->msix != NULL) {
1576ce110ea1SWei Hu 		bus_release_resource(gc->dev, SYS_RES_MEMORY,
1577ce110ea1SWei Hu 		    gc->msix_rid, gc->msix);
1578ce110ea1SWei Hu 	}
1579ce110ea1SWei Hu }
1580ce110ea1SWei Hu 
1581ce110ea1SWei Hu static int
1582ce110ea1SWei Hu mana_gd_setup_irqs(device_t dev)
1583ce110ea1SWei Hu {
1584ce110ea1SWei Hu 	unsigned int max_queues_per_port = mp_ncpus;
1585ce110ea1SWei Hu 	struct gdma_context *gc = device_get_softc(dev);
1586ce110ea1SWei Hu 	struct gdma_irq_context *gic;
1587ce110ea1SWei Hu 	unsigned int max_irqs;
1588ce110ea1SWei Hu 	int nvec;
1589ce110ea1SWei Hu 	int rc, rcc, i;
1590ce110ea1SWei Hu 
1591ce110ea1SWei Hu 	if (max_queues_per_port > MANA_MAX_NUM_QUEUES)
1592ce110ea1SWei Hu 		max_queues_per_port = MANA_MAX_NUM_QUEUES;
1593ce110ea1SWei Hu 
1594ce110ea1SWei Hu 	/* Need 1 interrupt for the Hardware communication Channel (HWC) */
15951833cf13SWei Hu 	max_irqs = max_queues_per_port + 1;
1596ce110ea1SWei Hu 
1597ce110ea1SWei Hu 	nvec = max_irqs;
1598ce110ea1SWei Hu 	rc = pci_alloc_msix(dev, &nvec);
1599ce110ea1SWei Hu 	if (unlikely(rc != 0)) {
1600ce110ea1SWei Hu 		device_printf(dev,
1601ce110ea1SWei Hu 		    "Failed to allocate MSIX, vectors %d, error: %d\n",
1602ce110ea1SWei Hu 		    nvec, rc);
1603ce110ea1SWei Hu 		rc = ENOSPC;
1604ce110ea1SWei Hu 		goto err_setup_irq_alloc;
1605ce110ea1SWei Hu 	}
1606ce110ea1SWei Hu 
1607ce110ea1SWei Hu 	if (nvec != max_irqs) {
1608ce110ea1SWei Hu 		if (nvec == 1) {
1609ce110ea1SWei Hu 			device_printf(dev,
1610ce110ea1SWei Hu 			    "Not enough number of MSI-x allocated: %d\n",
1611ce110ea1SWei Hu 			    nvec);
1612ce110ea1SWei Hu 			rc = ENOSPC;
1613ce110ea1SWei Hu 			goto err_setup_irq_release;
1614ce110ea1SWei Hu 		}
1615ce110ea1SWei Hu 		device_printf(dev, "Allocated only %d MSI-x (%d requested)\n",
1616ce110ea1SWei Hu 		    nvec, max_irqs);
1617ce110ea1SWei Hu 	}
1618ce110ea1SWei Hu 
1619ce110ea1SWei Hu 	gc->irq_contexts = malloc(nvec * sizeof(struct gdma_irq_context),
1620ce110ea1SWei Hu 	    M_DEVBUF, M_WAITOK | M_ZERO);
1621ce110ea1SWei Hu 	if (!gc->irq_contexts) {
1622ce110ea1SWei Hu 		rc = ENOMEM;
1623ce110ea1SWei Hu 		goto err_setup_irq_release;
1624ce110ea1SWei Hu 	}
1625ce110ea1SWei Hu 
1626ce110ea1SWei Hu 	for (i = 0; i < nvec; i++) {
1627ce110ea1SWei Hu 		gic = &gc->irq_contexts[i];
1628ce110ea1SWei Hu 		gic->msix_e.entry = i;
1629ce110ea1SWei Hu 		/* Vector starts from 1. */
1630ce110ea1SWei Hu 		gic->msix_e.vector = i + 1;
1631ce110ea1SWei Hu 		gic->handler = NULL;
1632ce110ea1SWei Hu 		gic->arg = NULL;
1633ce110ea1SWei Hu 
1634ce110ea1SWei Hu 		gic->res = bus_alloc_resource_any(dev, SYS_RES_IRQ,
1635ce110ea1SWei Hu 		    &gic->msix_e.vector, RF_ACTIVE | RF_SHAREABLE);
1636ce110ea1SWei Hu 		if (unlikely(gic->res == NULL)) {
1637ce110ea1SWei Hu 			rc = ENOMEM;
1638ce110ea1SWei Hu 			device_printf(dev, "could not allocate resource "
1639ce110ea1SWei Hu 			    "for irq vector %d\n", gic->msix_e.vector);
1640ce110ea1SWei Hu 			goto err_setup_irq;
1641ce110ea1SWei Hu 		}
1642ce110ea1SWei Hu 
1643ce110ea1SWei Hu 		rc = bus_setup_intr(dev, gic->res,
1644ce110ea1SWei Hu 		    INTR_TYPE_NET | INTR_MPSAFE, NULL, mana_gd_intr,
1645ce110ea1SWei Hu 		    gic, &gic->cookie);
1646ce110ea1SWei Hu 		if (unlikely(rc != 0)) {
1647ce110ea1SWei Hu 			device_printf(dev, "failed to register interrupt "
1648ce110ea1SWei Hu 			    "handler for irq %ju vector %d: error %d\n",
1649ce110ea1SWei Hu 			    rman_get_start(gic->res), gic->msix_e.vector, rc);
1650ce110ea1SWei Hu 			goto err_setup_irq;
1651ce110ea1SWei Hu 		}
1652ce110ea1SWei Hu 		gic->requested = true;
1653ce110ea1SWei Hu 
1654ce110ea1SWei Hu 		mana_dbg(NULL, "added msix vector %d irq %ju\n",
1655ce110ea1SWei Hu 		    gic->msix_e.vector, rman_get_start(gic->res));
1656ce110ea1SWei Hu 	}
1657ce110ea1SWei Hu 
1658ce110ea1SWei Hu 	rc = mana_gd_alloc_res_map(nvec, &gc->msix_resource,
1659ce110ea1SWei Hu 	    "gdma msix res lock");
1660ce110ea1SWei Hu 	if (rc != 0) {
1661ce110ea1SWei Hu 		device_printf(dev, "failed to allocate memory "
1662ce110ea1SWei Hu 		    "for msix bitmap\n");
1663ce110ea1SWei Hu 		goto err_setup_irq;
1664ce110ea1SWei Hu 	}
1665ce110ea1SWei Hu 
1666ce110ea1SWei Hu 	gc->max_num_msix = nvec;
1667ce110ea1SWei Hu 	gc->num_msix_usable = nvec;
1668ce110ea1SWei Hu 
1669ce110ea1SWei Hu 	mana_dbg(NULL, "setup %d msix interrupts\n", nvec);
1670ce110ea1SWei Hu 
1671ce110ea1SWei Hu 	return (0);
1672ce110ea1SWei Hu 
1673ce110ea1SWei Hu err_setup_irq:
1674ce110ea1SWei Hu 	for (; i >= 0; i--) {
1675ce110ea1SWei Hu 		gic = &gc->irq_contexts[i];
1676ce110ea1SWei Hu 		rcc = 0;
1677ce110ea1SWei Hu 
1678ce110ea1SWei Hu 		/*
1679ce110ea1SWei Hu 		 * If gic->requested is true, we need to free both intr and
1680ce110ea1SWei Hu 		 * resources.
1681ce110ea1SWei Hu 		 */
1682ce110ea1SWei Hu 		if (gic->requested)
1683ce110ea1SWei Hu 			rcc = bus_teardown_intr(dev, gic->res, gic->cookie);
1684ce110ea1SWei Hu 		if (unlikely(rcc != 0))
1685ce110ea1SWei Hu 			device_printf(dev, "could not release "
1686ce110ea1SWei Hu 			    "irq vector %d, error: %d\n",
1687ce110ea1SWei Hu 			    gic->msix_e.vector, rcc);
1688ce110ea1SWei Hu 
1689ce110ea1SWei Hu 		rcc = 0;
1690ce110ea1SWei Hu 		if (gic->res != NULL) {
1691ce110ea1SWei Hu 			rcc = bus_release_resource(dev, SYS_RES_IRQ,
1692ce110ea1SWei Hu 			    gic->msix_e.vector, gic->res);
1693ce110ea1SWei Hu 		}
1694ce110ea1SWei Hu 		if (unlikely(rcc != 0))
1695ce110ea1SWei Hu 			device_printf(dev, "dev has no parent while "
1696ce110ea1SWei Hu 			    "releasing resource for irq vector %d\n",
1697ce110ea1SWei Hu 			    gic->msix_e.vector);
1698ce110ea1SWei Hu 		gic->requested = false;
1699ce110ea1SWei Hu 		gic->res = NULL;
1700ce110ea1SWei Hu 	}
1701ce110ea1SWei Hu 
1702ce110ea1SWei Hu 	free(gc->irq_contexts, M_DEVBUF);
1703ce110ea1SWei Hu 	gc->irq_contexts = NULL;
1704ce110ea1SWei Hu err_setup_irq_release:
1705ce110ea1SWei Hu 	pci_release_msi(dev);
1706ce110ea1SWei Hu err_setup_irq_alloc:
1707ce110ea1SWei Hu 	return (rc);
1708ce110ea1SWei Hu }
1709ce110ea1SWei Hu 
1710ce110ea1SWei Hu static void
1711ce110ea1SWei Hu mana_gd_remove_irqs(device_t dev)
1712ce110ea1SWei Hu {
1713ce110ea1SWei Hu 	struct gdma_context *gc = device_get_softc(dev);
1714ce110ea1SWei Hu 	struct gdma_irq_context *gic;
1715ce110ea1SWei Hu 	int rc, i;
1716ce110ea1SWei Hu 
1717ce110ea1SWei Hu 	mana_gd_free_res_map(&gc->msix_resource);
1718ce110ea1SWei Hu 
1719ce110ea1SWei Hu 	for (i = 0; i < gc->max_num_msix; i++) {
1720ce110ea1SWei Hu 		gic = &gc->irq_contexts[i];
1721ce110ea1SWei Hu 		if (gic->requested) {
1722ce110ea1SWei Hu 			rc = bus_teardown_intr(dev, gic->res, gic->cookie);
1723ce110ea1SWei Hu 			if (unlikely(rc != 0)) {
1724ce110ea1SWei Hu 				device_printf(dev, "failed to tear down "
1725ce110ea1SWei Hu 				    "irq vector %d, error: %d\n",
1726ce110ea1SWei Hu 				    gic->msix_e.vector, rc);
1727ce110ea1SWei Hu 			}
1728ce110ea1SWei Hu 			gic->requested = false;
1729ce110ea1SWei Hu 		}
1730ce110ea1SWei Hu 
1731ce110ea1SWei Hu 		if (gic->res != NULL) {
1732ce110ea1SWei Hu 			rc = bus_release_resource(dev, SYS_RES_IRQ,
1733ce110ea1SWei Hu 			    gic->msix_e.vector, gic->res);
1734ce110ea1SWei Hu 			if (unlikely(rc != 0)) {
1735ce110ea1SWei Hu 				device_printf(dev, "dev has no parent while "
1736ce110ea1SWei Hu 				    "releasing resource for irq vector %d\n",
1737ce110ea1SWei Hu 				    gic->msix_e.vector);
1738ce110ea1SWei Hu 			}
1739ce110ea1SWei Hu 			gic->res = NULL;
1740ce110ea1SWei Hu 		}
1741ce110ea1SWei Hu 	}
1742ce110ea1SWei Hu 
1743ce110ea1SWei Hu 	gc->max_num_msix = 0;
1744ce110ea1SWei Hu 	gc->num_msix_usable = 0;
1745ce110ea1SWei Hu 	free(gc->irq_contexts, M_DEVBUF);
1746ce110ea1SWei Hu 	gc->irq_contexts = NULL;
1747ce110ea1SWei Hu 
1748ce110ea1SWei Hu 	pci_release_msi(dev);
1749ce110ea1SWei Hu }
1750ce110ea1SWei Hu 
1751ce110ea1SWei Hu static int
1752ce110ea1SWei Hu mana_gd_probe(device_t dev)
1753ce110ea1SWei Hu {
1754ce110ea1SWei Hu 	mana_vendor_id_t *ent;
1755ce110ea1SWei Hu 	char		adapter_name[60];
1756ce110ea1SWei Hu 	uint16_t	pci_vendor_id = 0;
1757ce110ea1SWei Hu 	uint16_t	pci_device_id = 0;
1758ce110ea1SWei Hu 
1759ce110ea1SWei Hu 	pci_vendor_id = pci_get_vendor(dev);
1760ce110ea1SWei Hu 	pci_device_id = pci_get_device(dev);
1761ce110ea1SWei Hu 
1762ce110ea1SWei Hu 	ent = mana_id_table;
1763ce110ea1SWei Hu 	while (ent->vendor_id != 0) {
1764ce110ea1SWei Hu 		if ((pci_vendor_id == ent->vendor_id) &&
1765ce110ea1SWei Hu 		    (pci_device_id == ent->device_id)) {
1766ce110ea1SWei Hu 			mana_dbg(NULL, "vendor=%x device=%x\n",
1767ce110ea1SWei Hu 			    pci_vendor_id, pci_device_id);
1768ce110ea1SWei Hu 
1769ce110ea1SWei Hu 			sprintf(adapter_name, DEVICE_DESC);
1770ce110ea1SWei Hu 			device_set_desc_copy(dev, adapter_name);
1771ce110ea1SWei Hu 			return (BUS_PROBE_DEFAULT);
1772ce110ea1SWei Hu 		}
1773ce110ea1SWei Hu 
1774ce110ea1SWei Hu 		ent++;
1775ce110ea1SWei Hu 	}
1776ce110ea1SWei Hu 
1777ce110ea1SWei Hu 	return (ENXIO);
1778ce110ea1SWei Hu }
1779ce110ea1SWei Hu 
1780ce110ea1SWei Hu /**
1781ce110ea1SWei Hu  * mana_attach - Device Initialization Routine
1782ce110ea1SWei Hu  * @dev: device information struct
1783ce110ea1SWei Hu  *
1784ce110ea1SWei Hu  * Returns 0 on success, otherwise on failure.
1785ce110ea1SWei Hu  *
1786ce110ea1SWei Hu  * mana_attach initializes a GDMA adapter identified by a device structure.
1787ce110ea1SWei Hu  **/
1788ce110ea1SWei Hu static int
1789ce110ea1SWei Hu mana_gd_attach(device_t dev)
1790ce110ea1SWei Hu {
1791ce110ea1SWei Hu 	struct gdma_context *gc;
1792ce110ea1SWei Hu 	int msix_rid;
1793ce110ea1SWei Hu 	int rc;
1794ce110ea1SWei Hu 
1795ce110ea1SWei Hu 	gc = device_get_softc(dev);
1796ce110ea1SWei Hu 	gc->dev = dev;
1797ce110ea1SWei Hu 
1798ce110ea1SWei Hu 	pci_enable_io(dev, SYS_RES_IOPORT);
1799ce110ea1SWei Hu 	pci_enable_io(dev, SYS_RES_MEMORY);
1800ce110ea1SWei Hu 
1801ce110ea1SWei Hu 	pci_enable_busmaster(dev);
1802ce110ea1SWei Hu 
1803ce110ea1SWei Hu 	gc->bar0 = mana_gd_alloc_bar(dev, GDMA_BAR0);
1804ce110ea1SWei Hu 	if (unlikely(gc->bar0 == NULL)) {
1805ce110ea1SWei Hu 		device_printf(dev,
1806ce110ea1SWei Hu 		    "unable to allocate bus resource for bar0!\n");
1807ce110ea1SWei Hu 		rc = ENOMEM;
1808ce110ea1SWei Hu 		goto err_disable_dev;
1809ce110ea1SWei Hu 	}
1810ce110ea1SWei Hu 
1811ce110ea1SWei Hu 	/* Store bar0 tage and handle for quick access */
1812ce110ea1SWei Hu 	gc->gd_bus.bar0_t = rman_get_bustag(gc->bar0);
1813ce110ea1SWei Hu 	gc->gd_bus.bar0_h = rman_get_bushandle(gc->bar0);
1814ce110ea1SWei Hu 
1815ce110ea1SWei Hu 	/* Map MSI-x vector table */
1816ce110ea1SWei Hu 	msix_rid = pci_msix_table_bar(dev);
1817ce110ea1SWei Hu 
1818ce110ea1SWei Hu 	mana_dbg(NULL, "msix_rid 0x%x\n", msix_rid);
1819ce110ea1SWei Hu 
1820ce110ea1SWei Hu 	gc->msix = bus_alloc_resource_any(dev, SYS_RES_MEMORY,
1821ce110ea1SWei Hu 	    &msix_rid, RF_ACTIVE);
1822ce110ea1SWei Hu 	if (unlikely(gc->msix == NULL)) {
1823ce110ea1SWei Hu 		device_printf(dev,
1824ce110ea1SWei Hu 		    "unable to allocate bus resource for msix!\n");
1825ce110ea1SWei Hu 		rc = ENOMEM;
1826ce110ea1SWei Hu 		goto err_free_pci_res;
1827ce110ea1SWei Hu 	}
1828ce110ea1SWei Hu 	gc->msix_rid = msix_rid;
1829ce110ea1SWei Hu 
1830ce110ea1SWei Hu 	if (unlikely(gc->gd_bus.bar0_h  == 0)) {
1831ce110ea1SWei Hu 		device_printf(dev, "failed to map bar0!\n");
1832ce110ea1SWei Hu 		rc = ENXIO;
1833ce110ea1SWei Hu 		goto err_free_pci_res;
1834ce110ea1SWei Hu 	}
1835ce110ea1SWei Hu 
1836ce110ea1SWei Hu 	mana_gd_init_registers(gc);
1837ce110ea1SWei Hu 
1838ce110ea1SWei Hu 	mana_smc_init(&gc->shm_channel, gc->dev, gc->shm_base);
1839ce110ea1SWei Hu 
1840ce110ea1SWei Hu 	rc = mana_gd_setup_irqs(dev);
1841ce110ea1SWei Hu 	if (rc) {
1842ce110ea1SWei Hu 		goto err_free_pci_res;
1843ce110ea1SWei Hu 	}
1844ce110ea1SWei Hu 
1845ce110ea1SWei Hu 	sx_init(&gc->eq_test_event_sx, "gdma test event sx");
1846ce110ea1SWei Hu 
1847ce110ea1SWei Hu 	rc = mana_hwc_create_channel(gc);
1848ce110ea1SWei Hu 	if (rc) {
1849ce110ea1SWei Hu 		mana_dbg(NULL, "Failed to create hwc channel\n");
1850ce110ea1SWei Hu 		if (rc == EIO)
1851ce110ea1SWei Hu 			goto err_clean_up_gdma;
1852ce110ea1SWei Hu 		else
1853ce110ea1SWei Hu 			goto err_remove_irq;
1854ce110ea1SWei Hu 	}
1855ce110ea1SWei Hu 
1856ce110ea1SWei Hu 	rc = mana_gd_verify_vf_version(dev);
1857ce110ea1SWei Hu 	if (rc) {
1858ce110ea1SWei Hu 		mana_dbg(NULL, "Failed to verify vf\n");
1859ce110ea1SWei Hu 		goto err_clean_up_gdma;
1860ce110ea1SWei Hu 	}
1861ce110ea1SWei Hu 
1862ce110ea1SWei Hu 	rc = mana_gd_query_max_resources(dev);
1863ce110ea1SWei Hu 	if (rc) {
1864ce110ea1SWei Hu 		mana_dbg(NULL, "Failed to query max resources\n");
1865ce110ea1SWei Hu 		goto err_clean_up_gdma;
1866ce110ea1SWei Hu 	}
1867ce110ea1SWei Hu 
1868ce110ea1SWei Hu 	rc = mana_gd_detect_devices(dev);
1869ce110ea1SWei Hu 	if (rc) {
1870ce110ea1SWei Hu 		mana_dbg(NULL, "Failed to detect  mana device\n");
1871ce110ea1SWei Hu 		goto err_clean_up_gdma;
1872ce110ea1SWei Hu 	}
1873ce110ea1SWei Hu 
1874ce110ea1SWei Hu 	rc = mana_probe(&gc->mana);
1875ce110ea1SWei Hu 	if (rc) {
1876ce110ea1SWei Hu 		mana_dbg(NULL, "Failed to probe mana device\n");
1877ce110ea1SWei Hu 		goto err_clean_up_gdma;
1878ce110ea1SWei Hu 	}
1879ce110ea1SWei Hu 
1880ce110ea1SWei Hu 	return (0);
1881ce110ea1SWei Hu 
1882ce110ea1SWei Hu err_clean_up_gdma:
1883ce110ea1SWei Hu 	mana_hwc_destroy_channel(gc);
1884ce110ea1SWei Hu err_remove_irq:
1885ce110ea1SWei Hu 	mana_gd_remove_irqs(dev);
1886ce110ea1SWei Hu err_free_pci_res:
1887ce110ea1SWei Hu 	mana_gd_free_pci_res(gc);
1888ce110ea1SWei Hu err_disable_dev:
1889ce110ea1SWei Hu 	pci_disable_busmaster(dev);
1890ce110ea1SWei Hu 
1891ce110ea1SWei Hu 	return(rc);
1892ce110ea1SWei Hu }
1893ce110ea1SWei Hu 
1894ce110ea1SWei Hu /**
1895ce110ea1SWei Hu  * mana_detach - Device Removal Routine
1896ce110ea1SWei Hu  * @pdev: device information struct
1897ce110ea1SWei Hu  *
1898ce110ea1SWei Hu  * mana_detach is called by the device subsystem to alert the driver
1899ce110ea1SWei Hu  * that it should release a PCI device.
1900ce110ea1SWei Hu  **/
1901ce110ea1SWei Hu static int
1902ce110ea1SWei Hu mana_gd_detach(device_t dev)
1903ce110ea1SWei Hu {
1904ce110ea1SWei Hu 	struct gdma_context *gc = device_get_softc(dev);
1905ce110ea1SWei Hu 
1906ce110ea1SWei Hu 	mana_remove(&gc->mana);
1907ce110ea1SWei Hu 
1908ce110ea1SWei Hu 	mana_hwc_destroy_channel(gc);
1909ce110ea1SWei Hu 
1910ce110ea1SWei Hu 	mana_gd_remove_irqs(dev);
1911ce110ea1SWei Hu 
1912ce110ea1SWei Hu 	mana_gd_free_pci_res(gc);
1913ce110ea1SWei Hu 
1914ce110ea1SWei Hu 	pci_disable_busmaster(dev);
1915ce110ea1SWei Hu 
1916ce110ea1SWei Hu 	return (bus_generic_detach(dev));
1917ce110ea1SWei Hu }
1918ce110ea1SWei Hu 
1919ce110ea1SWei Hu 
1920ce110ea1SWei Hu /*********************************************************************
1921ce110ea1SWei Hu  *  FreeBSD Device Interface Entry Points
1922ce110ea1SWei Hu  *********************************************************************/
1923ce110ea1SWei Hu 
1924ce110ea1SWei Hu static device_method_t mana_methods[] = {
1925ce110ea1SWei Hu     /* Device interface */
1926ce110ea1SWei Hu     DEVMETHOD(device_probe, mana_gd_probe),
1927ce110ea1SWei Hu     DEVMETHOD(device_attach, mana_gd_attach),
1928ce110ea1SWei Hu     DEVMETHOD(device_detach, mana_gd_detach),
1929ce110ea1SWei Hu     DEVMETHOD_END
1930ce110ea1SWei Hu };
1931ce110ea1SWei Hu 
1932ce110ea1SWei Hu static driver_t mana_driver = {
1933ce110ea1SWei Hu     "mana", mana_methods, sizeof(struct gdma_context),
1934ce110ea1SWei Hu };
1935ce110ea1SWei Hu 
1936825718a3SJohn Baldwin DRIVER_MODULE(mana, pci, mana_driver, 0, 0);
1937ce110ea1SWei Hu MODULE_PNP_INFO("U16:vendor;U16:device", pci, mana, mana_id_table,
1938ce110ea1SWei Hu     nitems(mana_id_table) - 1);
1939ce110ea1SWei Hu MODULE_DEPEND(mana, pci, 1, 1, 1);
1940ce110ea1SWei Hu MODULE_DEPEND(mana, ether, 1, 1, 1);
1941ce110ea1SWei Hu 
1942ce110ea1SWei Hu /*********************************************************************/
1943