xref: /linux/arch/m68k/include/asm/m53xxsim.h (revision b2441318)
1*b2441318SGreg Kroah-Hartman /* SPDX-License-Identifier: GPL-2.0 */
26eac4027SGreg Ungerer /****************************************************************************/
36eac4027SGreg Ungerer 
46eac4027SGreg Ungerer /*
56eac4027SGreg Ungerer  *	m53xxsim.h -- ColdFire 5329 registers
66eac4027SGreg Ungerer  */
76eac4027SGreg Ungerer 
86eac4027SGreg Ungerer /****************************************************************************/
96eac4027SGreg Ungerer #ifndef	m53xxsim_h
106eac4027SGreg Ungerer #define	m53xxsim_h
116eac4027SGreg Ungerer /****************************************************************************/
126eac4027SGreg Ungerer 
136eac4027SGreg Ungerer #define	CPU_NAME		"COLDFIRE(m53xx)"
146eac4027SGreg Ungerer #define	CPU_INSTR_PER_JIFFY	3
156eac4027SGreg Ungerer #define	MCF_BUSCLK		(MCF_CLK / 3)
166eac4027SGreg Ungerer 
176eac4027SGreg Ungerer #include <asm/m53xxacr.h>
186eac4027SGreg Ungerer 
196eac4027SGreg Ungerer #define MCFINT_VECBASE      64
206eac4027SGreg Ungerer #define MCFINT_UART0        26          /* Interrupt number for UART0 */
216eac4027SGreg Ungerer #define MCFINT_UART1        27          /* Interrupt number for UART1 */
226eac4027SGreg Ungerer #define MCFINT_UART2        28          /* Interrupt number for UART2 */
232d24b532SSteven King #define MCFINT_I2C0         30		/* Interrupt number for I2C */
246eac4027SGreg Ungerer #define MCFINT_QSPI         31          /* Interrupt number for QSPI */
256eac4027SGreg Ungerer #define MCFINT_FECRX0	    36		/* Interrupt number for FEC */
266eac4027SGreg Ungerer #define MCFINT_FECTX0	    40		/* Interrupt number for FEC */
276eac4027SGreg Ungerer #define MCFINT_FECENTC0	    42		/* Interrupt number for FEC */
286eac4027SGreg Ungerer 
296eac4027SGreg Ungerer #define MCF_IRQ_UART0       (MCFINT_VECBASE + MCFINT_UART0)
306eac4027SGreg Ungerer #define MCF_IRQ_UART1       (MCFINT_VECBASE + MCFINT_UART1)
316eac4027SGreg Ungerer #define MCF_IRQ_UART2       (MCFINT_VECBASE + MCFINT_UART2)
326eac4027SGreg Ungerer 
336eac4027SGreg Ungerer #define MCF_IRQ_FECRX0	    (MCFINT_VECBASE + MCFINT_FECRX0)
346eac4027SGreg Ungerer #define MCF_IRQ_FECTX0	    (MCFINT_VECBASE + MCFINT_FECTX0)
356eac4027SGreg Ungerer #define MCF_IRQ_FECENTC0    (MCFINT_VECBASE + MCFINT_FECENTC0)
366eac4027SGreg Ungerer 
372d24b532SSteven King #define	MCF_IRQ_I2C0	    (MCFINT_VECBASE + MCFINT_I2C0)
386eac4027SGreg Ungerer #define	MCF_IRQ_QSPI	    (MCFINT_VECBASE + MCFINT_QSPI)
396eac4027SGreg Ungerer 
406eac4027SGreg Ungerer #define MCF_WTM_WCR		0xFC098000
416eac4027SGreg Ungerer 
426eac4027SGreg Ungerer /*
436eac4027SGreg Ungerer  *	Define the 532x SIM register set addresses.
446eac4027SGreg Ungerer  */
456eac4027SGreg Ungerer #define	MCFSIM_IPRL		0xFC048004
466eac4027SGreg Ungerer #define	MCFSIM_IPRH		0xFC048000
476eac4027SGreg Ungerer #define	MCFSIM_IPR		MCFSIM_IPRL
486eac4027SGreg Ungerer #define	MCFSIM_IMRL		0xFC04800C
496eac4027SGreg Ungerer #define	MCFSIM_IMRH		0xFC048008
506eac4027SGreg Ungerer #define	MCFSIM_IMR		MCFSIM_IMRL
516eac4027SGreg Ungerer #define	MCFSIM_ICR0		0xFC048040
526eac4027SGreg Ungerer #define	MCFSIM_ICR1		0xFC048041
536eac4027SGreg Ungerer #define	MCFSIM_ICR2		0xFC048042
546eac4027SGreg Ungerer #define	MCFSIM_ICR3		0xFC048043
556eac4027SGreg Ungerer #define	MCFSIM_ICR4		0xFC048044
566eac4027SGreg Ungerer #define	MCFSIM_ICR5		0xFC048045
576eac4027SGreg Ungerer #define	MCFSIM_ICR6		0xFC048046
586eac4027SGreg Ungerer #define	MCFSIM_ICR7		0xFC048047
596eac4027SGreg Ungerer #define	MCFSIM_ICR8		0xFC048048
606eac4027SGreg Ungerer #define	MCFSIM_ICR9		0xFC048049
616eac4027SGreg Ungerer #define	MCFSIM_ICR10		0xFC04804A
626eac4027SGreg Ungerer #define	MCFSIM_ICR11		0xFC04804B
636eac4027SGreg Ungerer 
646eac4027SGreg Ungerer /*
656eac4027SGreg Ungerer  *	Some symbol defines for the above...
666eac4027SGreg Ungerer  */
676eac4027SGreg Ungerer #define	MCFSIM_SWDICR		MCFSIM_ICR0	/* Watchdog timer ICR */
686eac4027SGreg Ungerer #define	MCFSIM_TIMER1ICR	MCFSIM_ICR1	/* Timer 1 ICR */
696eac4027SGreg Ungerer #define	MCFSIM_TIMER2ICR	MCFSIM_ICR2	/* Timer 2 ICR */
706eac4027SGreg Ungerer #define	MCFSIM_UART1ICR		MCFSIM_ICR4	/* UART 1 ICR */
716eac4027SGreg Ungerer #define	MCFSIM_UART2ICR		MCFSIM_ICR5	/* UART 2 ICR */
726eac4027SGreg Ungerer #define	MCFSIM_DMA0ICR		MCFSIM_ICR6	/* DMA 0 ICR */
736eac4027SGreg Ungerer #define	MCFSIM_DMA1ICR		MCFSIM_ICR7	/* DMA 1 ICR */
746eac4027SGreg Ungerer #define	MCFSIM_DMA2ICR		MCFSIM_ICR8	/* DMA 2 ICR */
756eac4027SGreg Ungerer #define	MCFSIM_DMA3ICR		MCFSIM_ICR9	/* DMA 3 ICR */
766eac4027SGreg Ungerer 
776eac4027SGreg Ungerer 
786eac4027SGreg Ungerer #define	MCFINTC0_SIMR		0xFC04801C
796eac4027SGreg Ungerer #define	MCFINTC0_CIMR		0xFC04801D
806eac4027SGreg Ungerer #define	MCFINTC0_ICR0		0xFC048040
816eac4027SGreg Ungerer #define	MCFINTC1_SIMR		0xFC04C01C
826eac4027SGreg Ungerer #define	MCFINTC1_CIMR		0xFC04C01D
836eac4027SGreg Ungerer #define	MCFINTC1_ICR0		0xFC04C040
846eac4027SGreg Ungerer #define MCFINTC2_SIMR		(0)
856eac4027SGreg Ungerer #define MCFINTC2_CIMR		(0)
866eac4027SGreg Ungerer #define MCFINTC2_ICR0		(0)
876eac4027SGreg Ungerer 
886eac4027SGreg Ungerer #define MCFSIM_ICR_TIMER1	(0xFC048040+32)
896eac4027SGreg Ungerer #define MCFSIM_ICR_TIMER2	(0xFC048040+33)
906eac4027SGreg Ungerer 
916eac4027SGreg Ungerer /*
926eac4027SGreg Ungerer  *	Define system peripheral IRQ usage.
936eac4027SGreg Ungerer  */
946eac4027SGreg Ungerer #define	MCF_IRQ_TIMER		(64 + 32)	/* Timer0 */
956eac4027SGreg Ungerer #define	MCF_IRQ_PROFILER	(64 + 33)	/* Timer1 */
966eac4027SGreg Ungerer 
976eac4027SGreg Ungerer /*
986eac4027SGreg Ungerer  *  UART module.
996eac4027SGreg Ungerer  */
1006eac4027SGreg Ungerer #define MCFUART_BASE0		0xFC060000	/* Base address of UART1 */
1016eac4027SGreg Ungerer #define MCFUART_BASE1		0xFC064000	/* Base address of UART2 */
1026eac4027SGreg Ungerer #define MCFUART_BASE2		0xFC068000	/* Base address of UART3 */
1036eac4027SGreg Ungerer 
1046eac4027SGreg Ungerer /*
1056eac4027SGreg Ungerer  *  FEC module.
1066eac4027SGreg Ungerer  */
1076eac4027SGreg Ungerer #define	MCFFEC_BASE0		0xFC030000	/* Base address of FEC0 */
1086eac4027SGreg Ungerer #define	MCFFEC_SIZE0		0x800		/* Size of FEC0 region */
1096eac4027SGreg Ungerer 
1106eac4027SGreg Ungerer /*
1116eac4027SGreg Ungerer  *  QSPI module.
1126eac4027SGreg Ungerer  */
11342feae20SGreg Ungerer #define	MCFQSPI_BASE		0xFC05C000	/* Base address of QSPI */
1146eac4027SGreg Ungerer #define	MCFQSPI_SIZE		0x40		/* Size of QSPI region */
1156eac4027SGreg Ungerer 
1166eac4027SGreg Ungerer #define	MCFQSPI_CS0		84
1176eac4027SGreg Ungerer #define	MCFQSPI_CS1		85
1186eac4027SGreg Ungerer #define	MCFQSPI_CS2		86
1196eac4027SGreg Ungerer 
1206eac4027SGreg Ungerer /*
1216eac4027SGreg Ungerer  *  Timer module.
1226eac4027SGreg Ungerer  */
1236eac4027SGreg Ungerer #define MCFTIMER_BASE1		0xFC070000	/* Base address of TIMER1 */
1246eac4027SGreg Ungerer #define MCFTIMER_BASE2		0xFC074000	/* Base address of TIMER2 */
1256eac4027SGreg Ungerer #define MCFTIMER_BASE3		0xFC078000	/* Base address of TIMER3 */
1266eac4027SGreg Ungerer #define MCFTIMER_BASE4		0xFC07C000	/* Base address of TIMER4 */
1276eac4027SGreg Ungerer 
1286eac4027SGreg Ungerer /*********************************************************************
1296eac4027SGreg Ungerer  *
1306eac4027SGreg Ungerer  * Reset Controller Module
1316eac4027SGreg Ungerer  *
1326eac4027SGreg Ungerer  *********************************************************************/
1336eac4027SGreg Ungerer 
1346eac4027SGreg Ungerer #define	MCF_RCR			0xFC0A0000
1356eac4027SGreg Ungerer #define	MCF_RSR			0xFC0A0001
1366eac4027SGreg Ungerer 
1376eac4027SGreg Ungerer #define	MCF_RCR_SWRESET		0x80		/* Software reset bit */
1386eac4027SGreg Ungerer #define	MCF_RCR_FRCSTOUT	0x40		/* Force external reset */
1396eac4027SGreg Ungerer 
1406eac4027SGreg Ungerer 
1416eac4027SGreg Ungerer /*
1426eac4027SGreg Ungerer  * Power Management
1436eac4027SGreg Ungerer  */
1446eac4027SGreg Ungerer #define MCFPM_WCR		0xfc040013
1456eac4027SGreg Ungerer #define MCFPM_PPMSR0		0xfc04002c
1466eac4027SGreg Ungerer #define MCFPM_PPMCR0		0xfc04002d
1476eac4027SGreg Ungerer #define MCFPM_PPMSR1		0xfc04002e
1486eac4027SGreg Ungerer #define MCFPM_PPMCR1		0xfc04002f
1496eac4027SGreg Ungerer #define MCFPM_PPMHR0		0xfc040030
1506eac4027SGreg Ungerer #define MCFPM_PPMLR0		0xfc040034
1516eac4027SGreg Ungerer #define MCFPM_PPMHR1		0xfc040038
1526eac4027SGreg Ungerer #define MCFPM_LPCR		0xec090007
1536eac4027SGreg Ungerer 
1546eac4027SGreg Ungerer /*
1556eac4027SGreg Ungerer  *	The M5329EVB board needs a help getting its devices initialized
1566eac4027SGreg Ungerer  *	at kernel start time if dBUG doesn't set it up (for example
1576eac4027SGreg Ungerer  *	it is not used), so we need to do it manually.
1586eac4027SGreg Ungerer  */
1596eac4027SGreg Ungerer #ifdef __ASSEMBLER__
1606eac4027SGreg Ungerer .macro m5329EVB_setup
1616eac4027SGreg Ungerer 	movel	#0xFC098000, %a7
1626eac4027SGreg Ungerer 	movel	#0x0, (%a7)
1636eac4027SGreg Ungerer #define CORE_SRAM	0x80000000
1646eac4027SGreg Ungerer #define CORE_SRAM_SIZE	0x8000
1656eac4027SGreg Ungerer 	movel	#CORE_SRAM, %d0
1666eac4027SGreg Ungerer 	addl	#0x221, %d0
1676eac4027SGreg Ungerer 	movec	%d0,%RAMBAR1
1686eac4027SGreg Ungerer 	movel	#CORE_SRAM, %sp
1696eac4027SGreg Ungerer 	addl	#CORE_SRAM_SIZE, %sp
1706eac4027SGreg Ungerer 	jsr	sysinit
1716eac4027SGreg Ungerer .endm
1726eac4027SGreg Ungerer #define	PLATFORM_SETUP	m5329EVB_setup
1736eac4027SGreg Ungerer 
1746eac4027SGreg Ungerer #endif /* __ASSEMBLER__ */
1756eac4027SGreg Ungerer 
1766eac4027SGreg Ungerer /*********************************************************************
1776eac4027SGreg Ungerer  *
1786eac4027SGreg Ungerer  * Chip Configuration Module (CCM)
1796eac4027SGreg Ungerer  *
1806eac4027SGreg Ungerer  *********************************************************************/
1816eac4027SGreg Ungerer 
1826eac4027SGreg Ungerer /* Register read/write macros */
1836eac4027SGreg Ungerer #define MCF_CCM_CCR               0xFC0A0004
1846eac4027SGreg Ungerer #define MCF_CCM_RCON              0xFC0A0008
1856eac4027SGreg Ungerer #define MCF_CCM_CIR               0xFC0A000A
1866eac4027SGreg Ungerer #define MCF_CCM_MISCCR            0xFC0A0010
1876eac4027SGreg Ungerer #define MCF_CCM_CDR               0xFC0A0012
1886eac4027SGreg Ungerer #define MCF_CCM_UHCSR             0xFC0A0014
1896eac4027SGreg Ungerer #define MCF_CCM_UOCSR             0xFC0A0016
1906eac4027SGreg Ungerer 
1916eac4027SGreg Ungerer /* Bit definitions and macros for MCF_CCM_CCR */
1926eac4027SGreg Ungerer #define MCF_CCM_CCR_RESERVED      (0x0001)
1936eac4027SGreg Ungerer #define MCF_CCM_CCR_PLL_MODE      (0x0003)
1946eac4027SGreg Ungerer #define MCF_CCM_CCR_OSC_MODE      (0x0005)
1956eac4027SGreg Ungerer #define MCF_CCM_CCR_BOOTPS(x)     (((x)&0x0003)<<3|0x0001)
1966eac4027SGreg Ungerer #define MCF_CCM_CCR_LOAD          (0x0021)
1976eac4027SGreg Ungerer #define MCF_CCM_CCR_LIMP          (0x0041)
1986eac4027SGreg Ungerer #define MCF_CCM_CCR_CSC(x)        (((x)&0x0003)<<8|0x0001)
1996eac4027SGreg Ungerer 
2006eac4027SGreg Ungerer /* Bit definitions and macros for MCF_CCM_RCON */
2016eac4027SGreg Ungerer #define MCF_CCM_RCON_RESERVED     (0x0001)
2026eac4027SGreg Ungerer #define MCF_CCM_RCON_PLL_MODE     (0x0003)
2036eac4027SGreg Ungerer #define MCF_CCM_RCON_OSC_MODE     (0x0005)
2046eac4027SGreg Ungerer #define MCF_CCM_RCON_BOOTPS(x)    (((x)&0x0003)<<3|0x0001)
2056eac4027SGreg Ungerer #define MCF_CCM_RCON_LOAD         (0x0021)
2066eac4027SGreg Ungerer #define MCF_CCM_RCON_LIMP         (0x0041)
2076eac4027SGreg Ungerer #define MCF_CCM_RCON_CSC(x)       (((x)&0x0003)<<8|0x0001)
2086eac4027SGreg Ungerer 
2096eac4027SGreg Ungerer /* Bit definitions and macros for MCF_CCM_CIR */
2106eac4027SGreg Ungerer #define MCF_CCM_CIR_PRN(x)        (((x)&0x003F)<<0)
2116eac4027SGreg Ungerer #define MCF_CCM_CIR_PIN(x)        (((x)&0x03FF)<<6)
2126eac4027SGreg Ungerer 
2136eac4027SGreg Ungerer /* Bit definitions and macros for MCF_CCM_MISCCR */
2146eac4027SGreg Ungerer #define MCF_CCM_MISCCR_USBSRC     (0x0001)
2156eac4027SGreg Ungerer #define MCF_CCM_MISCCR_USBDIV     (0x0002)
2166eac4027SGreg Ungerer #define MCF_CCM_MISCCR_SSI_SRC    (0x0010)
2176eac4027SGreg Ungerer #define MCF_CCM_MISCCR_TIM_DMA   (0x0020)
2186eac4027SGreg Ungerer #define MCF_CCM_MISCCR_SSI_PUS    (0x0040)
2196eac4027SGreg Ungerer #define MCF_CCM_MISCCR_SSI_PUE    (0x0080)
2206eac4027SGreg Ungerer #define MCF_CCM_MISCCR_LCD_CHEN   (0x0100)
2216eac4027SGreg Ungerer #define MCF_CCM_MISCCR_LIMP       (0x1000)
2226eac4027SGreg Ungerer #define MCF_CCM_MISCCR_PLL_LOCK   (0x2000)
2236eac4027SGreg Ungerer 
2246eac4027SGreg Ungerer /* Bit definitions and macros for MCF_CCM_CDR */
2256eac4027SGreg Ungerer #define MCF_CCM_CDR_SSIDIV(x)     (((x)&0x000F)<<0)
2266eac4027SGreg Ungerer #define MCF_CCM_CDR_LPDIV(x)      (((x)&0x000F)<<8)
2276eac4027SGreg Ungerer 
2286eac4027SGreg Ungerer /* Bit definitions and macros for MCF_CCM_UHCSR */
2296eac4027SGreg Ungerer #define MCF_CCM_UHCSR_XPDE        (0x0001)
2306eac4027SGreg Ungerer #define MCF_CCM_UHCSR_UHMIE       (0x0002)
2316eac4027SGreg Ungerer #define MCF_CCM_UHCSR_WKUP        (0x0004)
2326eac4027SGreg Ungerer #define MCF_CCM_UHCSR_PORTIND(x)  (((x)&0x0003)<<14)
2336eac4027SGreg Ungerer 
2346eac4027SGreg Ungerer /* Bit definitions and macros for MCF_CCM_UOCSR */
2356eac4027SGreg Ungerer #define MCF_CCM_UOCSR_XPDE        (0x0001)
2366eac4027SGreg Ungerer #define MCF_CCM_UOCSR_UOMIE       (0x0002)
2376eac4027SGreg Ungerer #define MCF_CCM_UOCSR_WKUP        (0x0004)
2386eac4027SGreg Ungerer #define MCF_CCM_UOCSR_PWRFLT      (0x0008)
2396eac4027SGreg Ungerer #define MCF_CCM_UOCSR_SEND        (0x0010)
2406eac4027SGreg Ungerer #define MCF_CCM_UOCSR_VVLD        (0x0020)
2416eac4027SGreg Ungerer #define MCF_CCM_UOCSR_BVLD        (0x0040)
2426eac4027SGreg Ungerer #define MCF_CCM_UOCSR_AVLD        (0x0080)
2436eac4027SGreg Ungerer #define MCF_CCM_UOCSR_DPPU        (0x0100)
2446eac4027SGreg Ungerer #define MCF_CCM_UOCSR_DCR_VBUS    (0x0200)
2456eac4027SGreg Ungerer #define MCF_CCM_UOCSR_CRG_VBUS    (0x0400)
2466eac4027SGreg Ungerer #define MCF_CCM_UOCSR_DRV_VBUS    (0x0800)
2476eac4027SGreg Ungerer #define MCF_CCM_UOCSR_DMPD        (0x1000)
2486eac4027SGreg Ungerer #define MCF_CCM_UOCSR_DPPD        (0x2000)
2496eac4027SGreg Ungerer #define MCF_CCM_UOCSR_PORTIND(x)  (((x)&0x0003)<<14)
2506eac4027SGreg Ungerer 
2516eac4027SGreg Ungerer /*********************************************************************
2526eac4027SGreg Ungerer  *
2536eac4027SGreg Ungerer  * FlexBus Chip Selects (FBCS)
2546eac4027SGreg Ungerer  *
2556eac4027SGreg Ungerer  *********************************************************************/
2566eac4027SGreg Ungerer 
2576eac4027SGreg Ungerer /* Register read/write macros */
2586eac4027SGreg Ungerer #define MCF_FBCS0_CSAR		0xFC008000
2596eac4027SGreg Ungerer #define MCF_FBCS0_CSMR		0xFC008004
2606eac4027SGreg Ungerer #define MCF_FBCS0_CSCR		0xFC008008
2616eac4027SGreg Ungerer #define MCF_FBCS1_CSAR		0xFC00800C
2626eac4027SGreg Ungerer #define MCF_FBCS1_CSMR		0xFC008010
2636eac4027SGreg Ungerer #define MCF_FBCS1_CSCR		0xFC008014
2646eac4027SGreg Ungerer #define MCF_FBCS2_CSAR		0xFC008018
2656eac4027SGreg Ungerer #define MCF_FBCS2_CSMR		0xFC00801C
2666eac4027SGreg Ungerer #define MCF_FBCS2_CSCR		0xFC008020
2676eac4027SGreg Ungerer #define MCF_FBCS3_CSAR		0xFC008024
2686eac4027SGreg Ungerer #define MCF_FBCS3_CSMR		0xFC008028
2696eac4027SGreg Ungerer #define MCF_FBCS3_CSCR		0xFC00802C
2706eac4027SGreg Ungerer #define MCF_FBCS4_CSAR		0xFC008030
2716eac4027SGreg Ungerer #define MCF_FBCS4_CSMR		0xFC008034
2726eac4027SGreg Ungerer #define MCF_FBCS4_CSCR		0xFC008038
2736eac4027SGreg Ungerer #define MCF_FBCS5_CSAR		0xFC00803C
2746eac4027SGreg Ungerer #define MCF_FBCS5_CSMR		0xFC008040
2756eac4027SGreg Ungerer #define MCF_FBCS5_CSCR		0xFC008044
2766eac4027SGreg Ungerer 
2776eac4027SGreg Ungerer /* Bit definitions and macros for MCF_FBCS_CSAR */
2786eac4027SGreg Ungerer #define MCF_FBCS_CSAR_BA(x)	((x)&0xFFFF0000)
2796eac4027SGreg Ungerer 
2806eac4027SGreg Ungerer /* Bit definitions and macros for MCF_FBCS_CSMR */
2816eac4027SGreg Ungerer #define MCF_FBCS_CSMR_V		(0x00000001)
2826eac4027SGreg Ungerer #define MCF_FBCS_CSMR_WP	(0x00000100)
2836eac4027SGreg Ungerer #define MCF_FBCS_CSMR_BAM(x)	(((x)&0x0000FFFF)<<16)
2846eac4027SGreg Ungerer #define MCF_FBCS_CSMR_BAM_4G	(0xFFFF0000)
2856eac4027SGreg Ungerer #define MCF_FBCS_CSMR_BAM_2G	(0x7FFF0000)
2866eac4027SGreg Ungerer #define MCF_FBCS_CSMR_BAM_1G	(0x3FFF0000)
2876eac4027SGreg Ungerer #define MCF_FBCS_CSMR_BAM_1024M	(0x3FFF0000)
2886eac4027SGreg Ungerer #define MCF_FBCS_CSMR_BAM_512M	(0x1FFF0000)
2896eac4027SGreg Ungerer #define MCF_FBCS_CSMR_BAM_256M	(0x0FFF0000)
2906eac4027SGreg Ungerer #define MCF_FBCS_CSMR_BAM_128M	(0x07FF0000)
2916eac4027SGreg Ungerer #define MCF_FBCS_CSMR_BAM_64M	(0x03FF0000)
2926eac4027SGreg Ungerer #define MCF_FBCS_CSMR_BAM_32M	(0x01FF0000)
2936eac4027SGreg Ungerer #define MCF_FBCS_CSMR_BAM_16M	(0x00FF0000)
2946eac4027SGreg Ungerer #define MCF_FBCS_CSMR_BAM_8M	(0x007F0000)
2956eac4027SGreg Ungerer #define MCF_FBCS_CSMR_BAM_4M	(0x003F0000)
2966eac4027SGreg Ungerer #define MCF_FBCS_CSMR_BAM_2M	(0x001F0000)
2976eac4027SGreg Ungerer #define MCF_FBCS_CSMR_BAM_1M	(0x000F0000)
2986eac4027SGreg Ungerer #define MCF_FBCS_CSMR_BAM_1024K	(0x000F0000)
2996eac4027SGreg Ungerer #define MCF_FBCS_CSMR_BAM_512K	(0x00070000)
3006eac4027SGreg Ungerer #define MCF_FBCS_CSMR_BAM_256K	(0x00030000)
3016eac4027SGreg Ungerer #define MCF_FBCS_CSMR_BAM_128K	(0x00010000)
3026eac4027SGreg Ungerer #define MCF_FBCS_CSMR_BAM_64K	(0x00000000)
3036eac4027SGreg Ungerer 
3046eac4027SGreg Ungerer /* Bit definitions and macros for MCF_FBCS_CSCR */
3056eac4027SGreg Ungerer #define MCF_FBCS_CSCR_BSTW	(0x00000008)
3066eac4027SGreg Ungerer #define MCF_FBCS_CSCR_BSTR	(0x00000010)
3076eac4027SGreg Ungerer #define MCF_FBCS_CSCR_BEM	(0x00000020)
3086eac4027SGreg Ungerer #define MCF_FBCS_CSCR_PS(x)	(((x)&0x00000003)<<6)
3096eac4027SGreg Ungerer #define MCF_FBCS_CSCR_AA	(0x00000100)
3106eac4027SGreg Ungerer #define MCF_FBCS_CSCR_SBM	(0x00000200)
3116eac4027SGreg Ungerer #define MCF_FBCS_CSCR_WS(x)	(((x)&0x0000003F)<<10)
3126eac4027SGreg Ungerer #define MCF_FBCS_CSCR_WRAH(x)	(((x)&0x00000003)<<16)
3136eac4027SGreg Ungerer #define MCF_FBCS_CSCR_RDAH(x)	(((x)&0x00000003)<<18)
3146eac4027SGreg Ungerer #define MCF_FBCS_CSCR_ASET(x)	(((x)&0x00000003)<<20)
3156eac4027SGreg Ungerer #define MCF_FBCS_CSCR_SWSEN	(0x00800000)
3166eac4027SGreg Ungerer #define MCF_FBCS_CSCR_SWS(x)	(((x)&0x0000003F)<<26)
3176eac4027SGreg Ungerer #define MCF_FBCS_CSCR_PS_8	(0x0040)
3186eac4027SGreg Ungerer #define MCF_FBCS_CSCR_PS_16	(0x0080)
3196eac4027SGreg Ungerer #define MCF_FBCS_CSCR_PS_32	(0x0000)
3206eac4027SGreg Ungerer 
3216eac4027SGreg Ungerer /*********************************************************************
3226eac4027SGreg Ungerer  *
3236eac4027SGreg Ungerer  * General Purpose I/O (GPIO)
3246eac4027SGreg Ungerer  *
3256eac4027SGreg Ungerer  *********************************************************************/
3266eac4027SGreg Ungerer 
3276eac4027SGreg Ungerer /* Register read/write macros */
3286eac4027SGreg Ungerer #define MCFGPIO_PODR_FECH		(0xFC0A4000)
3296eac4027SGreg Ungerer #define MCFGPIO_PODR_FECL		(0xFC0A4001)
3306eac4027SGreg Ungerer #define MCFGPIO_PODR_SSI		(0xFC0A4002)
3316eac4027SGreg Ungerer #define MCFGPIO_PODR_BUSCTL		(0xFC0A4003)
3326eac4027SGreg Ungerer #define MCFGPIO_PODR_BE			(0xFC0A4004)
3336eac4027SGreg Ungerer #define MCFGPIO_PODR_CS			(0xFC0A4005)
3346eac4027SGreg Ungerer #define MCFGPIO_PODR_PWM		(0xFC0A4006)
3356eac4027SGreg Ungerer #define MCFGPIO_PODR_FECI2C		(0xFC0A4007)
3366eac4027SGreg Ungerer #define MCFGPIO_PODR_UART		(0xFC0A4009)
3376eac4027SGreg Ungerer #define MCFGPIO_PODR_QSPI		(0xFC0A400A)
3386eac4027SGreg Ungerer #define MCFGPIO_PODR_TIMER		(0xFC0A400B)
3396eac4027SGreg Ungerer #define MCFGPIO_PODR_LCDDATAH		(0xFC0A400D)
3406eac4027SGreg Ungerer #define MCFGPIO_PODR_LCDDATAM		(0xFC0A400E)
3416eac4027SGreg Ungerer #define MCFGPIO_PODR_LCDDATAL		(0xFC0A400F)
3426eac4027SGreg Ungerer #define MCFGPIO_PODR_LCDCTLH		(0xFC0A4010)
3436eac4027SGreg Ungerer #define MCFGPIO_PODR_LCDCTLL		(0xFC0A4011)
3446eac4027SGreg Ungerer #define MCFGPIO_PDDR_FECH		(0xFC0A4014)
3456eac4027SGreg Ungerer #define MCFGPIO_PDDR_FECL		(0xFC0A4015)
3466eac4027SGreg Ungerer #define MCFGPIO_PDDR_SSI		(0xFC0A4016)
3476eac4027SGreg Ungerer #define MCFGPIO_PDDR_BUSCTL		(0xFC0A4017)
3486eac4027SGreg Ungerer #define MCFGPIO_PDDR_BE			(0xFC0A4018)
3496eac4027SGreg Ungerer #define MCFGPIO_PDDR_CS			(0xFC0A4019)
3506eac4027SGreg Ungerer #define MCFGPIO_PDDR_PWM		(0xFC0A401A)
3516eac4027SGreg Ungerer #define MCFGPIO_PDDR_FECI2C		(0xFC0A401B)
3526eac4027SGreg Ungerer #define MCFGPIO_PDDR_UART		(0xFC0A401C)
3536eac4027SGreg Ungerer #define MCFGPIO_PDDR_QSPI		(0xFC0A401E)
3546eac4027SGreg Ungerer #define MCFGPIO_PDDR_TIMER		(0xFC0A401F)
3556eac4027SGreg Ungerer #define MCFGPIO_PDDR_LCDDATAH		(0xFC0A4021)
3566eac4027SGreg Ungerer #define MCFGPIO_PDDR_LCDDATAM		(0xFC0A4022)
3576eac4027SGreg Ungerer #define MCFGPIO_PDDR_LCDDATAL		(0xFC0A4023)
3586eac4027SGreg Ungerer #define MCFGPIO_PDDR_LCDCTLH		(0xFC0A4024)
3596eac4027SGreg Ungerer #define MCFGPIO_PDDR_LCDCTLL		(0xFC0A4025)
3606eac4027SGreg Ungerer #define MCFGPIO_PPDSDR_FECH		(0xFC0A4028)
3616eac4027SGreg Ungerer #define MCFGPIO_PPDSDR_FECL		(0xFC0A4029)
3626eac4027SGreg Ungerer #define MCFGPIO_PPDSDR_SSI		(0xFC0A402A)
3636eac4027SGreg Ungerer #define MCFGPIO_PPDSDR_BUSCTL		(0xFC0A402B)
3646eac4027SGreg Ungerer #define MCFGPIO_PPDSDR_BE		(0xFC0A402C)
3656eac4027SGreg Ungerer #define MCFGPIO_PPDSDR_CS		(0xFC0A402D)
3666eac4027SGreg Ungerer #define MCFGPIO_PPDSDR_PWM		(0xFC0A402E)
3676eac4027SGreg Ungerer #define MCFGPIO_PPDSDR_FECI2C		(0xFC0A402F)
3686eac4027SGreg Ungerer #define MCFGPIO_PPDSDR_UART		(0xFC0A4031)
3696eac4027SGreg Ungerer #define MCFGPIO_PPDSDR_QSPI		(0xFC0A4032)
3706eac4027SGreg Ungerer #define MCFGPIO_PPDSDR_TIMER		(0xFC0A4033)
3716eac4027SGreg Ungerer #define MCFGPIO_PPDSDR_LCDDATAH		(0xFC0A4035)
3726eac4027SGreg Ungerer #define MCFGPIO_PPDSDR_LCDDATAM		(0xFC0A4036)
3736eac4027SGreg Ungerer #define MCFGPIO_PPDSDR_LCDDATAL		(0xFC0A4037)
3746eac4027SGreg Ungerer #define MCFGPIO_PPDSDR_LCDCTLH		(0xFC0A4038)
3756eac4027SGreg Ungerer #define MCFGPIO_PPDSDR_LCDCTLL		(0xFC0A4039)
3766eac4027SGreg Ungerer #define MCFGPIO_PCLRR_FECH		(0xFC0A403C)
3776eac4027SGreg Ungerer #define MCFGPIO_PCLRR_FECL		(0xFC0A403D)
3786eac4027SGreg Ungerer #define MCFGPIO_PCLRR_SSI		(0xFC0A403E)
3796eac4027SGreg Ungerer #define MCFGPIO_PCLRR_BUSCTL		(0xFC0A403F)
3806eac4027SGreg Ungerer #define MCFGPIO_PCLRR_BE		(0xFC0A4040)
3816eac4027SGreg Ungerer #define MCFGPIO_PCLRR_CS		(0xFC0A4041)
3826eac4027SGreg Ungerer #define MCFGPIO_PCLRR_PWM		(0xFC0A4042)
3836eac4027SGreg Ungerer #define MCFGPIO_PCLRR_FECI2C		(0xFC0A4043)
3846eac4027SGreg Ungerer #define MCFGPIO_PCLRR_UART		(0xFC0A4045)
3856eac4027SGreg Ungerer #define MCFGPIO_PCLRR_QSPI		(0xFC0A4046)
3866eac4027SGreg Ungerer #define MCFGPIO_PCLRR_TIMER		(0xFC0A4047)
3876eac4027SGreg Ungerer #define MCFGPIO_PCLRR_LCDDATAH		(0xFC0A4049)
3886eac4027SGreg Ungerer #define MCFGPIO_PCLRR_LCDDATAM		(0xFC0A404A)
3896eac4027SGreg Ungerer #define MCFGPIO_PCLRR_LCDDATAL		(0xFC0A404B)
3906eac4027SGreg Ungerer #define MCFGPIO_PCLRR_LCDCTLH		(0xFC0A404C)
3916eac4027SGreg Ungerer #define MCFGPIO_PCLRR_LCDCTLL		(0xFC0A404D)
3926eac4027SGreg Ungerer #define MCFGPIO_PAR_FEC			(0xFC0A4050)
3936eac4027SGreg Ungerer #define MCFGPIO_PAR_PWM			(0xFC0A4051)
3946eac4027SGreg Ungerer #define MCFGPIO_PAR_BUSCTL		(0xFC0A4052)
3956eac4027SGreg Ungerer #define MCFGPIO_PAR_FECI2C		(0xFC0A4053)
3966eac4027SGreg Ungerer #define MCFGPIO_PAR_BE			(0xFC0A4054)
3976eac4027SGreg Ungerer #define MCFGPIO_PAR_CS			(0xFC0A4055)
3986eac4027SGreg Ungerer #define MCFGPIO_PAR_SSI			(0xFC0A4056)
3996eac4027SGreg Ungerer #define MCFGPIO_PAR_UART		(0xFC0A4058)
4006eac4027SGreg Ungerer #define MCFGPIO_PAR_QSPI		(0xFC0A405A)
4016eac4027SGreg Ungerer #define MCFGPIO_PAR_TIMER		(0xFC0A405C)
4026eac4027SGreg Ungerer #define MCFGPIO_PAR_LCDDATA		(0xFC0A405D)
4036eac4027SGreg Ungerer #define MCFGPIO_PAR_LCDCTL		(0xFC0A405E)
4046eac4027SGreg Ungerer #define MCFGPIO_PAR_IRQ			(0xFC0A4060)
4056eac4027SGreg Ungerer #define MCFGPIO_MSCR_FLEXBUS		(0xFC0A4064)
4066eac4027SGreg Ungerer #define MCFGPIO_MSCR_SDRAM		(0xFC0A4065)
4076eac4027SGreg Ungerer #define MCFGPIO_DSCR_I2C		(0xFC0A4068)
4086eac4027SGreg Ungerer #define MCFGPIO_DSCR_PWM		(0xFC0A4069)
4096eac4027SGreg Ungerer #define MCFGPIO_DSCR_FEC		(0xFC0A406A)
4106eac4027SGreg Ungerer #define MCFGPIO_DSCR_UART		(0xFC0A406B)
4116eac4027SGreg Ungerer #define MCFGPIO_DSCR_QSPI		(0xFC0A406C)
4126eac4027SGreg Ungerer #define MCFGPIO_DSCR_TIMER		(0xFC0A406D)
4136eac4027SGreg Ungerer #define MCFGPIO_DSCR_SSI		(0xFC0A406E)
4146eac4027SGreg Ungerer #define MCFGPIO_DSCR_LCD		(0xFC0A406F)
4156eac4027SGreg Ungerer #define MCFGPIO_DSCR_DEBUG		(0xFC0A4070)
4166eac4027SGreg Ungerer #define MCFGPIO_DSCR_CLKRST		(0xFC0A4071)
4176eac4027SGreg Ungerer #define MCFGPIO_DSCR_IRQ		(0xFC0A4072)
4186eac4027SGreg Ungerer 
4196eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PODR_FECH */
4206eac4027SGreg Ungerer #define MCF_GPIO_PODR_FECH_PODR_FECH0              (0x01)
4216eac4027SGreg Ungerer #define MCF_GPIO_PODR_FECH_PODR_FECH1              (0x02)
4226eac4027SGreg Ungerer #define MCF_GPIO_PODR_FECH_PODR_FECH2              (0x04)
4236eac4027SGreg Ungerer #define MCF_GPIO_PODR_FECH_PODR_FECH3              (0x08)
4246eac4027SGreg Ungerer #define MCF_GPIO_PODR_FECH_PODR_FECH4              (0x10)
4256eac4027SGreg Ungerer #define MCF_GPIO_PODR_FECH_PODR_FECH5              (0x20)
4266eac4027SGreg Ungerer #define MCF_GPIO_PODR_FECH_PODR_FECH6              (0x40)
4276eac4027SGreg Ungerer #define MCF_GPIO_PODR_FECH_PODR_FECH7              (0x80)
4286eac4027SGreg Ungerer 
4296eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PODR_FECL */
4306eac4027SGreg Ungerer #define MCF_GPIO_PODR_FECL_PODR_FECL0              (0x01)
4316eac4027SGreg Ungerer #define MCF_GPIO_PODR_FECL_PODR_FECL1              (0x02)
4326eac4027SGreg Ungerer #define MCF_GPIO_PODR_FECL_PODR_FECL2              (0x04)
4336eac4027SGreg Ungerer #define MCF_GPIO_PODR_FECL_PODR_FECL3              (0x08)
4346eac4027SGreg Ungerer #define MCF_GPIO_PODR_FECL_PODR_FECL4              (0x10)
4356eac4027SGreg Ungerer #define MCF_GPIO_PODR_FECL_PODR_FECL5              (0x20)
4366eac4027SGreg Ungerer #define MCF_GPIO_PODR_FECL_PODR_FECL6              (0x40)
4376eac4027SGreg Ungerer #define MCF_GPIO_PODR_FECL_PODR_FECL7              (0x80)
4386eac4027SGreg Ungerer 
4396eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PODR_SSI */
4406eac4027SGreg Ungerer #define MCF_GPIO_PODR_SSI_PODR_SSI0                (0x01)
4416eac4027SGreg Ungerer #define MCF_GPIO_PODR_SSI_PODR_SSI1                (0x02)
4426eac4027SGreg Ungerer #define MCF_GPIO_PODR_SSI_PODR_SSI2                (0x04)
4436eac4027SGreg Ungerer #define MCF_GPIO_PODR_SSI_PODR_SSI3                (0x08)
4446eac4027SGreg Ungerer #define MCF_GPIO_PODR_SSI_PODR_SSI4                (0x10)
4456eac4027SGreg Ungerer 
4466eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PODR_BUSCTL */
4476eac4027SGreg Ungerer #define MCF_GPIO_PODR_BUSCTL_POSDR_BUSCTL0         (0x01)
4486eac4027SGreg Ungerer #define MCF_GPIO_PODR_BUSCTL_PODR_BUSCTL1          (0x02)
4496eac4027SGreg Ungerer #define MCF_GPIO_PODR_BUSCTL_PODR_BUSCTL2          (0x04)
4506eac4027SGreg Ungerer #define MCF_GPIO_PODR_BUSCTL_PODR_BUSCTL3          (0x08)
4516eac4027SGreg Ungerer 
4526eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PODR_BE */
4536eac4027SGreg Ungerer #define MCF_GPIO_PODR_BE_PODR_BE0                  (0x01)
4546eac4027SGreg Ungerer #define MCF_GPIO_PODR_BE_PODR_BE1                  (0x02)
4556eac4027SGreg Ungerer #define MCF_GPIO_PODR_BE_PODR_BE2                  (0x04)
4566eac4027SGreg Ungerer #define MCF_GPIO_PODR_BE_PODR_BE3                  (0x08)
4576eac4027SGreg Ungerer 
4586eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PODR_CS */
4596eac4027SGreg Ungerer #define MCF_GPIO_PODR_CS_PODR_CS1                  (0x02)
4606eac4027SGreg Ungerer #define MCF_GPIO_PODR_CS_PODR_CS2                  (0x04)
4616eac4027SGreg Ungerer #define MCF_GPIO_PODR_CS_PODR_CS3                  (0x08)
4626eac4027SGreg Ungerer #define MCF_GPIO_PODR_CS_PODR_CS4                  (0x10)
4636eac4027SGreg Ungerer #define MCF_GPIO_PODR_CS_PODR_CS5                  (0x20)
4646eac4027SGreg Ungerer 
4656eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PODR_PWM */
4666eac4027SGreg Ungerer #define MCF_GPIO_PODR_PWM_PODR_PWM2                (0x04)
4676eac4027SGreg Ungerer #define MCF_GPIO_PODR_PWM_PODR_PWM3                (0x08)
4686eac4027SGreg Ungerer #define MCF_GPIO_PODR_PWM_PODR_PWM4                (0x10)
4696eac4027SGreg Ungerer #define MCF_GPIO_PODR_PWM_PODR_PWM5                (0x20)
4706eac4027SGreg Ungerer 
4716eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PODR_FECI2C */
4726eac4027SGreg Ungerer #define MCF_GPIO_PODR_FECI2C_PODR_FECI2C0          (0x01)
4736eac4027SGreg Ungerer #define MCF_GPIO_PODR_FECI2C_PODR_FECI2C1          (0x02)
4746eac4027SGreg Ungerer #define MCF_GPIO_PODR_FECI2C_PODR_FECI2C2          (0x04)
4756eac4027SGreg Ungerer #define MCF_GPIO_PODR_FECI2C_PODR_FECI2C3          (0x08)
4766eac4027SGreg Ungerer 
4776eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PODR_UART */
4786eac4027SGreg Ungerer #define MCF_GPIO_PODR_UART_PODR_UART0              (0x01)
4796eac4027SGreg Ungerer #define MCF_GPIO_PODR_UART_PODR_UART1              (0x02)
4806eac4027SGreg Ungerer #define MCF_GPIO_PODR_UART_PODR_UART2              (0x04)
4816eac4027SGreg Ungerer #define MCF_GPIO_PODR_UART_PODR_UART3              (0x08)
4826eac4027SGreg Ungerer #define MCF_GPIO_PODR_UART_PODR_UART4              (0x10)
4836eac4027SGreg Ungerer #define MCF_GPIO_PODR_UART_PODR_UART5              (0x20)
4846eac4027SGreg Ungerer #define MCF_GPIO_PODR_UART_PODR_UART6              (0x40)
4856eac4027SGreg Ungerer #define MCF_GPIO_PODR_UART_PODR_UART7              (0x80)
4866eac4027SGreg Ungerer 
4876eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PODR_QSPI */
4886eac4027SGreg Ungerer #define MCF_GPIO_PODR_QSPI_PODR_QSPI0              (0x01)
4896eac4027SGreg Ungerer #define MCF_GPIO_PODR_QSPI_PODR_QSPI1              (0x02)
4906eac4027SGreg Ungerer #define MCF_GPIO_PODR_QSPI_PODR_QSPI2              (0x04)
4916eac4027SGreg Ungerer #define MCF_GPIO_PODR_QSPI_PODR_QSPI3              (0x08)
4926eac4027SGreg Ungerer #define MCF_GPIO_PODR_QSPI_PODR_QSPI4              (0x10)
4936eac4027SGreg Ungerer #define MCF_GPIO_PODR_QSPI_PODR_QSPI5              (0x20)
4946eac4027SGreg Ungerer 
4956eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PODR_TIMER */
4966eac4027SGreg Ungerer #define MCF_GPIO_PODR_TIMER_PODR_TIMER0            (0x01)
4976eac4027SGreg Ungerer #define MCF_GPIO_PODR_TIMER_PODR_TIMER1            (0x02)
4986eac4027SGreg Ungerer #define MCF_GPIO_PODR_TIMER_PODR_TIMER2            (0x04)
4996eac4027SGreg Ungerer #define MCF_GPIO_PODR_TIMER_PODR_TIMER3            (0x08)
5006eac4027SGreg Ungerer 
5016eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PODR_LCDDATAH */
5026eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDDATAH_PODR_LCDDATAH0      (0x01)
5036eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDDATAH_PODR_LCDDATAH1      (0x02)
5046eac4027SGreg Ungerer 
5056eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PODR_LCDDATAM */
5066eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDDATAM_PODR_LCDDATAM0      (0x01)
5076eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDDATAM_PODR_LCDDATAM1      (0x02)
5086eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDDATAM_PODR_LCDDATAM2      (0x04)
5096eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDDATAM_PODR_LCDDATAM3      (0x08)
5106eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDDATAM_PODR_LCDDATAM4      (0x10)
5116eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDDATAM_PODR_LCDDATAM5      (0x20)
5126eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDDATAM_PODR_LCDDATAM6      (0x40)
5136eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDDATAM_PODR_LCDDATAM7      (0x80)
5146eac4027SGreg Ungerer 
5156eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PODR_LCDDATAL */
5166eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDDATAL_PODR_LCDDATAL0      (0x01)
5176eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDDATAL_PODR_LCDDATAL1      (0x02)
5186eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDDATAL_PODR_LCDDATAL2      (0x04)
5196eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDDATAL_PODR_LCDDATAL3      (0x08)
5206eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDDATAL_PODR_LCDDATAL4      (0x10)
5216eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDDATAL_PODR_LCDDATAL5      (0x20)
5226eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDDATAL_PODR_LCDDATAL6      (0x40)
5236eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDDATAL_PODR_LCDDATAL7      (0x80)
5246eac4027SGreg Ungerer 
5256eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PODR_LCDCTLH */
5266eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDCTLH_PODR_LCDCTLH0        (0x01)
5276eac4027SGreg Ungerer 
5286eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PODR_LCDCTLL */
5296eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDCTLL_PODR_LCDCTLL0        (0x01)
5306eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDCTLL_PODR_LCDCTLL1        (0x02)
5316eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDCTLL_PODR_LCDCTLL2        (0x04)
5326eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDCTLL_PODR_LCDCTLL3        (0x08)
5336eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDCTLL_PODR_LCDCTLL4        (0x10)
5346eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDCTLL_PODR_LCDCTLL5        (0x20)
5356eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDCTLL_PODR_LCDCTLL6        (0x40)
5366eac4027SGreg Ungerer #define MCF_GPIO_PODR_LCDCTLL_PODR_LCDCTLL7        (0x80)
5376eac4027SGreg Ungerer 
5386eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PDDR_FECH */
5396eac4027SGreg Ungerer #define MCF_GPIO_PDDR_FECH_PDDR_FECH0              (0x01)
5406eac4027SGreg Ungerer #define MCF_GPIO_PDDR_FECH_PDDR_FECH1              (0x02)
5416eac4027SGreg Ungerer #define MCF_GPIO_PDDR_FECH_PDDR_FECH2              (0x04)
5426eac4027SGreg Ungerer #define MCF_GPIO_PDDR_FECH_PDDR_FECH3              (0x08)
5436eac4027SGreg Ungerer #define MCF_GPIO_PDDR_FECH_PDDR_FECH4              (0x10)
5446eac4027SGreg Ungerer #define MCF_GPIO_PDDR_FECH_PDDR_FECH5              (0x20)
5456eac4027SGreg Ungerer #define MCF_GPIO_PDDR_FECH_PDDR_FECH6              (0x40)
5466eac4027SGreg Ungerer #define MCF_GPIO_PDDR_FECH_PDDR_FECH7              (0x80)
5476eac4027SGreg Ungerer 
5486eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PDDR_FECL */
5496eac4027SGreg Ungerer #define MCF_GPIO_PDDR_FECL_PDDR_FECL0              (0x01)
5506eac4027SGreg Ungerer #define MCF_GPIO_PDDR_FECL_PDDR_FECL1              (0x02)
5516eac4027SGreg Ungerer #define MCF_GPIO_PDDR_FECL_PDDR_FECL2              (0x04)
5526eac4027SGreg Ungerer #define MCF_GPIO_PDDR_FECL_PDDR_FECL3              (0x08)
5536eac4027SGreg Ungerer #define MCF_GPIO_PDDR_FECL_PDDR_FECL4              (0x10)
5546eac4027SGreg Ungerer #define MCF_GPIO_PDDR_FECL_PDDR_FECL5              (0x20)
5556eac4027SGreg Ungerer #define MCF_GPIO_PDDR_FECL_PDDR_FECL6              (0x40)
5566eac4027SGreg Ungerer #define MCF_GPIO_PDDR_FECL_PDDR_FECL7              (0x80)
5576eac4027SGreg Ungerer 
5586eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PDDR_SSI */
5596eac4027SGreg Ungerer #define MCF_GPIO_PDDR_SSI_PDDR_SSI0                (0x01)
5606eac4027SGreg Ungerer #define MCF_GPIO_PDDR_SSI_PDDR_SSI1                (0x02)
5616eac4027SGreg Ungerer #define MCF_GPIO_PDDR_SSI_PDDR_SSI2                (0x04)
5626eac4027SGreg Ungerer #define MCF_GPIO_PDDR_SSI_PDDR_SSI3                (0x08)
5636eac4027SGreg Ungerer #define MCF_GPIO_PDDR_SSI_PDDR_SSI4                (0x10)
5646eac4027SGreg Ungerer 
5656eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PDDR_BUSCTL */
5666eac4027SGreg Ungerer #define MCF_GPIO_PDDR_BUSCTL_POSDR_BUSCTL0         (0x01)
5676eac4027SGreg Ungerer #define MCF_GPIO_PDDR_BUSCTL_PDDR_BUSCTL1          (0x02)
5686eac4027SGreg Ungerer #define MCF_GPIO_PDDR_BUSCTL_PDDR_BUSCTL2          (0x04)
5696eac4027SGreg Ungerer #define MCF_GPIO_PDDR_BUSCTL_PDDR_BUSCTL3          (0x08)
5706eac4027SGreg Ungerer 
5716eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PDDR_BE */
5726eac4027SGreg Ungerer #define MCF_GPIO_PDDR_BE_PDDR_BE0                  (0x01)
5736eac4027SGreg Ungerer #define MCF_GPIO_PDDR_BE_PDDR_BE1                  (0x02)
5746eac4027SGreg Ungerer #define MCF_GPIO_PDDR_BE_PDDR_BE2                  (0x04)
5756eac4027SGreg Ungerer #define MCF_GPIO_PDDR_BE_PDDR_BE3                  (0x08)
5766eac4027SGreg Ungerer 
5776eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PDDR_CS */
5786eac4027SGreg Ungerer #define MCF_GPIO_PDDR_CS_PDDR_CS1                  (0x02)
5796eac4027SGreg Ungerer #define MCF_GPIO_PDDR_CS_PDDR_CS2                  (0x04)
5806eac4027SGreg Ungerer #define MCF_GPIO_PDDR_CS_PDDR_CS3                  (0x08)
5816eac4027SGreg Ungerer #define MCF_GPIO_PDDR_CS_PDDR_CS4                  (0x10)
5826eac4027SGreg Ungerer #define MCF_GPIO_PDDR_CS_PDDR_CS5                  (0x20)
5836eac4027SGreg Ungerer 
5846eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PDDR_PWM */
5856eac4027SGreg Ungerer #define MCF_GPIO_PDDR_PWM_PDDR_PWM2                (0x04)
5866eac4027SGreg Ungerer #define MCF_GPIO_PDDR_PWM_PDDR_PWM3                (0x08)
5876eac4027SGreg Ungerer #define MCF_GPIO_PDDR_PWM_PDDR_PWM4                (0x10)
5886eac4027SGreg Ungerer #define MCF_GPIO_PDDR_PWM_PDDR_PWM5                (0x20)
5896eac4027SGreg Ungerer 
5906eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PDDR_FECI2C */
5916eac4027SGreg Ungerer #define MCF_GPIO_PDDR_FECI2C_PDDR_FECI2C0          (0x01)
5926eac4027SGreg Ungerer #define MCF_GPIO_PDDR_FECI2C_PDDR_FECI2C1          (0x02)
5936eac4027SGreg Ungerer #define MCF_GPIO_PDDR_FECI2C_PDDR_FECI2C2          (0x04)
5946eac4027SGreg Ungerer #define MCF_GPIO_PDDR_FECI2C_PDDR_FECI2C3          (0x08)
5956eac4027SGreg Ungerer 
5966eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PDDR_UART */
5976eac4027SGreg Ungerer #define MCF_GPIO_PDDR_UART_PDDR_UART0              (0x01)
5986eac4027SGreg Ungerer #define MCF_GPIO_PDDR_UART_PDDR_UART1              (0x02)
5996eac4027SGreg Ungerer #define MCF_GPIO_PDDR_UART_PDDR_UART2              (0x04)
6006eac4027SGreg Ungerer #define MCF_GPIO_PDDR_UART_PDDR_UART3              (0x08)
6016eac4027SGreg Ungerer #define MCF_GPIO_PDDR_UART_PDDR_UART4              (0x10)
6026eac4027SGreg Ungerer #define MCF_GPIO_PDDR_UART_PDDR_UART5              (0x20)
6036eac4027SGreg Ungerer #define MCF_GPIO_PDDR_UART_PDDR_UART6              (0x40)
6046eac4027SGreg Ungerer #define MCF_GPIO_PDDR_UART_PDDR_UART7              (0x80)
6056eac4027SGreg Ungerer 
6066eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PDDR_QSPI */
6076eac4027SGreg Ungerer #define MCF_GPIO_PDDR_QSPI_PDDR_QSPI0              (0x01)
6086eac4027SGreg Ungerer #define MCF_GPIO_PDDR_QSPI_PDDR_QSPI1              (0x02)
6096eac4027SGreg Ungerer #define MCF_GPIO_PDDR_QSPI_PDDR_QSPI2              (0x04)
6106eac4027SGreg Ungerer #define MCF_GPIO_PDDR_QSPI_PDDR_QSPI3              (0x08)
6116eac4027SGreg Ungerer #define MCF_GPIO_PDDR_QSPI_PDDR_QSPI4              (0x10)
6126eac4027SGreg Ungerer #define MCF_GPIO_PDDR_QSPI_PDDR_QSPI5              (0x20)
6136eac4027SGreg Ungerer 
6146eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PDDR_TIMER */
6156eac4027SGreg Ungerer #define MCF_GPIO_PDDR_TIMER_PDDR_TIMER0            (0x01)
6166eac4027SGreg Ungerer #define MCF_GPIO_PDDR_TIMER_PDDR_TIMER1            (0x02)
6176eac4027SGreg Ungerer #define MCF_GPIO_PDDR_TIMER_PDDR_TIMER2            (0x04)
6186eac4027SGreg Ungerer #define MCF_GPIO_PDDR_TIMER_PDDR_TIMER3            (0x08)
6196eac4027SGreg Ungerer 
6206eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PDDR_LCDDATAH */
6216eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDDATAH_PDDR_LCDDATAH0      (0x01)
6226eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDDATAH_PDDR_LCDDATAH1      (0x02)
6236eac4027SGreg Ungerer 
6246eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PDDR_LCDDATAM */
6256eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDDATAM_PDDR_LCDDATAM0      (0x01)
6266eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDDATAM_PDDR_LCDDATAM1      (0x02)
6276eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDDATAM_PDDR_LCDDATAM2      (0x04)
6286eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDDATAM_PDDR_LCDDATAM3      (0x08)
6296eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDDATAM_PDDR_LCDDATAM4      (0x10)
6306eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDDATAM_PDDR_LCDDATAM5      (0x20)
6316eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDDATAM_PDDR_LCDDATAM6      (0x40)
6326eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDDATAM_PDDR_LCDDATAM7      (0x80)
6336eac4027SGreg Ungerer 
6346eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PDDR_LCDDATAL */
6356eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDDATAL_PDDR_LCDDATAL0      (0x01)
6366eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDDATAL_PDDR_LCDDATAL1      (0x02)
6376eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDDATAL_PDDR_LCDDATAL2      (0x04)
6386eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDDATAL_PDDR_LCDDATAL3      (0x08)
6396eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDDATAL_PDDR_LCDDATAL4      (0x10)
6406eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDDATAL_PDDR_LCDDATAL5      (0x20)
6416eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDDATAL_PDDR_LCDDATAL6      (0x40)
6426eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDDATAL_PDDR_LCDDATAL7      (0x80)
6436eac4027SGreg Ungerer 
6446eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PDDR_LCDCTLH */
6456eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDCTLH_PDDR_LCDCTLH0        (0x01)
6466eac4027SGreg Ungerer 
6476eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PDDR_LCDCTLL */
6486eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDCTLL_PDDR_LCDCTLL0        (0x01)
6496eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDCTLL_PDDR_LCDCTLL1        (0x02)
6506eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDCTLL_PDDR_LCDCTLL2        (0x04)
6516eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDCTLL_PDDR_LCDCTLL3        (0x08)
6526eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDCTLL_PDDR_LCDCTLL4        (0x10)
6536eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDCTLL_PDDR_LCDCTLL5        (0x20)
6546eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDCTLL_PDDR_LCDCTLL6        (0x40)
6556eac4027SGreg Ungerer #define MCF_GPIO_PDDR_LCDCTLL_PDDR_LCDCTLL7        (0x80)
6566eac4027SGreg Ungerer 
6576eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PPDSDR_FECH */
6586eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_FECH_PPDSDR_FECH0          (0x01)
6596eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_FECH_PPDSDR_FECH1          (0x02)
6606eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_FECH_PPDSDR_FECH2          (0x04)
6616eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_FECH_PPDSDR_FECH3          (0x08)
6626eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_FECH_PPDSDR_FECH4          (0x10)
6636eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_FECH_PPDSDR_FECH5          (0x20)
6646eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_FECH_PPDSDR_FECH6          (0x40)
6656eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_FECH_PPDSDR_FECH7          (0x80)
6666eac4027SGreg Ungerer 
6676eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PPDSDR_FECL */
6686eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_FECL_PPDSDR_FECL0          (0x01)
6696eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_FECL_PPDSDR_FECL1          (0x02)
6706eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_FECL_PPDSDR_FECL2          (0x04)
6716eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_FECL_PPDSDR_FECL3          (0x08)
6726eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_FECL_PPDSDR_FECL4          (0x10)
6736eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_FECL_PPDSDR_FECL5          (0x20)
6746eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_FECL_PPDSDR_FECL6          (0x40)
6756eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_FECL_PPDSDR_FECL7          (0x80)
6766eac4027SGreg Ungerer 
6776eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PPDSDR_SSI */
6786eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_SSI_PPDSDR_SSI0            (0x01)
6796eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_SSI_PPDSDR_SSI1            (0x02)
6806eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_SSI_PPDSDR_SSI2            (0x04)
6816eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_SSI_PPDSDR_SSI3            (0x08)
6826eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_SSI_PPDSDR_SSI4            (0x10)
6836eac4027SGreg Ungerer 
6846eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PPDSDR_BUSCTL */
6856eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_BUSCTL_POSDR_BUSCTL0       (0x01)
6866eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_BUSCTL_PPDSDR_BUSCTL1      (0x02)
6876eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_BUSCTL_PPDSDR_BUSCTL2      (0x04)
6886eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_BUSCTL_PPDSDR_BUSCTL3      (0x08)
6896eac4027SGreg Ungerer 
6906eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PPDSDR_BE */
6916eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_BE_PPDSDR_BE0              (0x01)
6926eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_BE_PPDSDR_BE1              (0x02)
6936eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_BE_PPDSDR_BE2              (0x04)
6946eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_BE_PPDSDR_BE3              (0x08)
6956eac4027SGreg Ungerer 
6966eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PPDSDR_CS */
6976eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_CS_PPDSDR_CS1              (0x02)
6986eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_CS_PPDSDR_CS2              (0x04)
6996eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_CS_PPDSDR_CS3              (0x08)
7006eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_CS_PPDSDR_CS4              (0x10)
7016eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_CS_PPDSDR_CS5              (0x20)
7026eac4027SGreg Ungerer 
7036eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PPDSDR_PWM */
7046eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_PWM_PPDSDR_PWM2            (0x04)
7056eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_PWM_PPDSDR_PWM3            (0x08)
7066eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_PWM_PPDSDR_PWM4            (0x10)
7076eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_PWM_PPDSDR_PWM5            (0x20)
7086eac4027SGreg Ungerer 
7096eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PPDSDR_FECI2C */
7106eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_FECI2C_PPDSDR_FECI2C0      (0x01)
7116eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_FECI2C_PPDSDR_FECI2C1      (0x02)
7126eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_FECI2C_PPDSDR_FECI2C2      (0x04)
7136eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_FECI2C_PPDSDR_FECI2C3      (0x08)
7146eac4027SGreg Ungerer 
7156eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PPDSDR_UART */
7166eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_UART_PPDSDR_UART0          (0x01)
7176eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_UART_PPDSDR_UART1          (0x02)
7186eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_UART_PPDSDR_UART2          (0x04)
7196eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_UART_PPDSDR_UART3          (0x08)
7206eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_UART_PPDSDR_UART4          (0x10)
7216eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_UART_PPDSDR_UART5          (0x20)
7226eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_UART_PPDSDR_UART6          (0x40)
7236eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_UART_PPDSDR_UART7          (0x80)
7246eac4027SGreg Ungerer 
7256eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PPDSDR_QSPI */
7266eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_QSPI_PPDSDR_QSPI0          (0x01)
7276eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_QSPI_PPDSDR_QSPI1          (0x02)
7286eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_QSPI_PPDSDR_QSPI2          (0x04)
7296eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_QSPI_PPDSDR_QSPI3          (0x08)
7306eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_QSPI_PPDSDR_QSPI4          (0x10)
7316eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_QSPI_PPDSDR_QSPI5          (0x20)
7326eac4027SGreg Ungerer 
7336eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PPDSDR_TIMER */
7346eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_TIMER_PPDSDR_TIMER0        (0x01)
7356eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_TIMER_PPDSDR_TIMER1        (0x02)
7366eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_TIMER_PPDSDR_TIMER2        (0x04)
7376eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_TIMER_PPDSDR_TIMER3        (0x08)
7386eac4027SGreg Ungerer 
7396eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PPDSDR_LCDDATAH */
7406eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDDATAH_PPDSDR_LCDDATAH0  (0x01)
7416eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDDATAH_PPDSDR_LCDDATAH1  (0x02)
7426eac4027SGreg Ungerer 
7436eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PPDSDR_LCDDATAM */
7446eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDDATAM_PPDSDR_LCDDATAM0  (0x01)
7456eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDDATAM_PPDSDR_LCDDATAM1  (0x02)
7466eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDDATAM_PPDSDR_LCDDATAM2  (0x04)
7476eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDDATAM_PPDSDR_LCDDATAM3  (0x08)
7486eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDDATAM_PPDSDR_LCDDATAM4  (0x10)
7496eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDDATAM_PPDSDR_LCDDATAM5  (0x20)
7506eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDDATAM_PPDSDR_LCDDATAM6  (0x40)
7516eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDDATAM_PPDSDR_LCDDATAM7  (0x80)
7526eac4027SGreg Ungerer 
7536eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PPDSDR_LCDDATAL */
7546eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDDATAL_PPDSDR_LCDDATAL0  (0x01)
7556eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDDATAL_PPDSDR_LCDDATAL1  (0x02)
7566eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDDATAL_PPDSDR_LCDDATAL2  (0x04)
7576eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDDATAL_PPDSDR_LCDDATAL3  (0x08)
7586eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDDATAL_PPDSDR_LCDDATAL4  (0x10)
7596eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDDATAL_PPDSDR_LCDDATAL5  (0x20)
7606eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDDATAL_PPDSDR_LCDDATAL6  (0x40)
7616eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDDATAL_PPDSDR_LCDDATAL7  (0x80)
7626eac4027SGreg Ungerer 
7636eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PPDSDR_LCDCTLH */
7646eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDCTLH_PPDSDR_LCDCTLH0    (0x01)
7656eac4027SGreg Ungerer 
7666eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PPDSDR_LCDCTLL */
7676eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDCTLL_PPDSDR_LCDCTLL0    (0x01)
7686eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDCTLL_PPDSDR_LCDCTLL1    (0x02)
7696eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDCTLL_PPDSDR_LCDCTLL2    (0x04)
7706eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDCTLL_PPDSDR_LCDCTLL3    (0x08)
7716eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDCTLL_PPDSDR_LCDCTLL4    (0x10)
7726eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDCTLL_PPDSDR_LCDCTLL5    (0x20)
7736eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDCTLL_PPDSDR_LCDCTLL6    (0x40)
7746eac4027SGreg Ungerer #define MCF_GPIO_PPDSDR_LCDCTLL_PPDSDR_LCDCTLL7    (0x80)
7756eac4027SGreg Ungerer 
7766eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PCLRR_FECH */
7776eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_FECH_PCLRR_FECH0            (0x01)
7786eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_FECH_PCLRR_FECH1            (0x02)
7796eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_FECH_PCLRR_FECH2            (0x04)
7806eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_FECH_PCLRR_FECH3            (0x08)
7816eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_FECH_PCLRR_FECH4            (0x10)
7826eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_FECH_PCLRR_FECH5            (0x20)
7836eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_FECH_PCLRR_FECH6            (0x40)
7846eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_FECH_PCLRR_FECH7            (0x80)
7856eac4027SGreg Ungerer 
7866eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PCLRR_FECL */
7876eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_FECL_PCLRR_FECL0            (0x01)
7886eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_FECL_PCLRR_FECL1            (0x02)
7896eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_FECL_PCLRR_FECL2            (0x04)
7906eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_FECL_PCLRR_FECL3            (0x08)
7916eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_FECL_PCLRR_FECL4            (0x10)
7926eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_FECL_PCLRR_FECL5            (0x20)
7936eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_FECL_PCLRR_FECL6            (0x40)
7946eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_FECL_PCLRR_FECL7            (0x80)
7956eac4027SGreg Ungerer 
7966eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PCLRR_SSI */
7976eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_SSI_PCLRR_SSI0              (0x01)
7986eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_SSI_PCLRR_SSI1              (0x02)
7996eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_SSI_PCLRR_SSI2              (0x04)
8006eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_SSI_PCLRR_SSI3              (0x08)
8016eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_SSI_PCLRR_SSI4              (0x10)
8026eac4027SGreg Ungerer 
8036eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PCLRR_BUSCTL */
8046eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_BUSCTL_POSDR_BUSCTL0        (0x01)
8056eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_BUSCTL_PCLRR_BUSCTL1        (0x02)
8066eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_BUSCTL_PCLRR_BUSCTL2        (0x04)
8076eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_BUSCTL_PCLRR_BUSCTL3        (0x08)
8086eac4027SGreg Ungerer 
8096eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PCLRR_BE */
8106eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_BE_PCLRR_BE0                (0x01)
8116eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_BE_PCLRR_BE1                (0x02)
8126eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_BE_PCLRR_BE2                (0x04)
8136eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_BE_PCLRR_BE3                (0x08)
8146eac4027SGreg Ungerer 
8156eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PCLRR_CS */
8166eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_CS_PCLRR_CS1                (0x02)
8176eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_CS_PCLRR_CS2                (0x04)
8186eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_CS_PCLRR_CS3                (0x08)
8196eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_CS_PCLRR_CS4                (0x10)
8206eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_CS_PCLRR_CS5                (0x20)
8216eac4027SGreg Ungerer 
8226eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PCLRR_PWM */
8236eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_PWM_PCLRR_PWM2              (0x04)
8246eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_PWM_PCLRR_PWM3              (0x08)
8256eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_PWM_PCLRR_PWM4              (0x10)
8266eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_PWM_PCLRR_PWM5              (0x20)
8276eac4027SGreg Ungerer 
8286eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PCLRR_FECI2C */
8296eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_FECI2C_PCLRR_FECI2C0        (0x01)
8306eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_FECI2C_PCLRR_FECI2C1        (0x02)
8316eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_FECI2C_PCLRR_FECI2C2        (0x04)
8326eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_FECI2C_PCLRR_FECI2C3        (0x08)
8336eac4027SGreg Ungerer 
8346eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PCLRR_UART */
8356eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_UART_PCLRR_UART0            (0x01)
8366eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_UART_PCLRR_UART1            (0x02)
8376eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_UART_PCLRR_UART2            (0x04)
8386eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_UART_PCLRR_UART3            (0x08)
8396eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_UART_PCLRR_UART4            (0x10)
8406eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_UART_PCLRR_UART5            (0x20)
8416eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_UART_PCLRR_UART6            (0x40)
8426eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_UART_PCLRR_UART7            (0x80)
8436eac4027SGreg Ungerer 
8446eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PCLRR_QSPI */
8456eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_QSPI_PCLRR_QSPI0            (0x01)
8466eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_QSPI_PCLRR_QSPI1            (0x02)
8476eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_QSPI_PCLRR_QSPI2            (0x04)
8486eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_QSPI_PCLRR_QSPI3            (0x08)
8496eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_QSPI_PCLRR_QSPI4            (0x10)
8506eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_QSPI_PCLRR_QSPI5            (0x20)
8516eac4027SGreg Ungerer 
8526eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PCLRR_TIMER */
8536eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_TIMER_PCLRR_TIMER0          (0x01)
8546eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_TIMER_PCLRR_TIMER1          (0x02)
8556eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_TIMER_PCLRR_TIMER2          (0x04)
8566eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_TIMER_PCLRR_TIMER3          (0x08)
8576eac4027SGreg Ungerer 
8586eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PCLRR_LCDDATAH */
8596eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDDATAH_PCLRR_LCDDATAH0    (0x01)
8606eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDDATAH_PCLRR_LCDDATAH1    (0x02)
8616eac4027SGreg Ungerer 
8626eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PCLRR_LCDDATAM */
8636eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDDATAM_PCLRR_LCDDATAM0    (0x01)
8646eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDDATAM_PCLRR_LCDDATAM1    (0x02)
8656eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDDATAM_PCLRR_LCDDATAM2    (0x04)
8666eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDDATAM_PCLRR_LCDDATAM3    (0x08)
8676eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDDATAM_PCLRR_LCDDATAM4    (0x10)
8686eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDDATAM_PCLRR_LCDDATAM5    (0x20)
8696eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDDATAM_PCLRR_LCDDATAM6    (0x40)
8706eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDDATAM_PCLRR_LCDDATAM7    (0x80)
8716eac4027SGreg Ungerer 
8726eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PCLRR_LCDDATAL */
8736eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDDATAL_PCLRR_LCDDATAL0    (0x01)
8746eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDDATAL_PCLRR_LCDDATAL1    (0x02)
8756eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDDATAL_PCLRR_LCDDATAL2    (0x04)
8766eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDDATAL_PCLRR_LCDDATAL3    (0x08)
8776eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDDATAL_PCLRR_LCDDATAL4    (0x10)
8786eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDDATAL_PCLRR_LCDDATAL5    (0x20)
8796eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDDATAL_PCLRR_LCDDATAL6    (0x40)
8806eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDDATAL_PCLRR_LCDDATAL7    (0x80)
8816eac4027SGreg Ungerer 
8826eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PCLRR_LCDCTLH */
8836eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDCTLH_PCLRR_LCDCTLH0      (0x01)
8846eac4027SGreg Ungerer 
8856eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PCLRR_LCDCTLL */
8866eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDCTLL_PCLRR_LCDCTLL0      (0x01)
8876eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDCTLL_PCLRR_LCDCTLL1      (0x02)
8886eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDCTLL_PCLRR_LCDCTLL2      (0x04)
8896eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDCTLL_PCLRR_LCDCTLL3      (0x08)
8906eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDCTLL_PCLRR_LCDCTLL4      (0x10)
8916eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDCTLL_PCLRR_LCDCTLL5      (0x20)
8926eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDCTLL_PCLRR_LCDCTLL6      (0x40)
8936eac4027SGreg Ungerer #define MCF_GPIO_PCLRR_LCDCTLL_PCLRR_LCDCTLL7      (0x80)
8946eac4027SGreg Ungerer 
8956eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PAR_FEC */
8966eac4027SGreg Ungerer #define MCF_GPIO_PAR_FEC_PAR_FEC_MII(x)            (((x)&0x03)<<0)
8976eac4027SGreg Ungerer #define MCF_GPIO_PAR_FEC_PAR_FEC_7W(x)             (((x)&0x03)<<2)
8986eac4027SGreg Ungerer #define MCF_GPIO_PAR_FEC_PAR_FEC_7W_GPIO           (0x00)
8996eac4027SGreg Ungerer #define MCF_GPIO_PAR_FEC_PAR_FEC_7W_URTS1          (0x04)
9006eac4027SGreg Ungerer #define MCF_GPIO_PAR_FEC_PAR_FEC_7W_FEC            (0x0C)
9016eac4027SGreg Ungerer #define MCF_GPIO_PAR_FEC_PAR_FEC_MII_GPIO          (0x00)
9026eac4027SGreg Ungerer #define MCF_GPIO_PAR_FEC_PAR_FEC_MII_UART          (0x01)
9036eac4027SGreg Ungerer #define MCF_GPIO_PAR_FEC_PAR_FEC_MII_FEC           (0x03)
9046eac4027SGreg Ungerer 
9056eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PAR_PWM */
9066eac4027SGreg Ungerer #define MCF_GPIO_PAR_PWM_PAR_PWM1(x)               (((x)&0x03)<<0)
9076eac4027SGreg Ungerer #define MCF_GPIO_PAR_PWM_PAR_PWM3(x)               (((x)&0x03)<<2)
9086eac4027SGreg Ungerer #define MCF_GPIO_PAR_PWM_PAR_PWM5                  (0x10)
9096eac4027SGreg Ungerer #define MCF_GPIO_PAR_PWM_PAR_PWM7                  (0x20)
9106eac4027SGreg Ungerer 
9116eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PAR_BUSCTL */
9126eac4027SGreg Ungerer #define MCF_GPIO_PAR_BUSCTL_PAR_TS(x)              (((x)&0x03)<<3)
9136eac4027SGreg Ungerer #define MCF_GPIO_PAR_BUSCTL_PAR_RWB                (0x20)
9146eac4027SGreg Ungerer #define MCF_GPIO_PAR_BUSCTL_PAR_TA                 (0x40)
9156eac4027SGreg Ungerer #define MCF_GPIO_PAR_BUSCTL_PAR_OE                 (0x80)
9166eac4027SGreg Ungerer #define MCF_GPIO_PAR_BUSCTL_PAR_OE_GPIO            (0x00)
9176eac4027SGreg Ungerer #define MCF_GPIO_PAR_BUSCTL_PAR_OE_OE              (0x80)
9186eac4027SGreg Ungerer #define MCF_GPIO_PAR_BUSCTL_PAR_TA_GPIO            (0x00)
9196eac4027SGreg Ungerer #define MCF_GPIO_PAR_BUSCTL_PAR_TA_TA              (0x40)
9206eac4027SGreg Ungerer #define MCF_GPIO_PAR_BUSCTL_PAR_RWB_GPIO           (0x00)
9216eac4027SGreg Ungerer #define MCF_GPIO_PAR_BUSCTL_PAR_RWB_RWB            (0x20)
9226eac4027SGreg Ungerer #define MCF_GPIO_PAR_BUSCTL_PAR_TS_GPIO            (0x00)
9236eac4027SGreg Ungerer #define MCF_GPIO_PAR_BUSCTL_PAR_TS_DACK0           (0x10)
9246eac4027SGreg Ungerer #define MCF_GPIO_PAR_BUSCTL_PAR_TS_TS              (0x18)
9256eac4027SGreg Ungerer 
9266eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PAR_FECI2C */
9276eac4027SGreg Ungerer #define MCF_GPIO_PAR_FECI2C_PAR_SDA(x)             (((x)&0x03)<<0)
9286eac4027SGreg Ungerer #define MCF_GPIO_PAR_FECI2C_PAR_SCL(x)             (((x)&0x03)<<2)
9296eac4027SGreg Ungerer #define MCF_GPIO_PAR_FECI2C_PAR_MDIO(x)            (((x)&0x03)<<4)
9306eac4027SGreg Ungerer #define MCF_GPIO_PAR_FECI2C_PAR_MDC(x)             (((x)&0x03)<<6)
9316eac4027SGreg Ungerer #define MCF_GPIO_PAR_FECI2C_PAR_MDC_GPIO           (0x00)
9326eac4027SGreg Ungerer #define MCF_GPIO_PAR_FECI2C_PAR_MDC_UTXD2          (0x40)
9336eac4027SGreg Ungerer #define MCF_GPIO_PAR_FECI2C_PAR_MDC_SCL            (0x80)
9346eac4027SGreg Ungerer #define MCF_GPIO_PAR_FECI2C_PAR_MDC_EMDC           (0xC0)
9356eac4027SGreg Ungerer #define MCF_GPIO_PAR_FECI2C_PAR_MDIO_GPIO          (0x00)
9366eac4027SGreg Ungerer #define MCF_GPIO_PAR_FECI2C_PAR_MDIO_URXD2         (0x10)
9376eac4027SGreg Ungerer #define MCF_GPIO_PAR_FECI2C_PAR_MDIO_SDA           (0x20)
9386eac4027SGreg Ungerer #define MCF_GPIO_PAR_FECI2C_PAR_MDIO_EMDIO         (0x30)
9396eac4027SGreg Ungerer #define MCF_GPIO_PAR_FECI2C_PAR_SCL_GPIO           (0x00)
9406eac4027SGreg Ungerer #define MCF_GPIO_PAR_FECI2C_PAR_SCL_UTXD2          (0x04)
9416eac4027SGreg Ungerer #define MCF_GPIO_PAR_FECI2C_PAR_SCL_SCL            (0x0C)
9426eac4027SGreg Ungerer #define MCF_GPIO_PAR_FECI2C_PAR_SDA_GPIO           (0x00)
9436eac4027SGreg Ungerer #define MCF_GPIO_PAR_FECI2C_PAR_SDA_URXD2          (0x02)
9446eac4027SGreg Ungerer #define MCF_GPIO_PAR_FECI2C_PAR_SDA_SDA            (0x03)
9456eac4027SGreg Ungerer 
9466eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PAR_BE */
9476eac4027SGreg Ungerer #define MCF_GPIO_PAR_BE_PAR_BE0                    (0x01)
9486eac4027SGreg Ungerer #define MCF_GPIO_PAR_BE_PAR_BE1                    (0x02)
9496eac4027SGreg Ungerer #define MCF_GPIO_PAR_BE_PAR_BE2                    (0x04)
9506eac4027SGreg Ungerer #define MCF_GPIO_PAR_BE_PAR_BE3                    (0x08)
9516eac4027SGreg Ungerer 
9526eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PAR_CS */
9536eac4027SGreg Ungerer #define MCF_GPIO_PAR_CS_PAR_CS1                    (0x02)
9546eac4027SGreg Ungerer #define MCF_GPIO_PAR_CS_PAR_CS2                    (0x04)
9556eac4027SGreg Ungerer #define MCF_GPIO_PAR_CS_PAR_CS3                    (0x08)
9566eac4027SGreg Ungerer #define MCF_GPIO_PAR_CS_PAR_CS4                    (0x10)
9576eac4027SGreg Ungerer #define MCF_GPIO_PAR_CS_PAR_CS5                    (0x20)
9586eac4027SGreg Ungerer #define MCF_GPIO_PAR_CS_PAR_CS_CS1_GPIO            (0x00)
9596eac4027SGreg Ungerer #define MCF_GPIO_PAR_CS_PAR_CS_CS1_SDCS1           (0x01)
9606eac4027SGreg Ungerer #define MCF_GPIO_PAR_CS_PAR_CS_CS1_CS1             (0x03)
9616eac4027SGreg Ungerer 
9626eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PAR_SSI */
9636eac4027SGreg Ungerer #define MCF_GPIO_PAR_SSI_PAR_MCLK                  (0x0080)
9646eac4027SGreg Ungerer #define MCF_GPIO_PAR_SSI_PAR_TXD(x)                (((x)&0x0003)<<8)
9656eac4027SGreg Ungerer #define MCF_GPIO_PAR_SSI_PAR_RXD(x)                (((x)&0x0003)<<10)
9666eac4027SGreg Ungerer #define MCF_GPIO_PAR_SSI_PAR_FS(x)                 (((x)&0x0003)<<12)
9676eac4027SGreg Ungerer #define MCF_GPIO_PAR_SSI_PAR_BCLK(x)               (((x)&0x0003)<<14)
9686eac4027SGreg Ungerer 
9696eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PAR_UART */
9706eac4027SGreg Ungerer #define MCF_GPIO_PAR_UART_PAR_UTXD0                (0x0001)
9716eac4027SGreg Ungerer #define MCF_GPIO_PAR_UART_PAR_URXD0                (0x0002)
9726eac4027SGreg Ungerer #define MCF_GPIO_PAR_UART_PAR_URTS0                (0x0004)
9736eac4027SGreg Ungerer #define MCF_GPIO_PAR_UART_PAR_UCTS0                (0x0008)
9746eac4027SGreg Ungerer #define MCF_GPIO_PAR_UART_PAR_UTXD1(x)             (((x)&0x0003)<<4)
9756eac4027SGreg Ungerer #define MCF_GPIO_PAR_UART_PAR_URXD1(x)             (((x)&0x0003)<<6)
9766eac4027SGreg Ungerer #define MCF_GPIO_PAR_UART_PAR_URTS1(x)             (((x)&0x0003)<<8)
9776eac4027SGreg Ungerer #define MCF_GPIO_PAR_UART_PAR_UCTS1(x)             (((x)&0x0003)<<10)
9786eac4027SGreg Ungerer #define MCF_GPIO_PAR_UART_PAR_UCTS1_GPIO           (0x0000)
9796eac4027SGreg Ungerer #define MCF_GPIO_PAR_UART_PAR_UCTS1_SSI_BCLK       (0x0800)
9806eac4027SGreg Ungerer #define MCF_GPIO_PAR_UART_PAR_UCTS1_ULPI_D7        (0x0400)
9816eac4027SGreg Ungerer #define MCF_GPIO_PAR_UART_PAR_UCTS1_UCTS1          (0x0C00)
9826eac4027SGreg Ungerer #define MCF_GPIO_PAR_UART_PAR_URTS1_GPIO           (0x0000)
9836eac4027SGreg Ungerer #define MCF_GPIO_PAR_UART_PAR_URTS1_SSI_FS         (0x0200)
9846eac4027SGreg Ungerer #define MCF_GPIO_PAR_UART_PAR_URTS1_ULPI_D6        (0x0100)
9856eac4027SGreg Ungerer #define MCF_GPIO_PAR_UART_PAR_URTS1_URTS1          (0x0300)
9866eac4027SGreg Ungerer #define MCF_GPIO_PAR_UART_PAR_URXD1_GPIO           (0x0000)
9876eac4027SGreg Ungerer #define MCF_GPIO_PAR_UART_PAR_URXD1_SSI_RXD        (0x0080)
9886eac4027SGreg Ungerer #define MCF_GPIO_PAR_UART_PAR_URXD1_ULPI_D5        (0x0040)
9896eac4027SGreg Ungerer #define MCF_GPIO_PAR_UART_PAR_URXD1_URXD1          (0x00C0)
9906eac4027SGreg Ungerer #define MCF_GPIO_PAR_UART_PAR_UTXD1_GPIO           (0x0000)
9916eac4027SGreg Ungerer #define MCF_GPIO_PAR_UART_PAR_UTXD1_SSI_TXD        (0x0020)
9926eac4027SGreg Ungerer #define MCF_GPIO_PAR_UART_PAR_UTXD1_ULPI_D4        (0x0010)
9936eac4027SGreg Ungerer #define MCF_GPIO_PAR_UART_PAR_UTXD1_UTXD1          (0x0030)
9946eac4027SGreg Ungerer 
9956eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PAR_QSPI */
9966eac4027SGreg Ungerer #define MCF_GPIO_PAR_QSPI_PAR_SCK(x)               (((x)&0x0003)<<4)
9976eac4027SGreg Ungerer #define MCF_GPIO_PAR_QSPI_PAR_DOUT(x)              (((x)&0x0003)<<6)
9986eac4027SGreg Ungerer #define MCF_GPIO_PAR_QSPI_PAR_DIN(x)               (((x)&0x0003)<<8)
9996eac4027SGreg Ungerer #define MCF_GPIO_PAR_QSPI_PAR_PCS0(x)              (((x)&0x0003)<<10)
10006eac4027SGreg Ungerer #define MCF_GPIO_PAR_QSPI_PAR_PCS1(x)              (((x)&0x0003)<<12)
10016eac4027SGreg Ungerer #define MCF_GPIO_PAR_QSPI_PAR_PCS2(x)              (((x)&0x0003)<<14)
10026eac4027SGreg Ungerer 
10036eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PAR_TIMER */
10046eac4027SGreg Ungerer #define MCF_GPIO_PAR_TIMER_PAR_TIN0(x)             (((x)&0x03)<<0)
10056eac4027SGreg Ungerer #define MCF_GPIO_PAR_TIMER_PAR_TIN1(x)             (((x)&0x03)<<2)
10066eac4027SGreg Ungerer #define MCF_GPIO_PAR_TIMER_PAR_TIN2(x)             (((x)&0x03)<<4)
10076eac4027SGreg Ungerer #define MCF_GPIO_PAR_TIMER_PAR_TIN3(x)             (((x)&0x03)<<6)
10086eac4027SGreg Ungerer #define MCF_GPIO_PAR_TIMER_PAR_TIN3_GPIO           (0x00)
10096eac4027SGreg Ungerer #define MCF_GPIO_PAR_TIMER_PAR_TIN3_TOUT3          (0x80)
10106eac4027SGreg Ungerer #define MCF_GPIO_PAR_TIMER_PAR_TIN3_URXD2          (0x40)
10116eac4027SGreg Ungerer #define MCF_GPIO_PAR_TIMER_PAR_TIN3_TIN3           (0xC0)
10126eac4027SGreg Ungerer #define MCF_GPIO_PAR_TIMER_PAR_TIN2_GPIO           (0x00)
10136eac4027SGreg Ungerer #define MCF_GPIO_PAR_TIMER_PAR_TIN2_TOUT2          (0x20)
10146eac4027SGreg Ungerer #define MCF_GPIO_PAR_TIMER_PAR_TIN2_UTXD2          (0x10)
10156eac4027SGreg Ungerer #define MCF_GPIO_PAR_TIMER_PAR_TIN2_TIN2           (0x30)
10166eac4027SGreg Ungerer #define MCF_GPIO_PAR_TIMER_PAR_TIN1_GPIO           (0x00)
10176eac4027SGreg Ungerer #define MCF_GPIO_PAR_TIMER_PAR_TIN1_TOUT1          (0x08)
10186eac4027SGreg Ungerer #define MCF_GPIO_PAR_TIMER_PAR_TIN1_DACK1          (0x04)
10196eac4027SGreg Ungerer #define MCF_GPIO_PAR_TIMER_PAR_TIN1_TIN1           (0x0C)
10206eac4027SGreg Ungerer #define MCF_GPIO_PAR_TIMER_PAR_TIN0_GPIO           (0x00)
10216eac4027SGreg Ungerer #define MCF_GPIO_PAR_TIMER_PAR_TIN0_TOUT0          (0x02)
10226eac4027SGreg Ungerer #define MCF_GPIO_PAR_TIMER_PAR_TIN0_DREQ0          (0x01)
10236eac4027SGreg Ungerer #define MCF_GPIO_PAR_TIMER_PAR_TIN0_TIN0           (0x03)
10246eac4027SGreg Ungerer 
10256eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PAR_LCDDATA */
10266eac4027SGreg Ungerer #define MCF_GPIO_PAR_LCDDATA_PAR_LD7_0(x)          (((x)&0x03)<<0)
10276eac4027SGreg Ungerer #define MCF_GPIO_PAR_LCDDATA_PAR_LD15_8(x)         (((x)&0x03)<<2)
10286eac4027SGreg Ungerer #define MCF_GPIO_PAR_LCDDATA_PAR_LD16(x)           (((x)&0x03)<<4)
10296eac4027SGreg Ungerer #define MCF_GPIO_PAR_LCDDATA_PAR_LD17(x)           (((x)&0x03)<<6)
10306eac4027SGreg Ungerer 
10316eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PAR_LCDCTL */
10326eac4027SGreg Ungerer #define MCF_GPIO_PAR_LCDCTL_PAR_CLS                (0x0001)
10336eac4027SGreg Ungerer #define MCF_GPIO_PAR_LCDCTL_PAR_PS                 (0x0002)
10346eac4027SGreg Ungerer #define MCF_GPIO_PAR_LCDCTL_PAR_REV                (0x0004)
10356eac4027SGreg Ungerer #define MCF_GPIO_PAR_LCDCTL_PAR_SPL_SPR            (0x0008)
10366eac4027SGreg Ungerer #define MCF_GPIO_PAR_LCDCTL_PAR_CONTRAST           (0x0010)
10376eac4027SGreg Ungerer #define MCF_GPIO_PAR_LCDCTL_PAR_LSCLK              (0x0020)
10386eac4027SGreg Ungerer #define MCF_GPIO_PAR_LCDCTL_PAR_LP_HSYNC           (0x0040)
10396eac4027SGreg Ungerer #define MCF_GPIO_PAR_LCDCTL_PAR_FLM_VSYNC          (0x0080)
10406eac4027SGreg Ungerer #define MCF_GPIO_PAR_LCDCTL_PAR_ACD_OE             (0x0100)
10416eac4027SGreg Ungerer 
10426eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_PAR_IRQ */
10436eac4027SGreg Ungerer #define MCF_GPIO_PAR_IRQ_PAR_IRQ1(x)               (((x)&0x0003)<<4)
10446eac4027SGreg Ungerer #define MCF_GPIO_PAR_IRQ_PAR_IRQ2(x)               (((x)&0x0003)<<6)
10456eac4027SGreg Ungerer #define MCF_GPIO_PAR_IRQ_PAR_IRQ4(x)               (((x)&0x0003)<<8)
10466eac4027SGreg Ungerer #define MCF_GPIO_PAR_IRQ_PAR_IRQ5(x)               (((x)&0x0003)<<10)
10476eac4027SGreg Ungerer #define MCF_GPIO_PAR_IRQ_PAR_IRQ6(x)               (((x)&0x0003)<<12)
10486eac4027SGreg Ungerer 
10496eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_MSCR_FLEXBUS */
10506eac4027SGreg Ungerer #define MCF_GPIO_MSCR_FLEXBUS_MSCR_ADDRCTL(x)      (((x)&0x03)<<0)
10516eac4027SGreg Ungerer #define MCF_GPIO_MSCR_FLEXBUS_MSCR_DLOWER(x)       (((x)&0x03)<<2)
10526eac4027SGreg Ungerer #define MCF_GPIO_MSCR_FLEXBUS_MSCR_DUPPER(x)       (((x)&0x03)<<4)
10536eac4027SGreg Ungerer 
10546eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_MSCR_SDRAM */
10556eac4027SGreg Ungerer #define MCF_GPIO_MSCR_SDRAM_MSCR_SDRAM(x)          (((x)&0x03)<<0)
10566eac4027SGreg Ungerer #define MCF_GPIO_MSCR_SDRAM_MSCR_SDCLK(x)          (((x)&0x03)<<2)
10576eac4027SGreg Ungerer #define MCF_GPIO_MSCR_SDRAM_MSCR_SDCLKB(x)         (((x)&0x03)<<4)
10586eac4027SGreg Ungerer 
10596eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_DSCR_I2C */
10606eac4027SGreg Ungerer #define MCF_GPIO_DSCR_I2C_I2C_DSE(x)               (((x)&0x03)<<0)
10616eac4027SGreg Ungerer 
10626eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_DSCR_PWM */
10636eac4027SGreg Ungerer #define MCF_GPIO_DSCR_PWM_PWM_DSE(x)               (((x)&0x03)<<0)
10646eac4027SGreg Ungerer 
10656eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_DSCR_FEC */
10666eac4027SGreg Ungerer #define MCF_GPIO_DSCR_FEC_FEC_DSE(x)               (((x)&0x03)<<0)
10676eac4027SGreg Ungerer 
10686eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_DSCR_UART */
10696eac4027SGreg Ungerer #define MCF_GPIO_DSCR_UART_UART0_DSE(x)            (((x)&0x03)<<0)
10706eac4027SGreg Ungerer #define MCF_GPIO_DSCR_UART_UART1_DSE(x)            (((x)&0x03)<<2)
10716eac4027SGreg Ungerer 
10726eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_DSCR_QSPI */
10736eac4027SGreg Ungerer #define MCF_GPIO_DSCR_QSPI_QSPI_DSE(x)             (((x)&0x03)<<0)
10746eac4027SGreg Ungerer 
10756eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_DSCR_TIMER */
10766eac4027SGreg Ungerer #define MCF_GPIO_DSCR_TIMER_TIMER_DSE(x)           (((x)&0x03)<<0)
10776eac4027SGreg Ungerer 
10786eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_DSCR_SSI */
10796eac4027SGreg Ungerer #define MCF_GPIO_DSCR_SSI_SSI_DSE(x)               (((x)&0x03)<<0)
10806eac4027SGreg Ungerer 
10816eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_DSCR_LCD */
10826eac4027SGreg Ungerer #define MCF_GPIO_DSCR_LCD_LCD_DSE(x)               (((x)&0x03)<<0)
10836eac4027SGreg Ungerer 
10846eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_DSCR_DEBUG */
10856eac4027SGreg Ungerer #define MCF_GPIO_DSCR_DEBUG_DEBUG_DSE(x)           (((x)&0x03)<<0)
10866eac4027SGreg Ungerer 
10876eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_DSCR_CLKRST */
10886eac4027SGreg Ungerer #define MCF_GPIO_DSCR_CLKRST_CLKRST_DSE(x)         (((x)&0x03)<<0)
10896eac4027SGreg Ungerer 
10906eac4027SGreg Ungerer /* Bit definitions and macros for MCF_GPIO_DSCR_IRQ */
10916eac4027SGreg Ungerer #define MCF_GPIO_DSCR_IRQ_IRQ_DSE(x)               (((x)&0x03)<<0)
10926eac4027SGreg Ungerer 
10936eac4027SGreg Ungerer /*
10946eac4027SGreg Ungerer  * Generic GPIO support
10956eac4027SGreg Ungerer  */
10966eac4027SGreg Ungerer #define MCFGPIO_PODR			MCFGPIO_PODR_FECH
10976eac4027SGreg Ungerer #define MCFGPIO_PDDR			MCFGPIO_PDDR_FECH
10986eac4027SGreg Ungerer #define MCFGPIO_PPDR			MCFGPIO_PPDSDR_FECH
10996eac4027SGreg Ungerer #define MCFGPIO_SETR			MCFGPIO_PPDSDR_FECH
11006eac4027SGreg Ungerer #define MCFGPIO_CLRR			MCFGPIO_PCLRR_FECH
11016eac4027SGreg Ungerer 
11026eac4027SGreg Ungerer #define MCFGPIO_PIN_MAX			136
11036eac4027SGreg Ungerer #define MCFGPIO_IRQ_MAX			8
11046eac4027SGreg Ungerer #define MCFGPIO_IRQ_VECBASE		MCFINT_VECBASE
11056eac4027SGreg Ungerer 
11066eac4027SGreg Ungerer /*********************************************************************
11076eac4027SGreg Ungerer  *
11086eac4027SGreg Ungerer  * Phase Locked Loop (PLL)
11096eac4027SGreg Ungerer  *
11106eac4027SGreg Ungerer  *********************************************************************/
11116eac4027SGreg Ungerer 
11126eac4027SGreg Ungerer /* Register read/write macros */
11136eac4027SGreg Ungerer #define MCF_PLL_PODR              0xFC0C0000
11146eac4027SGreg Ungerer #define MCF_PLL_PLLCR             0xFC0C0004
11156eac4027SGreg Ungerer #define MCF_PLL_PMDR              0xFC0C0008
11166eac4027SGreg Ungerer #define MCF_PLL_PFDR              0xFC0C000C
11176eac4027SGreg Ungerer 
11186eac4027SGreg Ungerer /* Bit definitions and macros for MCF_PLL_PODR */
11196eac4027SGreg Ungerer #define MCF_PLL_PODR_BUSDIV(x)    (((x)&0x0F)<<0)
11206eac4027SGreg Ungerer #define MCF_PLL_PODR_CPUDIV(x)    (((x)&0x0F)<<4)
11216eac4027SGreg Ungerer 
11226eac4027SGreg Ungerer /* Bit definitions and macros for MCF_PLL_PLLCR */
11236eac4027SGreg Ungerer #define MCF_PLL_PLLCR_DITHDEV(x)  (((x)&0x07)<<0)
11246eac4027SGreg Ungerer #define MCF_PLL_PLLCR_DITHEN      (0x80)
11256eac4027SGreg Ungerer 
11266eac4027SGreg Ungerer /* Bit definitions and macros for MCF_PLL_PMDR */
11276eac4027SGreg Ungerer #define MCF_PLL_PMDR_MODDIV(x)    (((x)&0xFF)<<0)
11286eac4027SGreg Ungerer 
11296eac4027SGreg Ungerer /* Bit definitions and macros for MCF_PLL_PFDR */
11306eac4027SGreg Ungerer #define MCF_PLL_PFDR_MFD(x)       (((x)&0xFF)<<0)
11316eac4027SGreg Ungerer 
11326eac4027SGreg Ungerer /*********************************************************************
11336eac4027SGreg Ungerer  *
11346eac4027SGreg Ungerer  * System Control Module Registers (SCM)
11356eac4027SGreg Ungerer  *
11366eac4027SGreg Ungerer  *********************************************************************/
11376eac4027SGreg Ungerer 
11386eac4027SGreg Ungerer /* Register read/write macros */
11396eac4027SGreg Ungerer #define MCF_SCM_MPR			0xFC000000
11406eac4027SGreg Ungerer #define MCF_SCM_PACRA			0xFC000020
11416eac4027SGreg Ungerer #define MCF_SCM_PACRB			0xFC000024
11426eac4027SGreg Ungerer #define MCF_SCM_PACRC			0xFC000028
11436eac4027SGreg Ungerer #define MCF_SCM_PACRD			0xFC00002C
11446eac4027SGreg Ungerer #define MCF_SCM_PACRE			0xFC000040
11456eac4027SGreg Ungerer #define MCF_SCM_PACRF			0xFC000044
11466eac4027SGreg Ungerer 
11476eac4027SGreg Ungerer #define MCF_SCM_BCR			0xFC040024
11486eac4027SGreg Ungerer 
11496eac4027SGreg Ungerer /*********************************************************************
11506eac4027SGreg Ungerer  *
11516eac4027SGreg Ungerer  * SDRAM Controller (SDRAMC)
11526eac4027SGreg Ungerer  *
11536eac4027SGreg Ungerer  *********************************************************************/
11546eac4027SGreg Ungerer 
11556eac4027SGreg Ungerer /* Register read/write macros */
11566eac4027SGreg Ungerer #define MCF_SDRAMC_SDMR			0xFC0B8000
11576eac4027SGreg Ungerer #define MCF_SDRAMC_SDCR			0xFC0B8004
11586eac4027SGreg Ungerer #define MCF_SDRAMC_SDCFG1		0xFC0B8008
11596eac4027SGreg Ungerer #define MCF_SDRAMC_SDCFG2		0xFC0B800C
11606eac4027SGreg Ungerer #define MCF_SDRAMC_LIMP_FIX		0xFC0B8080
11616eac4027SGreg Ungerer #define MCF_SDRAMC_SDDS			0xFC0B8100
11626eac4027SGreg Ungerer #define MCF_SDRAMC_SDCS0		0xFC0B8110
11636eac4027SGreg Ungerer #define MCF_SDRAMC_SDCS1		0xFC0B8114
11646eac4027SGreg Ungerer #define MCF_SDRAMC_SDCS2		0xFC0B8118
11656eac4027SGreg Ungerer #define MCF_SDRAMC_SDCS3		0xFC0B811C
11666eac4027SGreg Ungerer 
11676eac4027SGreg Ungerer /* Bit definitions and macros for MCF_SDRAMC_SDMR */
11686eac4027SGreg Ungerer #define MCF_SDRAMC_SDMR_CMD		(0x00010000)
11696eac4027SGreg Ungerer #define MCF_SDRAMC_SDMR_AD(x)		(((x)&0x00000FFF)<<18)
11706eac4027SGreg Ungerer #define MCF_SDRAMC_SDMR_BNKAD(x)	(((x)&0x00000003)<<30)
11716eac4027SGreg Ungerer #define MCF_SDRAMC_SDMR_BNKAD_LMR	(0x00000000)
11726eac4027SGreg Ungerer #define MCF_SDRAMC_SDMR_BNKAD_LEMR	(0x40000000)
11736eac4027SGreg Ungerer 
11746eac4027SGreg Ungerer /* Bit definitions and macros for MCF_SDRAMC_SDCR */
11756eac4027SGreg Ungerer #define MCF_SDRAMC_SDCR_IPALL		(0x00000002)
11766eac4027SGreg Ungerer #define MCF_SDRAMC_SDCR_IREF		(0x00000004)
11776eac4027SGreg Ungerer #define MCF_SDRAMC_SDCR_DQS_OE(x)	(((x)&0x0000000F)<<8)
11786eac4027SGreg Ungerer #define MCF_SDRAMC_SDCR_PS(x)		(((x)&0x00000003)<<12)
11796eac4027SGreg Ungerer #define MCF_SDRAMC_SDCR_RCNT(x)		(((x)&0x0000003F)<<16)
11806eac4027SGreg Ungerer #define MCF_SDRAMC_SDCR_OE_RULE		(0x00400000)
11816eac4027SGreg Ungerer #define MCF_SDRAMC_SDCR_MUX(x)		(((x)&0x00000003)<<24)
11826eac4027SGreg Ungerer #define MCF_SDRAMC_SDCR_REF		(0x10000000)
11836eac4027SGreg Ungerer #define MCF_SDRAMC_SDCR_DDR		(0x20000000)
11846eac4027SGreg Ungerer #define MCF_SDRAMC_SDCR_CKE		(0x40000000)
11856eac4027SGreg Ungerer #define MCF_SDRAMC_SDCR_MODE_EN		(0x80000000)
11866eac4027SGreg Ungerer #define MCF_SDRAMC_SDCR_PS_16		(0x00002000)
11876eac4027SGreg Ungerer #define MCF_SDRAMC_SDCR_PS_32		(0x00000000)
11886eac4027SGreg Ungerer 
11896eac4027SGreg Ungerer /* Bit definitions and macros for MCF_SDRAMC_SDCFG1 */
11906eac4027SGreg Ungerer #define MCF_SDRAMC_SDCFG1_WTLAT(x)	(((x)&0x00000007)<<4)
11916eac4027SGreg Ungerer #define MCF_SDRAMC_SDCFG1_REF2ACT(x)	(((x)&0x0000000F)<<8)
11926eac4027SGreg Ungerer #define MCF_SDRAMC_SDCFG1_PRE2ACT(x)	(((x)&0x00000007)<<12)
11936eac4027SGreg Ungerer #define MCF_SDRAMC_SDCFG1_ACT2RW(x)	(((x)&0x00000007)<<16)
11946eac4027SGreg Ungerer #define MCF_SDRAMC_SDCFG1_RDLAT(x)	(((x)&0x0000000F)<<20)
11956eac4027SGreg Ungerer #define MCF_SDRAMC_SDCFG1_SWT2RD(x)	(((x)&0x00000007)<<24)
11966eac4027SGreg Ungerer #define MCF_SDRAMC_SDCFG1_SRD2RW(x)	(((x)&0x0000000F)<<28)
11976eac4027SGreg Ungerer 
11986eac4027SGreg Ungerer /* Bit definitions and macros for MCF_SDRAMC_SDCFG2 */
11996eac4027SGreg Ungerer #define MCF_SDRAMC_SDCFG2_BL(x)		(((x)&0x0000000F)<<16)
12006eac4027SGreg Ungerer #define MCF_SDRAMC_SDCFG2_BRD2WT(x)	(((x)&0x0000000F)<<20)
12016eac4027SGreg Ungerer #define MCF_SDRAMC_SDCFG2_BWT2RW(x)	(((x)&0x0000000F)<<24)
12026eac4027SGreg Ungerer #define MCF_SDRAMC_SDCFG2_BRD2PRE(x)	(((x)&0x0000000F)<<28)
12036eac4027SGreg Ungerer 
12046eac4027SGreg Ungerer /* Device Errata - LIMP mode work around */
12056eac4027SGreg Ungerer #define MCF_SDRAMC_REFRESH		(0x40000000)
12066eac4027SGreg Ungerer 
12076eac4027SGreg Ungerer /* Bit definitions and macros for MCF_SDRAMC_SDDS */
12086eac4027SGreg Ungerer #define MCF_SDRAMC_SDDS_SB_D(x)		(((x)&0x00000003)<<0)
12096eac4027SGreg Ungerer #define MCF_SDRAMC_SDDS_SB_S(x)		(((x)&0x00000003)<<2)
12106eac4027SGreg Ungerer #define MCF_SDRAMC_SDDS_SB_A(x)		(((x)&0x00000003)<<4)
12116eac4027SGreg Ungerer #define MCF_SDRAMC_SDDS_SB_C(x)		(((x)&0x00000003)<<6)
12126eac4027SGreg Ungerer #define MCF_SDRAMC_SDDS_SB_E(x)		(((x)&0x00000003)<<8)
12136eac4027SGreg Ungerer 
12146eac4027SGreg Ungerer /* Bit definitions and macros for MCF_SDRAMC_SDCS */
12156eac4027SGreg Ungerer #define MCF_SDRAMC_SDCS_CSSZ(x)		(((x)&0x0000001F)<<0)
12166eac4027SGreg Ungerer #define MCF_SDRAMC_SDCS_BASE(x)		(((x)&0x00000FFF)<<20)
12176eac4027SGreg Ungerer #define MCF_SDRAMC_SDCS_BA(x)		((x)&0xFFF00000)
12186eac4027SGreg Ungerer #define MCF_SDRAMC_SDCS_CSSZ_DIABLE	(0x00000000)
12196eac4027SGreg Ungerer #define MCF_SDRAMC_SDCS_CSSZ_1MBYTE	(0x00000013)
12206eac4027SGreg Ungerer #define MCF_SDRAMC_SDCS_CSSZ_2MBYTE	(0x00000014)
12216eac4027SGreg Ungerer #define MCF_SDRAMC_SDCS_CSSZ_4MBYTE	(0x00000015)
12226eac4027SGreg Ungerer #define MCF_SDRAMC_SDCS_CSSZ_8MBYTE	(0x00000016)
12236eac4027SGreg Ungerer #define MCF_SDRAMC_SDCS_CSSZ_16MBYTE	(0x00000017)
12246eac4027SGreg Ungerer #define MCF_SDRAMC_SDCS_CSSZ_32MBYTE	(0x00000018)
12256eac4027SGreg Ungerer #define MCF_SDRAMC_SDCS_CSSZ_64MBYTE	(0x00000019)
12266eac4027SGreg Ungerer #define MCF_SDRAMC_SDCS_CSSZ_128MBYTE	(0x0000001A)
12276eac4027SGreg Ungerer #define MCF_SDRAMC_SDCS_CSSZ_256MBYTE	(0x0000001B)
12286eac4027SGreg Ungerer #define MCF_SDRAMC_SDCS_CSSZ_512MBYTE	(0x0000001C)
12296eac4027SGreg Ungerer #define MCF_SDRAMC_SDCS_CSSZ_1GBYTE	(0x0000001D)
12306eac4027SGreg Ungerer #define MCF_SDRAMC_SDCS_CSSZ_2GBYTE	(0x0000001E)
12316eac4027SGreg Ungerer #define MCF_SDRAMC_SDCS_CSSZ_4GBYTE	(0x0000001F)
12326eac4027SGreg Ungerer 
12336eac4027SGreg Ungerer /*
12346eac4027SGreg Ungerer  * Edge Port Module (EPORT)
12356eac4027SGreg Ungerer  */
12366eac4027SGreg Ungerer #define MCFEPORT_EPPAR                (0xFC094000)
12376eac4027SGreg Ungerer #define MCFEPORT_EPDDR                (0xFC094002)
12386eac4027SGreg Ungerer #define MCFEPORT_EPIER                (0xFC094003)
12396eac4027SGreg Ungerer #define MCFEPORT_EPDR                 (0xFC094004)
12406eac4027SGreg Ungerer #define MCFEPORT_EPPDR                (0xFC094005)
12416eac4027SGreg Ungerer #define MCFEPORT_EPFR                 (0xFC094006)
12426eac4027SGreg Ungerer 
12432d24b532SSteven King /*
12442d24b532SSteven King  * I2C Module
12452d24b532SSteven King  */
12462d24b532SSteven King #define	MCFI2C_BASE0			(0xFc058000)
12472d24b532SSteven King #define	MCFI2C_SIZE0			0x40
12482d24b532SSteven King 
12496eac4027SGreg Ungerer /********************************************************************/
12506eac4027SGreg Ungerer #endif	/* m53xxsim_h */
1251