1*c4066804SStephan Gerhold /* SPDX-License-Identifier: (GPL-2.0-only OR BSD-2-Clause) */
2*c4066804SStephan Gerhold /*
3*c4066804SStephan Gerhold  * Copyright (C) 2022 Kernkonzept GmbH.
4*c4066804SStephan Gerhold  */
5*c4066804SStephan Gerhold 
6*c4066804SStephan Gerhold #ifndef _DT_BINDINGS_CLK_QCOM_GCC_8909_H
7*c4066804SStephan Gerhold #define _DT_BINDINGS_CLK_QCOM_GCC_8909_H
8*c4066804SStephan Gerhold 
9*c4066804SStephan Gerhold /* PLLs */
10*c4066804SStephan Gerhold #define GPLL0_EARLY				0
11*c4066804SStephan Gerhold #define GPLL0					1
12*c4066804SStephan Gerhold #define GPLL1					2
13*c4066804SStephan Gerhold #define GPLL1_VOTE				3
14*c4066804SStephan Gerhold #define GPLL2_EARLY				4
15*c4066804SStephan Gerhold #define GPLL2					5
16*c4066804SStephan Gerhold #define BIMC_PLL_EARLY				6
17*c4066804SStephan Gerhold #define BIMC_PLL				7
18*c4066804SStephan Gerhold 
19*c4066804SStephan Gerhold /* RCGs */
20*c4066804SStephan Gerhold #define APSS_AHB_CLK_SRC			8
21*c4066804SStephan Gerhold #define BIMC_DDR_CLK_SRC			9
22*c4066804SStephan Gerhold #define BIMC_GPU_CLK_SRC			10
23*c4066804SStephan Gerhold #define BLSP1_QUP1_I2C_APPS_CLK_SRC		11
24*c4066804SStephan Gerhold #define BLSP1_QUP1_SPI_APPS_CLK_SRC		12
25*c4066804SStephan Gerhold #define BLSP1_QUP2_I2C_APPS_CLK_SRC		13
26*c4066804SStephan Gerhold #define BLSP1_QUP2_SPI_APPS_CLK_SRC		14
27*c4066804SStephan Gerhold #define BLSP1_QUP3_I2C_APPS_CLK_SRC		15
28*c4066804SStephan Gerhold #define BLSP1_QUP3_SPI_APPS_CLK_SRC		16
29*c4066804SStephan Gerhold #define BLSP1_QUP4_I2C_APPS_CLK_SRC		17
30*c4066804SStephan Gerhold #define BLSP1_QUP4_SPI_APPS_CLK_SRC		18
31*c4066804SStephan Gerhold #define BLSP1_QUP5_I2C_APPS_CLK_SRC		19
32*c4066804SStephan Gerhold #define BLSP1_QUP5_SPI_APPS_CLK_SRC		20
33*c4066804SStephan Gerhold #define BLSP1_QUP6_I2C_APPS_CLK_SRC		21
34*c4066804SStephan Gerhold #define BLSP1_QUP6_SPI_APPS_CLK_SRC		22
35*c4066804SStephan Gerhold #define BLSP1_UART1_APPS_CLK_SRC		23
36*c4066804SStephan Gerhold #define BLSP1_UART2_APPS_CLK_SRC		24
37*c4066804SStephan Gerhold #define BYTE0_CLK_SRC				25
38*c4066804SStephan Gerhold #define CAMSS_GP0_CLK_SRC			26
39*c4066804SStephan Gerhold #define CAMSS_GP1_CLK_SRC			27
40*c4066804SStephan Gerhold #define CAMSS_TOP_AHB_CLK_SRC			28
41*c4066804SStephan Gerhold #define CODEC_DIGCODEC_CLK_SRC			29
42*c4066804SStephan Gerhold #define CRYPTO_CLK_SRC				30
43*c4066804SStephan Gerhold #define CSI0_CLK_SRC				31
44*c4066804SStephan Gerhold #define CSI0PHYTIMER_CLK_SRC			32
45*c4066804SStephan Gerhold #define CSI1_CLK_SRC				33
46*c4066804SStephan Gerhold #define ESC0_CLK_SRC				34
47*c4066804SStephan Gerhold #define GFX3D_CLK_SRC				35
48*c4066804SStephan Gerhold #define GP1_CLK_SRC				36
49*c4066804SStephan Gerhold #define GP2_CLK_SRC				37
50*c4066804SStephan Gerhold #define GP3_CLK_SRC				38
51*c4066804SStephan Gerhold #define MCLK0_CLK_SRC				39
52*c4066804SStephan Gerhold #define MCLK1_CLK_SRC				40
53*c4066804SStephan Gerhold #define MDP_CLK_SRC				41
54*c4066804SStephan Gerhold #define PCLK0_CLK_SRC				42
55*c4066804SStephan Gerhold #define PCNOC_BFDCD_CLK_SRC			43
56*c4066804SStephan Gerhold #define PDM2_CLK_SRC				44
57*c4066804SStephan Gerhold #define SDCC1_APPS_CLK_SRC			45
58*c4066804SStephan Gerhold #define SDCC2_APPS_CLK_SRC			46
59*c4066804SStephan Gerhold #define SYSTEM_NOC_BFDCD_CLK_SRC		47
60*c4066804SStephan Gerhold #define ULTAUDIO_AHBFABRIC_CLK_SRC		48
61*c4066804SStephan Gerhold #define ULTAUDIO_LPAIF_AUX_I2S_CLK_SRC		49
62*c4066804SStephan Gerhold #define ULTAUDIO_LPAIF_PRI_I2S_CLK_SRC		50
63*c4066804SStephan Gerhold #define ULTAUDIO_LPAIF_SEC_I2S_CLK_SRC		51
64*c4066804SStephan Gerhold #define ULTAUDIO_XO_CLK_SRC			52
65*c4066804SStephan Gerhold #define USB_HS_SYSTEM_CLK_SRC			53
66*c4066804SStephan Gerhold #define VCODEC0_CLK_SRC				54
67*c4066804SStephan Gerhold #define VFE0_CLK_SRC				55
68*c4066804SStephan Gerhold #define VSYNC_CLK_SRC				56
69*c4066804SStephan Gerhold 
70*c4066804SStephan Gerhold /* Voteable Clocks */
71*c4066804SStephan Gerhold #define GCC_APSS_TCU_CLK			57
72*c4066804SStephan Gerhold #define GCC_BLSP1_AHB_CLK			58
73*c4066804SStephan Gerhold #define GCC_BLSP1_SLEEP_CLK			59
74*c4066804SStephan Gerhold #define GCC_BOOT_ROM_AHB_CLK			60
75*c4066804SStephan Gerhold #define GCC_CRYPTO_CLK				61
76*c4066804SStephan Gerhold #define GCC_CRYPTO_AHB_CLK			62
77*c4066804SStephan Gerhold #define GCC_CRYPTO_AXI_CLK			63
78*c4066804SStephan Gerhold #define GCC_GFX_TBU_CLK				64
79*c4066804SStephan Gerhold #define GCC_GFX_TCU_CLK				65
80*c4066804SStephan Gerhold #define GCC_GTCU_AHB_CLK			66
81*c4066804SStephan Gerhold #define GCC_MDP_TBU_CLK				67
82*c4066804SStephan Gerhold #define GCC_PRNG_AHB_CLK			68
83*c4066804SStephan Gerhold #define GCC_SMMU_CFG_CLK			69
84*c4066804SStephan Gerhold #define GCC_VENUS_TBU_CLK			70
85*c4066804SStephan Gerhold #define GCC_VFE_TBU_CLK				71
86*c4066804SStephan Gerhold 
87*c4066804SStephan Gerhold /* Branches */
88*c4066804SStephan Gerhold #define GCC_BIMC_GFX_CLK			72
89*c4066804SStephan Gerhold #define GCC_BIMC_GPU_CLK			73
90*c4066804SStephan Gerhold #define GCC_BLSP1_QUP1_I2C_APPS_CLK		74
91*c4066804SStephan Gerhold #define GCC_BLSP1_QUP1_SPI_APPS_CLK		75
92*c4066804SStephan Gerhold #define GCC_BLSP1_QUP2_I2C_APPS_CLK		76
93*c4066804SStephan Gerhold #define GCC_BLSP1_QUP2_SPI_APPS_CLK		77
94*c4066804SStephan Gerhold #define GCC_BLSP1_QUP3_I2C_APPS_CLK		78
95*c4066804SStephan Gerhold #define GCC_BLSP1_QUP3_SPI_APPS_CLK		79
96*c4066804SStephan Gerhold #define GCC_BLSP1_QUP4_I2C_APPS_CLK		80
97*c4066804SStephan Gerhold #define GCC_BLSP1_QUP4_SPI_APPS_CLK		81
98*c4066804SStephan Gerhold #define GCC_BLSP1_QUP5_I2C_APPS_CLK		82
99*c4066804SStephan Gerhold #define GCC_BLSP1_QUP5_SPI_APPS_CLK		83
100*c4066804SStephan Gerhold #define GCC_BLSP1_QUP6_I2C_APPS_CLK		84
101*c4066804SStephan Gerhold #define GCC_BLSP1_QUP6_SPI_APPS_CLK		85
102*c4066804SStephan Gerhold #define GCC_BLSP1_UART1_APPS_CLK		86
103*c4066804SStephan Gerhold #define GCC_BLSP1_UART2_APPS_CLK		87
104*c4066804SStephan Gerhold #define GCC_CAMSS_AHB_CLK			88
105*c4066804SStephan Gerhold #define GCC_CAMSS_CSI0_CLK			89
106*c4066804SStephan Gerhold #define GCC_CAMSS_CSI0_AHB_CLK			90
107*c4066804SStephan Gerhold #define GCC_CAMSS_CSI0PHY_CLK			91
108*c4066804SStephan Gerhold #define GCC_CAMSS_CSI0PHYTIMER_CLK		92
109*c4066804SStephan Gerhold #define GCC_CAMSS_CSI0PIX_CLK			93
110*c4066804SStephan Gerhold #define GCC_CAMSS_CSI0RDI_CLK			94
111*c4066804SStephan Gerhold #define GCC_CAMSS_CSI1_CLK			95
112*c4066804SStephan Gerhold #define GCC_CAMSS_CSI1_AHB_CLK			96
113*c4066804SStephan Gerhold #define GCC_CAMSS_CSI1PHY_CLK			97
114*c4066804SStephan Gerhold #define GCC_CAMSS_CSI1PIX_CLK			98
115*c4066804SStephan Gerhold #define GCC_CAMSS_CSI1RDI_CLK			99
116*c4066804SStephan Gerhold #define GCC_CAMSS_CSI_VFE0_CLK			100
117*c4066804SStephan Gerhold #define GCC_CAMSS_GP0_CLK			101
118*c4066804SStephan Gerhold #define GCC_CAMSS_GP1_CLK			102
119*c4066804SStephan Gerhold #define GCC_CAMSS_ISPIF_AHB_CLK			103
120*c4066804SStephan Gerhold #define GCC_CAMSS_MCLK0_CLK			104
121*c4066804SStephan Gerhold #define GCC_CAMSS_MCLK1_CLK			105
122*c4066804SStephan Gerhold #define GCC_CAMSS_TOP_AHB_CLK			106
123*c4066804SStephan Gerhold #define GCC_CAMSS_VFE0_CLK			107
124*c4066804SStephan Gerhold #define GCC_CAMSS_VFE_AHB_CLK			108
125*c4066804SStephan Gerhold #define GCC_CAMSS_VFE_AXI_CLK			109
126*c4066804SStephan Gerhold #define GCC_CODEC_DIGCODEC_CLK			110
127*c4066804SStephan Gerhold #define GCC_GP1_CLK				111
128*c4066804SStephan Gerhold #define GCC_GP2_CLK				112
129*c4066804SStephan Gerhold #define GCC_GP3_CLK				113
130*c4066804SStephan Gerhold #define GCC_MDSS_AHB_CLK			114
131*c4066804SStephan Gerhold #define GCC_MDSS_AXI_CLK			115
132*c4066804SStephan Gerhold #define GCC_MDSS_BYTE0_CLK			116
133*c4066804SStephan Gerhold #define GCC_MDSS_ESC0_CLK			117
134*c4066804SStephan Gerhold #define GCC_MDSS_MDP_CLK			118
135*c4066804SStephan Gerhold #define GCC_MDSS_PCLK0_CLK			119
136*c4066804SStephan Gerhold #define GCC_MDSS_VSYNC_CLK			120
137*c4066804SStephan Gerhold #define GCC_MSS_CFG_AHB_CLK			121
138*c4066804SStephan Gerhold #define GCC_MSS_Q6_BIMC_AXI_CLK			122
139*c4066804SStephan Gerhold #define GCC_OXILI_AHB_CLK			123
140*c4066804SStephan Gerhold #define GCC_OXILI_GFX3D_CLK			124
141*c4066804SStephan Gerhold #define GCC_PDM2_CLK				125
142*c4066804SStephan Gerhold #define GCC_PDM_AHB_CLK				126
143*c4066804SStephan Gerhold #define GCC_SDCC1_AHB_CLK			127
144*c4066804SStephan Gerhold #define GCC_SDCC1_APPS_CLK			128
145*c4066804SStephan Gerhold #define GCC_SDCC2_AHB_CLK			129
146*c4066804SStephan Gerhold #define GCC_SDCC2_APPS_CLK			130
147*c4066804SStephan Gerhold #define GCC_ULTAUDIO_AHBFABRIC_IXFABRIC_CLK	131
148*c4066804SStephan Gerhold #define GCC_ULTAUDIO_AHBFABRIC_IXFABRIC_LPM_CLK	132
149*c4066804SStephan Gerhold #define GCC_ULTAUDIO_AVSYNC_XO_CLK		133
150*c4066804SStephan Gerhold #define GCC_ULTAUDIO_LPAIF_AUX_I2S_CLK		134
151*c4066804SStephan Gerhold #define GCC_ULTAUDIO_LPAIF_PRI_I2S_CLK		135
152*c4066804SStephan Gerhold #define GCC_ULTAUDIO_LPAIF_SEC_I2S_CLK		136
153*c4066804SStephan Gerhold #define GCC_ULTAUDIO_PCNOC_MPORT_CLK		137
154*c4066804SStephan Gerhold #define GCC_ULTAUDIO_PCNOC_SWAY_CLK		138
155*c4066804SStephan Gerhold #define GCC_ULTAUDIO_STC_XO_CLK			139
156*c4066804SStephan Gerhold #define GCC_USB2A_PHY_SLEEP_CLK			140
157*c4066804SStephan Gerhold #define GCC_USB_HS_AHB_CLK			141
158*c4066804SStephan Gerhold #define GCC_USB_HS_PHY_CFG_AHB_CLK		142
159*c4066804SStephan Gerhold #define GCC_USB_HS_SYSTEM_CLK			143
160*c4066804SStephan Gerhold #define GCC_VENUS0_AHB_CLK			144
161*c4066804SStephan Gerhold #define GCC_VENUS0_AXI_CLK			145
162*c4066804SStephan Gerhold #define GCC_VENUS0_CORE0_VCODEC0_CLK		146
163*c4066804SStephan Gerhold #define GCC_VENUS0_VCODEC0_CLK			147
164*c4066804SStephan Gerhold 
165*c4066804SStephan Gerhold /* Resets */
166*c4066804SStephan Gerhold #define GCC_AUDIO_CORE_BCR			0
167*c4066804SStephan Gerhold #define GCC_BLSP1_BCR				1
168*c4066804SStephan Gerhold #define GCC_BLSP1_QUP1_BCR			2
169*c4066804SStephan Gerhold #define GCC_BLSP1_QUP2_BCR			3
170*c4066804SStephan Gerhold #define GCC_BLSP1_QUP3_BCR			4
171*c4066804SStephan Gerhold #define GCC_BLSP1_QUP4_BCR			5
172*c4066804SStephan Gerhold #define GCC_BLSP1_QUP5_BCR			6
173*c4066804SStephan Gerhold #define GCC_BLSP1_QUP6_BCR			7
174*c4066804SStephan Gerhold #define GCC_BLSP1_UART1_BCR			8
175*c4066804SStephan Gerhold #define GCC_BLSP1_UART2_BCR			9
176*c4066804SStephan Gerhold #define GCC_CAMSS_CSI0_BCR			10
177*c4066804SStephan Gerhold #define GCC_CAMSS_CSI0PHY_BCR			11
178*c4066804SStephan Gerhold #define GCC_CAMSS_CSI0PIX_BCR			12
179*c4066804SStephan Gerhold #define GCC_CAMSS_CSI0RDI_BCR			13
180*c4066804SStephan Gerhold #define GCC_CAMSS_CSI1_BCR			14
181*c4066804SStephan Gerhold #define GCC_CAMSS_CSI1PHY_BCR			15
182*c4066804SStephan Gerhold #define GCC_CAMSS_CSI1PIX_BCR			16
183*c4066804SStephan Gerhold #define GCC_CAMSS_CSI1RDI_BCR			17
184*c4066804SStephan Gerhold #define GCC_CAMSS_CSI_VFE0_BCR			18
185*c4066804SStephan Gerhold #define GCC_CAMSS_GP0_BCR			19
186*c4066804SStephan Gerhold #define GCC_CAMSS_GP1_BCR			20
187*c4066804SStephan Gerhold #define GCC_CAMSS_ISPIF_BCR			21
188*c4066804SStephan Gerhold #define GCC_CAMSS_MCLK0_BCR			22
189*c4066804SStephan Gerhold #define GCC_CAMSS_MCLK1_BCR			23
190*c4066804SStephan Gerhold #define GCC_CAMSS_PHY0_BCR			24
191*c4066804SStephan Gerhold #define GCC_CAMSS_TOP_BCR			25
192*c4066804SStephan Gerhold #define GCC_CAMSS_TOP_AHB_BCR			26
193*c4066804SStephan Gerhold #define GCC_CAMSS_VFE_BCR			27
194*c4066804SStephan Gerhold #define GCC_CRYPTO_BCR				28
195*c4066804SStephan Gerhold #define GCC_MDSS_BCR				29
196*c4066804SStephan Gerhold #define GCC_OXILI_BCR				30
197*c4066804SStephan Gerhold #define GCC_PDM_BCR				31
198*c4066804SStephan Gerhold #define GCC_PRNG_BCR				32
199*c4066804SStephan Gerhold #define GCC_QUSB2_PHY_BCR			33
200*c4066804SStephan Gerhold #define GCC_SDCC1_BCR				34
201*c4066804SStephan Gerhold #define GCC_SDCC2_BCR				35
202*c4066804SStephan Gerhold #define GCC_ULT_AUDIO_BCR			36
203*c4066804SStephan Gerhold #define GCC_USB2A_PHY_BCR			37
204*c4066804SStephan Gerhold #define GCC_USB2_HS_PHY_ONLY_BCR		38
205*c4066804SStephan Gerhold #define GCC_USB_HS_BCR				39
206*c4066804SStephan Gerhold #define GCC_VENUS0_BCR				40
207*c4066804SStephan Gerhold 
208*c4066804SStephan Gerhold /* Subsystem Restart */
209*c4066804SStephan Gerhold #define GCC_MSS_RESTART				41
210*c4066804SStephan Gerhold 
211*c4066804SStephan Gerhold /* Power Domains */
212*c4066804SStephan Gerhold #define MDSS_GDSC				0
213*c4066804SStephan Gerhold #define OXILI_GDSC				1
214*c4066804SStephan Gerhold #define VENUS_GDSC				2
215*c4066804SStephan Gerhold #define VENUS_CORE0_GDSC			3
216*c4066804SStephan Gerhold #define VFE_GDSC				4
217*c4066804SStephan Gerhold 
218*c4066804SStephan Gerhold #endif
219