Home
last modified time | relevance | path

Searched refs:v_dot4_u32_u8 (Results 1 – 25 of 209) sorted by relevance

123456789

/dports/www/chromium-legacy/chromium-88.0.4324.182/third_party/llvm/llvm/test/CodeGen/AMDGPU/GlobalISel/
H A Dllvm.amdgcn.udot4.ll10 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
17 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
28 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2 clamp
35 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2 clamp
63 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v8
87 ; GFX10-NEXT: v_dot4_u32_u8 v0, v7, v1, v8
100 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
109 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
122 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
131 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
/dports/devel/llvm-cheri/llvm-project-37c49ff00e3eadce5d8703fdc4497f28458c64a8/llvm/test/CodeGen/AMDGPU/GlobalISel/
H A Dllvm.amdgcn.udot4.ll10 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
17 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
28 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2 clamp
35 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2 clamp
63 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v8
87 ; GFX10-NEXT: v_dot4_u32_u8 v0, v7, v1, v8
100 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
109 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
122 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
131 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
/dports/devel/wasi-libcxx/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/GlobalISel/
H A Dllvm.amdgcn.udot4.ll10 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
17 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
27 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2 clamp
34 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2 clamp
61 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v8
84 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v8
97 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
105 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
118 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
126 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
/dports/graphics/llvm-mesa/llvm-13.0.1.src/test/CodeGen/AMDGPU/GlobalISel/
H A Dllvm.amdgcn.udot4.ll10 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
17 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
27 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2 clamp
34 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2 clamp
61 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v8
84 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v8
97 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
105 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
118 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
126 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
/dports/devel/llvm12/llvm-project-12.0.1.src/llvm/test/CodeGen/AMDGPU/GlobalISel/
H A Dllvm.amdgcn.udot4.ll10 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
17 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
27 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2 clamp
34 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2 clamp
61 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v8
84 ; GFX10-NEXT: v_dot4_u32_u8 v0, v7, v1, v8
97 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
105 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
118 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
126 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
/dports/devel/llvm11/llvm-11.0.1.src/test/CodeGen/AMDGPU/GlobalISel/
H A Dllvm.amdgcn.udot4.ll10 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
17 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
28 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2 clamp
35 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2 clamp
63 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v8
87 ; GFX10-NEXT: v_dot4_u32_u8 v0, v7, v1, v8
100 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
109 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
122 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
131 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/llvm/test/CodeGen/AMDGPU/GlobalISel/
H A Dllvm.amdgcn.udot4.ll10 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
17 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
27 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2 clamp
34 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2 clamp
61 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v8
84 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v8
97 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
105 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
118 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
126 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
/dports/devel/wasi-compiler-rt13/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/GlobalISel/
H A Dllvm.amdgcn.udot4.ll10 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
17 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
27 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2 clamp
34 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2 clamp
61 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v8
84 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v8
97 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
105 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
118 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
126 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
/dports/devel/wasi-compiler-rt12/llvm-project-12.0.1.src/llvm/test/CodeGen/AMDGPU/GlobalISel/
H A Dllvm.amdgcn.udot4.ll10 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
17 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
27 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2 clamp
34 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2 clamp
61 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v8
84 ; GFX10-NEXT: v_dot4_u32_u8 v0, v7, v1, v8
97 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
105 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
118 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
126 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
/dports/devel/llvm13/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/GlobalISel/
H A Dllvm.amdgcn.udot4.ll10 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
17 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
27 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2 clamp
34 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2 clamp
61 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v8
84 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v8
97 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
105 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
118 ; GFX906-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
126 ; GFX10-NEXT: v_dot4_u32_u8 v0, v0, v1, v2
/dports/www/chromium-legacy/chromium-88.0.4324.182/third_party/llvm/llvm/test/MC/AMDGPU/
H A Ddl-insts.s385 v_dot4_u32_u8 v0, v1, v2, v3 label
588 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] label
590 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,1] label
592 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,0] label
594 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,1] label
596 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,0] label
598 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,1] label
600 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,0] label
602 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,1] label
604 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] op_sel_hi:[0,0] label
[all …]
/dports/devel/llvm-cheri/llvm-project-37c49ff00e3eadce5d8703fdc4497f28458c64a8/llvm/test/MC/AMDGPU/
H A Ddl-insts.s385 v_dot4_u32_u8 v0, v1, v2, v3 label
588 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] label
590 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,1] label
592 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,0] label
594 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,1] label
596 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,0] label
598 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,1] label
600 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,0] label
602 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,1] label
604 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] op_sel_hi:[0,0] label
[all …]
/dports/devel/llvm10/llvm-10.0.1.src/test/MC/AMDGPU/
H A Ddl-insts.s385 v_dot4_u32_u8 v0, v1, v2, v3 label
588 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] label
590 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,1] label
592 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,0] label
594 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,1] label
596 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,0] label
598 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,1] label
600 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,0] label
602 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,1] label
604 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] op_sel_hi:[0,0] label
[all …]
/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/llvm/test/MC/AMDGPU/
H A Ddl-insts.s385 v_dot4_u32_u8 v0, v1, v2, v3 label
588 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] label
590 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,1] label
592 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,0] label
594 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,1] label
596 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,0] label
598 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,1] label
600 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,0] label
602 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,1] label
604 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] op_sel_hi:[0,0] label
[all …]
/dports/devel/llvm11/llvm-11.0.1.src/test/MC/AMDGPU/
H A Ddl-insts.s385 v_dot4_u32_u8 v0, v1, v2, v3 label
588 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] label
590 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,1] label
592 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,0] label
594 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,1] label
596 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,0] label
598 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,1] label
600 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,0] label
602 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,1] label
604 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] op_sel_hi:[0,0] label
[all …]
/dports/devel/wasi-compiler-rt13/llvm-project-13.0.1.src/llvm/test/MC/AMDGPU/
H A Ddl-insts.s385 v_dot4_u32_u8 v0, v1, v2, v3 label
588 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] label
590 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,1] label
592 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,0] label
594 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,1] label
596 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,0] label
598 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,1] label
600 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,0] label
602 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,1] label
604 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] op_sel_hi:[0,0] label
[all …]
/dports/devel/llvm90/llvm-9.0.1.src/test/MC/AMDGPU/
H A Ddl-insts.s385 v_dot4_u32_u8 v0, v1, v2, v3 label
588 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] label
590 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,1] label
592 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,0] label
594 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,1] label
596 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,0] label
598 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,1] label
600 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,0] label
602 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,1] label
604 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] op_sel_hi:[0,0] label
[all …]
/dports/devel/tinygo/tinygo-0.14.1/llvm-project/llvm/test/MC/AMDGPU/
H A Ddl-insts.s385 v_dot4_u32_u8 v0, v1, v2, v3 label
588 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] label
590 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,1] label
592 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,0] label
594 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,1] label
596 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,0] label
598 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,1] label
600 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,0] label
602 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,1] label
604 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] op_sel_hi:[0,0] label
[all …]
/dports/devel/wasi-compiler-rt12/llvm-project-12.0.1.src/llvm/test/MC/AMDGPU/
H A Ddl-insts.s385 v_dot4_u32_u8 v0, v1, v2, v3 label
588 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] label
590 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,1] label
592 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,0] label
594 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,1] label
596 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,0] label
598 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,1] label
600 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,0] label
602 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,1] label
604 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] op_sel_hi:[0,0] label
[all …]
/dports/devel/wasi-libcxx/llvm-project-13.0.1.src/llvm/test/MC/AMDGPU/
H A Ddl-insts.s385 v_dot4_u32_u8 v0, v1, v2, v3 label
588 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] label
590 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,1] label
592 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,0] label
594 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,1] label
596 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,0] label
598 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,1] label
600 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,0] label
602 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,1] label
604 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] op_sel_hi:[0,0] label
[all …]
/dports/devel/llvm80/llvm-8.0.1.src/test/MC/AMDGPU/
H A Ddl-insts.s384 v_dot4_u32_u8 v0, v1, v2, v3 label
587 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] label
589 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,1] label
591 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,0] label
593 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,1] label
595 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,0] label
597 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,1] label
599 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,0] label
601 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,1] label
603 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] op_sel_hi:[0,0] label
[all …]
/dports/graphics/llvm-mesa/llvm-13.0.1.src/test/MC/AMDGPU/
H A Ddl-insts.s385 v_dot4_u32_u8 v0, v1, v2, v3 label
588 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] label
590 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,1] label
592 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,0] label
594 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,1] label
596 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,0] label
598 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,1] label
600 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,0] label
602 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,1] label
604 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] op_sel_hi:[0,0] label
[all …]
/dports/devel/llvm70/llvm-7.0.1.src/test/MC/AMDGPU/
H A Ddl-insts.s384 v_dot4_u32_u8 v0, v1, v2, v3
587 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0]
589 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,1]
591 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,0]
593 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,1]
595 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,0]
597 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,1]
599 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,0]
601 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,1]
603 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] op_sel_hi:[0,0]
[all …]
/dports/devel/llvm13/llvm-project-13.0.1.src/llvm/test/MC/AMDGPU/
H A Ddl-insts.s385 v_dot4_u32_u8 v0, v1, v2, v3 label
588 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] label
590 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,1] label
592 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,0] label
594 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,1] label
596 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,0] label
598 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,1] label
600 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,0] label
602 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,1] label
604 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] op_sel_hi:[0,0] label
[all …]
/dports/devel/llvm12/llvm-project-12.0.1.src/llvm/test/MC/AMDGPU/
H A Ddl-insts.s385 v_dot4_u32_u8 v0, v1, v2, v3 label
588 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] label
590 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,1] label
592 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,0] label
594 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[1,1] label
596 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,0] label
598 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[0,1] label
600 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,0] label
602 v_dot4_u32_u8 v0, v1, v2, v3 op_sel_hi:[1,1] label
604 v_dot4_u32_u8 v0, v1, v2, v3 op_sel:[0,0] op_sel_hi:[0,0] label
[all …]

123456789