/dports/devel/llvm70/llvm-7.0.1.src/test/CodeGen/AMDGPU/ |
H A D | fminnum.ll | 5 ; GCN: v_min_f32_e32 13 ; GCN: v_min_f32_e32 14 ; GCN: v_min_f32_e32 22 ; GCN: v_min_f32_e32 23 ; GCN: v_min_f32_e32 24 ; GCN: v_min_f32_e32 25 ; GCN: v_min_f32_e32 33 ; GCN: v_min_f32_e32 34 ; GCN: v_min_f32_e32 35 ; GCN: v_min_f32_e32 [all …]
|
/dports/www/chromium-legacy/chromium-88.0.4324.182/third_party/llvm/llvm/test/CodeGen/AMDGPU/ |
H A D | fminnum.ll | 44 ; GCN: v_min_f32_e32 45 ; GCN: v_min_f32_e32 53 ; GCN: v_min_f32_e32 54 ; GCN: v_min_f32_e32 55 ; GCN: v_min_f32_e32 56 ; GCN: v_min_f32_e32 64 ; GCN: v_min_f32_e32 65 ; GCN: v_min_f32_e32 66 ; GCN: v_min_f32_e32 67 ; GCN: v_min_f32_e32 [all …]
|
H A D | amdgcn-ieee.ll | 8 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 23 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 38 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 53 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 68 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 83 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 98 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 113 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 128 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 143 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] [all …]
|
/dports/devel/llvm-cheri/llvm-project-37c49ff00e3eadce5d8703fdc4497f28458c64a8/llvm/test/CodeGen/AMDGPU/ |
H A D | fminnum.ll | 44 ; GCN: v_min_f32_e32 45 ; GCN: v_min_f32_e32 53 ; GCN: v_min_f32_e32 54 ; GCN: v_min_f32_e32 55 ; GCN: v_min_f32_e32 56 ; GCN: v_min_f32_e32 64 ; GCN: v_min_f32_e32 65 ; GCN: v_min_f32_e32 66 ; GCN: v_min_f32_e32 67 ; GCN: v_min_f32_e32 [all …]
|
H A D | amdgcn-ieee.ll | 8 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 23 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 38 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 53 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 68 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 83 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 98 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 113 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 128 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 143 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] [all …]
|
/dports/devel/llvm11/llvm-11.0.1.src/test/CodeGen/AMDGPU/ |
H A D | fminnum.ll | 44 ; GCN: v_min_f32_e32 45 ; GCN: v_min_f32_e32 53 ; GCN: v_min_f32_e32 54 ; GCN: v_min_f32_e32 55 ; GCN: v_min_f32_e32 56 ; GCN: v_min_f32_e32 64 ; GCN: v_min_f32_e32 65 ; GCN: v_min_f32_e32 66 ; GCN: v_min_f32_e32 67 ; GCN: v_min_f32_e32 [all …]
|
H A D | amdgcn-ieee.ll | 8 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 23 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 38 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 53 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 68 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 83 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 98 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 113 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 128 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 143 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] [all …]
|
/dports/devel/llvm10/llvm-10.0.1.src/test/CodeGen/AMDGPU/ |
H A D | fminnum.ll | 44 ; GCN: v_min_f32_e32 45 ; GCN: v_min_f32_e32 53 ; GCN: v_min_f32_e32 54 ; GCN: v_min_f32_e32 55 ; GCN: v_min_f32_e32 56 ; GCN: v_min_f32_e32 64 ; GCN: v_min_f32_e32 65 ; GCN: v_min_f32_e32 66 ; GCN: v_min_f32_e32 67 ; GCN: v_min_f32_e32 [all …]
|
H A D | amdgcn-ieee.ll | 8 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 23 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 38 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 53 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 68 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 83 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 98 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 113 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 128 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 143 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] [all …]
|
/dports/devel/wasi-libcxx/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/ |
H A D | fminnum.ll | 44 ; GCN: v_min_f32_e32 45 ; GCN: v_min_f32_e32 53 ; GCN: v_min_f32_e32 54 ; GCN: v_min_f32_e32 55 ; GCN: v_min_f32_e32 56 ; GCN: v_min_f32_e32 64 ; GCN: v_min_f32_e32 65 ; GCN: v_min_f32_e32 66 ; GCN: v_min_f32_e32 67 ; GCN: v_min_f32_e32 [all …]
|
H A D | amdgcn-ieee.ll | 8 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 23 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 38 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 53 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 68 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 83 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 98 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 113 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 128 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 143 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] [all …]
|
/dports/graphics/llvm-mesa/llvm-13.0.1.src/test/CodeGen/AMDGPU/ |
H A D | fminnum.ll | 44 ; GCN: v_min_f32_e32 45 ; GCN: v_min_f32_e32 53 ; GCN: v_min_f32_e32 54 ; GCN: v_min_f32_e32 55 ; GCN: v_min_f32_e32 56 ; GCN: v_min_f32_e32 64 ; GCN: v_min_f32_e32 65 ; GCN: v_min_f32_e32 66 ; GCN: v_min_f32_e32 67 ; GCN: v_min_f32_e32 [all …]
|
H A D | amdgcn-ieee.ll | 8 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 23 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 38 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 53 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 68 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 83 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 98 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 113 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 128 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 143 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] [all …]
|
/dports/devel/llvm12/llvm-project-12.0.1.src/llvm/test/CodeGen/AMDGPU/ |
H A D | fminnum.ll | 44 ; GCN: v_min_f32_e32 45 ; GCN: v_min_f32_e32 53 ; GCN: v_min_f32_e32 54 ; GCN: v_min_f32_e32 55 ; GCN: v_min_f32_e32 56 ; GCN: v_min_f32_e32 64 ; GCN: v_min_f32_e32 65 ; GCN: v_min_f32_e32 66 ; GCN: v_min_f32_e32 67 ; GCN: v_min_f32_e32 [all …]
|
H A D | amdgcn-ieee.ll | 8 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 23 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 38 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 53 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 68 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 83 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 98 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 113 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 128 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 143 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] [all …]
|
/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/llvm/test/CodeGen/AMDGPU/ |
H A D | fminnum.ll | 44 ; GCN: v_min_f32_e32 45 ; GCN: v_min_f32_e32 53 ; GCN: v_min_f32_e32 54 ; GCN: v_min_f32_e32 55 ; GCN: v_min_f32_e32 56 ; GCN: v_min_f32_e32 64 ; GCN: v_min_f32_e32 65 ; GCN: v_min_f32_e32 66 ; GCN: v_min_f32_e32 67 ; GCN: v_min_f32_e32 [all …]
|
H A D | amdgcn-ieee.ll | 8 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 23 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 38 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 53 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 68 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 83 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 98 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 113 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 128 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 143 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] [all …]
|
/dports/devel/wasi-compiler-rt13/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/ |
H A D | fminnum.ll | 44 ; GCN: v_min_f32_e32 45 ; GCN: v_min_f32_e32 53 ; GCN: v_min_f32_e32 54 ; GCN: v_min_f32_e32 55 ; GCN: v_min_f32_e32 56 ; GCN: v_min_f32_e32 64 ; GCN: v_min_f32_e32 65 ; GCN: v_min_f32_e32 66 ; GCN: v_min_f32_e32 67 ; GCN: v_min_f32_e32 [all …]
|
H A D | amdgcn-ieee.ll | 8 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 23 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 38 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 53 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 68 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 83 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 98 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 113 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 128 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 143 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] [all …]
|
/dports/devel/tinygo/tinygo-0.14.1/llvm-project/llvm/test/CodeGen/AMDGPU/ |
H A D | fminnum.ll | 44 ; GCN: v_min_f32_e32 45 ; GCN: v_min_f32_e32 53 ; GCN: v_min_f32_e32 54 ; GCN: v_min_f32_e32 55 ; GCN: v_min_f32_e32 56 ; GCN: v_min_f32_e32 64 ; GCN: v_min_f32_e32 65 ; GCN: v_min_f32_e32 66 ; GCN: v_min_f32_e32 67 ; GCN: v_min_f32_e32 [all …]
|
/dports/devel/wasi-compiler-rt12/llvm-project-12.0.1.src/llvm/test/CodeGen/AMDGPU/ |
H A D | fminnum.ll | 44 ; GCN: v_min_f32_e32 45 ; GCN: v_min_f32_e32 53 ; GCN: v_min_f32_e32 54 ; GCN: v_min_f32_e32 55 ; GCN: v_min_f32_e32 56 ; GCN: v_min_f32_e32 64 ; GCN: v_min_f32_e32 65 ; GCN: v_min_f32_e32 66 ; GCN: v_min_f32_e32 67 ; GCN: v_min_f32_e32 [all …]
|
H A D | amdgcn-ieee.ll | 8 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 23 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 38 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 53 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 68 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 83 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 98 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 113 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[QUIET0]], [[QUIET1]] 128 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] 143 ; GCN: v_min_f32_e32 [[MIN:v[0-9]+]], [[VAL0]], [[VAL1]] [all …]
|
/dports/devel/llvm90/llvm-9.0.1.src/test/CodeGen/AMDGPU/ |
H A D | fminnum.ll | 44 ; GCN: v_min_f32_e32 45 ; GCN: v_min_f32_e32 53 ; GCN: v_min_f32_e32 54 ; GCN: v_min_f32_e32 55 ; GCN: v_min_f32_e32 56 ; GCN: v_min_f32_e32 64 ; GCN: v_min_f32_e32 65 ; GCN: v_min_f32_e32 66 ; GCN: v_min_f32_e32 67 ; GCN: v_min_f32_e32 [all …]
|
/dports/devel/llvm80/llvm-8.0.1.src/test/CodeGen/AMDGPU/ |
H A D | fminnum.ll | 44 ; GCN: v_min_f32_e32 45 ; GCN: v_min_f32_e32 53 ; GCN: v_min_f32_e32 54 ; GCN: v_min_f32_e32 55 ; GCN: v_min_f32_e32 56 ; GCN: v_min_f32_e32 64 ; GCN: v_min_f32_e32 65 ; GCN: v_min_f32_e32 66 ; GCN: v_min_f32_e32 67 ; GCN: v_min_f32_e32 [all …]
|
/dports/devel/llvm13/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/ |
H A D | fminnum.ll | 44 ; GCN: v_min_f32_e32 45 ; GCN: v_min_f32_e32 53 ; GCN: v_min_f32_e32 54 ; GCN: v_min_f32_e32 55 ; GCN: v_min_f32_e32 56 ; GCN: v_min_f32_e32 64 ; GCN: v_min_f32_e32 65 ; GCN: v_min_f32_e32 66 ; GCN: v_min_f32_e32 67 ; GCN: v_min_f32_e32 [all …]
|