Home
last modified time | relevance | path

Searched refs:SRBM_SOFT_RESET (Results 1 – 23 of 23) sorted by relevance

/dragonfly/sys/dev/drm/radeon/
H A Dcik_sdma.c275 WREG32(SRBM_SOFT_RESET, SOFT_RESET_SDMA | SOFT_RESET_SDMA1); in cik_sdma_gfx_stop()
276 (void)RREG32(SRBM_SOFT_RESET); in cik_sdma_gfx_stop()
278 WREG32(SRBM_SOFT_RESET, 0); in cik_sdma_gfx_stop()
279 (void)RREG32(SRBM_SOFT_RESET); in cik_sdma_gfx_stop()
H A Dr600.c1789 tmp = RREG32(SRBM_SOFT_RESET); in r600_gpu_soft_reset()
1792 WREG32(SRBM_SOFT_RESET, tmp); in r600_gpu_soft_reset()
1793 tmp = RREG32(SRBM_SOFT_RESET); in r600_gpu_soft_reset()
1798 WREG32(SRBM_SOFT_RESET, tmp); in r600_gpu_soft_reset()
1799 tmp = RREG32(SRBM_SOFT_RESET); in r600_gpu_soft_reset()
1860 WREG32(SRBM_SOFT_RESET, tmp); in r600_gpu_pci_config_reset()
1862 WREG32(SRBM_SOFT_RESET, 0); in r600_gpu_pci_config_reset()
3550 WREG32(SRBM_SOFT_RESET, SOFT_RESET_RLC); in r600_rlc_stop()
3551 RREG32(SRBM_SOFT_RESET); in r600_rlc_stop()
3553 WREG32(SRBM_SOFT_RESET, 0); in r600_rlc_stop()
[all …]
H A Dni.c1943 tmp = RREG32(SRBM_SOFT_RESET); in cayman_gpu_soft_reset()
1946 WREG32(SRBM_SOFT_RESET, tmp); in cayman_gpu_soft_reset()
1947 tmp = RREG32(SRBM_SOFT_RESET); in cayman_gpu_soft_reset()
1952 WREG32(SRBM_SOFT_RESET, tmp); in cayman_gpu_soft_reset()
1953 tmp = RREG32(SRBM_SOFT_RESET); in cayman_gpu_soft_reset()
H A Duvd_v1_0.c291 WREG32_P(SRBM_SOFT_RESET, 0, ~SOFT_RESET_UVD); in uvd_v1_0_start()
H A Devergreen.c3968 tmp = RREG32(SRBM_SOFT_RESET); in evergreen_gpu_soft_reset()
3971 WREG32(SRBM_SOFT_RESET, tmp); in evergreen_gpu_soft_reset()
3972 tmp = RREG32(SRBM_SOFT_RESET); in evergreen_gpu_soft_reset()
3977 WREG32(SRBM_SOFT_RESET, tmp); in evergreen_gpu_soft_reset()
3978 tmp = RREG32(SRBM_SOFT_RESET); in evergreen_gpu_soft_reset()
H A Dnid.h74 #define SRBM_SOFT_RESET 0x0E60 macro
H A Dsi.c3951 tmp = RREG32(SRBM_SOFT_RESET); in si_gpu_soft_reset()
3954 WREG32(SRBM_SOFT_RESET, tmp); in si_gpu_soft_reset()
3955 tmp = RREG32(SRBM_SOFT_RESET); in si_gpu_soft_reset()
3960 WREG32(SRBM_SOFT_RESET, tmp); in si_gpu_soft_reset()
3961 tmp = RREG32(SRBM_SOFT_RESET); in si_gpu_soft_reset()
H A Dsid.h342 #define SRBM_SOFT_RESET 0x0E60 macro
H A Dcikd.h465 #define SRBM_SOFT_RESET 0xE60 macro
H A Dcik.c5058 tmp = RREG32(SRBM_SOFT_RESET); in cik_gpu_soft_reset()
5061 WREG32(SRBM_SOFT_RESET, tmp); in cik_gpu_soft_reset()
5062 tmp = RREG32(SRBM_SOFT_RESET); in cik_gpu_soft_reset()
5067 WREG32(SRBM_SOFT_RESET, tmp); in cik_gpu_soft_reset()
5068 tmp = RREG32(SRBM_SOFT_RESET); in cik_gpu_soft_reset()
H A Devergreend.h1181 #define SRBM_SOFT_RESET 0x0E60 macro
H A Dr600d.h701 #define SRBM_SOFT_RESET 0xe60 macro
/dragonfly/sys/dev/drm/amd/amdgpu/
H A Dvce_v3_0.c631 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE0, 1); in vce_v3_0_check_soft_reset()
632 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE1, 1); in vce_v3_0_check_soft_reset()
636 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE0, 1); in vce_v3_0_check_soft_reset()
637 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE1, 1); in vce_v3_0_check_soft_reset()
H A Dvce_v4_0.c711 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE0, 1);
712 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE1, 1);
716 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE0, 1);
717 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE1, 1);
H A Dsdma_v3_0.c1337 if (REG_GET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA) || in sdma_v3_0_pre_soft_reset()
1338 REG_GET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA1)) { in sdma_v3_0_pre_soft_reset()
1356 if (REG_GET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA) || in sdma_v3_0_post_soft_reset()
1357 REG_GET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA1)) { in sdma_v3_0_post_soft_reset()
H A Dcz_ih.c389 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, in cz_ih_soft_reset()
H A Diceland_ih.c389 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, in iceland_ih_soft_reset()
H A Dtonga_ih.c412 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, in tonga_ih_check_soft_reset()
H A Dgmc_v7_0.c1201 SRBM_SOFT_RESET, SOFT_RESET_VMC, 1); in gmc_v7_0_soft_reset()
1207 SRBM_SOFT_RESET, SOFT_RESET_MC, 1); in gmc_v7_0_soft_reset()
H A Duvd_v6_0.c751 WREG32_FIELD(SRBM_SOFT_RESET, SOFT_RESET_UVD, 0); in uvd_v6_0_start()
1157 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_UVD, 1); in uvd_v6_0_check_soft_reset()
H A Dgmc_v8_0.c1336 SRBM_SOFT_RESET, SOFT_RESET_VMC, 1); in gmc_v8_0_check_soft_reset()
1342 SRBM_SOFT_RESET, SOFT_RESET_MC, 1); in gmc_v8_0_check_soft_reset()
H A Duvd_v7_0.c1467 SRBM_SOFT_RESET, SOFT_RESET_UVD, 1);
H A Dgfx_v8_0.c5237 SRBM_SOFT_RESET, SOFT_RESET_GRBM, 1); in gfx_v8_0_check_soft_reset()
5255 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, in gfx_v8_0_check_soft_reset()
5263 SRBM_SOFT_RESET, SOFT_RESET_GRBM, 1); in gfx_v8_0_check_soft_reset()
5266 SRBM_SOFT_RESET, SOFT_RESET_SEM, 1); in gfx_v8_0_check_soft_reset()