Home
last modified time | relevance | path

Searched refs:ixGC_CAC_CNTL (Results 1 – 10 of 10) sorted by relevance

/openbsd/sys/dev/pci/drm/amd/pm/powerplay/hwmgr/
H A Dsmu7_powertune.c41 …{ ixGC_CAC_CNTL, 0xFFFFFFFF, 0, …
42 …{ ixGC_CAC_CNTL, 0xFFFFFFFF, 0, …
43 …{ ixGC_CAC_CNTL, 0xFFFFFFFF, 0, …
44 …{ ixGC_CAC_CNTL, 0xFFFFFFFF, 0, …
45 …{ ixGC_CAC_CNTL, 0xFFFFFFFF, 0, …
46 …{ ixGC_CAC_CNTL, 0xFFFFFFFF, 0, …
47 …{ ixGC_CAC_CNTL, 0xFFFFFFFF, 0, …
48 …{ ixGC_CAC_CNTL, 0xFFFFFFFF, 0, …
49 …{ ixGC_CAC_CNTL, 0xFFFFFFFF, 0, …
51 …{ ixGC_CAC_CNTL, 0xFFFFFFFF, 0, …
[all …]
H A Dsmu7_powertune.h44 #define ixGC_CAC_CNTL 0x0000 macro
/openbsd/sys/dev/pci/drm/amd/include/asic_reg/gc/
H A Dgc_9_0_offset.h6855 #define ixGC_CAC_CNTL macro
H A Dgc_9_2_1_offset.h7125 #define ixGC_CAC_CNTL macro
H A Dgc_9_4_2_offset.h7394 #define ixGC_CAC_CNTL macro
H A Dgc_9_1_offset.h7081 #define ixGC_CAC_CNTL macro
H A Dgc_10_1_0_offset.h10756 #define ixGC_CAC_CNTL macro
H A Dgc_11_0_0_offset.h11312 #define ixGC_CAC_CNTL macro
H A Dgc_11_0_3_offset.h11725 #define ixGC_CAC_CNTL macro
H A Dgc_10_3_0_offset.h12686 #define ixGC_CAC_CNTL macro