Home
last modified time | relevance | path

Searched refs:UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK (Results 1 – 25 of 54) sorted by relevance

123

/dports/multimedia/libv4l/linux-5.13-rc2/drivers/gpu/drm/amd/amdgpu/
H A Duvd_v5_0.c316 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK | UVD_SOFT_RESET__LBSI_SOFT_RESET_MASK | in uvd_v5_0_start()
346 WREG32(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v5_0_start()
372 WREG32_P(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in uvd_v5_0_start()
373 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v5_0_start()
375 WREG32_P(mmUVD_SOFT_RESET, 0, ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v5_0_start()
441 WREG32(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v5_0_stop()
H A Duvd_v3_1.c378 WREG32_P(mmUVD_SOFT_RESET, 0, ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v3_1_start()
395 WREG32_P(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in uvd_v3_1_start()
396 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v3_1_start()
398 WREG32_P(mmUVD_SOFT_RESET, 0, ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v3_1_start()
496 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK | in uvd_v3_1_stop()
H A Duvd_v4_2.c310 WREG32_P(mmUVD_SOFT_RESET, 0, ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v4_2_start()
327 WREG32_P(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in uvd_v4_2_start()
328 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v4_2_start()
330 WREG32_P(mmUVD_SOFT_RESET, 0, ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v4_2_start()
428 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK | in uvd_v4_2_stop()
H A Duvd_v7_0.c858 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK | in uvd_v7_0_sriov_start()
877 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v7_0_sriov_start()
972 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK | in uvd_v7_0_start()
1007 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v7_0_start()
1037 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in uvd_v7_0_start()
1038 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v7_0_start()
1041 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v7_0_start()
1134 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v7_0_stop()
H A Dvcn_v1_0.c843 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v1_0_start_spg_mode()
869 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in vcn_v1_0_start_spg_mode()
870 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v1_0_start_spg_mode()
873 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v1_0_start_spg_mode()
1146 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in vcn_v1_0_stop_spg_mode()
1147 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v1_0_stop_spg_mode()
H A Dvcn_v2_0.c992 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v2_0_start()
1026 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in vcn_v2_0_start()
1027 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v2_0_start()
1030 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v2_0_start()
1176 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in vcn_v2_0_stop()
1177 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v2_0_stop()
H A Duvd_v6_0.c729 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK | in uvd_v6_0_start()
767 WREG32(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v6_0_start()
879 WREG32(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v6_0_stop()
/dports/multimedia/v4l-utils/linux-5.13-rc2/drivers/gpu/drm/amd/amdgpu/
H A Duvd_v5_0.c316 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK | UVD_SOFT_RESET__LBSI_SOFT_RESET_MASK | in uvd_v5_0_start()
346 WREG32(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v5_0_start()
372 WREG32_P(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in uvd_v5_0_start()
373 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v5_0_start()
375 WREG32_P(mmUVD_SOFT_RESET, 0, ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v5_0_start()
441 WREG32(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v5_0_stop()
H A Duvd_v3_1.c378 WREG32_P(mmUVD_SOFT_RESET, 0, ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v3_1_start()
395 WREG32_P(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in uvd_v3_1_start()
396 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v3_1_start()
398 WREG32_P(mmUVD_SOFT_RESET, 0, ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v3_1_start()
496 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK | in uvd_v3_1_stop()
H A Duvd_v4_2.c310 WREG32_P(mmUVD_SOFT_RESET, 0, ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v4_2_start()
327 WREG32_P(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in uvd_v4_2_start()
328 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v4_2_start()
330 WREG32_P(mmUVD_SOFT_RESET, 0, ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v4_2_start()
428 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK | in uvd_v4_2_stop()
H A Duvd_v7_0.c858 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK | in uvd_v7_0_sriov_start()
877 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v7_0_sriov_start()
972 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK | in uvd_v7_0_start()
1007 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v7_0_start()
1037 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in uvd_v7_0_start()
1038 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v7_0_start()
1041 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v7_0_start()
1134 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v7_0_stop()
H A Dvcn_v1_0.c843 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v1_0_start_spg_mode()
869 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in vcn_v1_0_start_spg_mode()
870 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v1_0_start_spg_mode()
873 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v1_0_start_spg_mode()
1146 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in vcn_v1_0_stop_spg_mode()
1147 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v1_0_stop_spg_mode()
H A Dvcn_v2_0.c992 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v2_0_start()
1026 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in vcn_v2_0_start()
1027 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v2_0_start()
1030 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v2_0_start()
1176 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in vcn_v2_0_stop()
1177 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v2_0_stop()
H A Duvd_v6_0.c729 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK | in uvd_v6_0_start()
767 WREG32(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v6_0_start()
879 WREG32(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v6_0_stop()
/dports/multimedia/v4l_compat/linux-5.13-rc2/drivers/gpu/drm/amd/amdgpu/
H A Duvd_v5_0.c316 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK | UVD_SOFT_RESET__LBSI_SOFT_RESET_MASK | in uvd_v5_0_start()
346 WREG32(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v5_0_start()
372 WREG32_P(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in uvd_v5_0_start()
373 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v5_0_start()
375 WREG32_P(mmUVD_SOFT_RESET, 0, ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v5_0_start()
441 WREG32(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v5_0_stop()
H A Duvd_v4_2.c310 WREG32_P(mmUVD_SOFT_RESET, 0, ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v4_2_start()
327 WREG32_P(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in uvd_v4_2_start()
328 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v4_2_start()
330 WREG32_P(mmUVD_SOFT_RESET, 0, ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v4_2_start()
428 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK | in uvd_v4_2_stop()
H A Duvd_v3_1.c378 WREG32_P(mmUVD_SOFT_RESET, 0, ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v3_1_start()
395 WREG32_P(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in uvd_v3_1_start()
396 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v3_1_start()
398 WREG32_P(mmUVD_SOFT_RESET, 0, ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v3_1_start()
496 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK | in uvd_v3_1_stop()
H A Duvd_v7_0.c858 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK | in uvd_v7_0_sriov_start()
877 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v7_0_sriov_start()
972 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK | in uvd_v7_0_start()
1007 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v7_0_start()
1037 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in uvd_v7_0_start()
1038 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v7_0_start()
1041 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v7_0_start()
1134 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v7_0_stop()
H A Dvcn_v1_0.c843 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v1_0_start_spg_mode()
869 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in vcn_v1_0_start_spg_mode()
870 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v1_0_start_spg_mode()
873 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v1_0_start_spg_mode()
1146 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in vcn_v1_0_stop_spg_mode()
1147 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v1_0_stop_spg_mode()
H A Dvcn_v2_0.c992 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v2_0_start()
1026 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in vcn_v2_0_start()
1027 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v2_0_start()
1030 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v2_0_start()
1176 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in vcn_v2_0_stop()
1177 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v2_0_stop()
H A Duvd_v6_0.c729 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK | in uvd_v6_0_start()
767 WREG32(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v6_0_start()
879 WREG32(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v6_0_stop()
/dports/multimedia/v4l-utils/linux-5.13-rc2/drivers/gpu/drm/amd/include/asic_reg/uvd/
H A Duvd_7_0_sh_mask.h696 #define UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK macro
H A Duvd_4_2_sh_mask.h577 #define UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK 0x8 macro
/dports/multimedia/v4l_compat/linux-5.13-rc2/drivers/gpu/drm/amd/include/asic_reg/uvd/
H A Duvd_7_0_sh_mask.h696 #define UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK macro
/dports/multimedia/libv4l/linux-5.13-rc2/drivers/gpu/drm/amd/include/asic_reg/uvd/
H A Duvd_7_0_sh_mask.h696 #define UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK macro

123