Home
last modified time | relevance | path

Searched refs:vsext (Results 1 – 25 of 121) sorted by relevance

12345

/dports/devel/wasi-libcxx/llvm-project-13.0.1.src/llvm/test/CodeGen/RISCV/rvv/
H A Dvsext-rv64.ll12 ; CHECK-NEXT: vsext.vf8 v25, v8
33 ; CHECK-NEXT: vsext.vf8 v8, v9, v0.t
53 ; CHECK-NEXT: vsext.vf8 v26, v8
94 ; CHECK-NEXT: vsext.vf8 v28, v8
135 ; CHECK-NEXT: vsext.vf8 v16, v8
176 ; CHECK-NEXT: vsext.vf4 v25, v8
217 ; CHECK-NEXT: vsext.vf4 v26, v8
258 ; CHECK-NEXT: vsext.vf4 v28, v8
299 ; CHECK-NEXT: vsext.vf4 v16, v8
340 ; CHECK-NEXT: vsext.vf4 v25, v8
[all …]
H A Dvsext-rv32.ll12 ; CHECK-NEXT: vsext.vf8 v25, v8
33 ; CHECK-NEXT: vsext.vf8 v8, v9, v0.t
53 ; CHECK-NEXT: vsext.vf8 v26, v8
94 ; CHECK-NEXT: vsext.vf8 v28, v8
135 ; CHECK-NEXT: vsext.vf8 v16, v8
176 ; CHECK-NEXT: vsext.vf4 v25, v8
217 ; CHECK-NEXT: vsext.vf4 v26, v8
258 ; CHECK-NEXT: vsext.vf4 v28, v8
299 ; CHECK-NEXT: vsext.vf4 v16, v8
340 ; CHECK-NEXT: vsext.vf4 v25, v8
[all …]
H A Dfixed-vectors-int-exttrunc.ll15 ; CHECK-NEXT: vsext.vf4 v26, v25
45 ; LMULMAX8-NEXT: vsext.vf4 v26, v25
54 ; LMULMAX2-NEXT: vsext.vf4 v26, v25
65 ; LMULMAX1-NEXT: vsext.vf4 v27, v26
66 ; LMULMAX1-NEXT: vsext.vf4 v26, v25
84 ; LMULMAX8-NEXT: vsext.vf4 v8, v26
96 ; LMULMAX2-NEXT: vsext.vf4 v28, v25
102 ; LMULMAX2-NEXT: vsext.vf4 v8, v25
103 ; LMULMAX2-NEXT: vsext.vf4 v10, v26
139 ; LMULMAX1-NEXT: vsext.vf4 v9, v8
[all …]
/dports/graphics/llvm-mesa/llvm-13.0.1.src/test/CodeGen/RISCV/rvv/
H A Dvsext-rv64.ll12 ; CHECK-NEXT: vsext.vf8 v25, v8
33 ; CHECK-NEXT: vsext.vf8 v8, v9, v0.t
53 ; CHECK-NEXT: vsext.vf8 v26, v8
94 ; CHECK-NEXT: vsext.vf8 v28, v8
135 ; CHECK-NEXT: vsext.vf8 v16, v8
176 ; CHECK-NEXT: vsext.vf4 v25, v8
217 ; CHECK-NEXT: vsext.vf4 v26, v8
258 ; CHECK-NEXT: vsext.vf4 v28, v8
299 ; CHECK-NEXT: vsext.vf4 v16, v8
340 ; CHECK-NEXT: vsext.vf4 v25, v8
[all …]
H A Dvsext-rv32.ll12 ; CHECK-NEXT: vsext.vf8 v25, v8
33 ; CHECK-NEXT: vsext.vf8 v8, v9, v0.t
53 ; CHECK-NEXT: vsext.vf8 v26, v8
94 ; CHECK-NEXT: vsext.vf8 v28, v8
135 ; CHECK-NEXT: vsext.vf8 v16, v8
176 ; CHECK-NEXT: vsext.vf4 v25, v8
217 ; CHECK-NEXT: vsext.vf4 v26, v8
258 ; CHECK-NEXT: vsext.vf4 v28, v8
299 ; CHECK-NEXT: vsext.vf4 v16, v8
340 ; CHECK-NEXT: vsext.vf4 v25, v8
[all …]
/dports/devel/wasi-compiler-rt13/llvm-project-13.0.1.src/llvm/test/CodeGen/RISCV/rvv/
H A Dvsext-rv64.ll12 ; CHECK-NEXT: vsext.vf8 v25, v8
33 ; CHECK-NEXT: vsext.vf8 v8, v9, v0.t
53 ; CHECK-NEXT: vsext.vf8 v26, v8
94 ; CHECK-NEXT: vsext.vf8 v28, v8
135 ; CHECK-NEXT: vsext.vf8 v16, v8
176 ; CHECK-NEXT: vsext.vf4 v25, v8
217 ; CHECK-NEXT: vsext.vf4 v26, v8
258 ; CHECK-NEXT: vsext.vf4 v28, v8
299 ; CHECK-NEXT: vsext.vf4 v16, v8
340 ; CHECK-NEXT: vsext.vf4 v25, v8
[all …]
H A Dvsext-rv32.ll12 ; CHECK-NEXT: vsext.vf8 v25, v8
33 ; CHECK-NEXT: vsext.vf8 v8, v9, v0.t
53 ; CHECK-NEXT: vsext.vf8 v26, v8
94 ; CHECK-NEXT: vsext.vf8 v28, v8
135 ; CHECK-NEXT: vsext.vf8 v16, v8
176 ; CHECK-NEXT: vsext.vf4 v25, v8
217 ; CHECK-NEXT: vsext.vf4 v26, v8
258 ; CHECK-NEXT: vsext.vf4 v28, v8
299 ; CHECK-NEXT: vsext.vf4 v16, v8
340 ; CHECK-NEXT: vsext.vf4 v25, v8
[all …]
/dports/devel/llvm13/llvm-project-13.0.1.src/llvm/test/CodeGen/RISCV/rvv/
H A Dvsext-rv64.ll12 ; CHECK-NEXT: vsext.vf8 v25, v8
33 ; CHECK-NEXT: vsext.vf8 v8, v9, v0.t
53 ; CHECK-NEXT: vsext.vf8 v26, v8
94 ; CHECK-NEXT: vsext.vf8 v28, v8
135 ; CHECK-NEXT: vsext.vf8 v16, v8
176 ; CHECK-NEXT: vsext.vf4 v25, v8
217 ; CHECK-NEXT: vsext.vf4 v26, v8
258 ; CHECK-NEXT: vsext.vf4 v28, v8
299 ; CHECK-NEXT: vsext.vf4 v16, v8
340 ; CHECK-NEXT: vsext.vf4 v25, v8
[all …]
H A Dvsext-rv32.ll12 ; CHECK-NEXT: vsext.vf8 v25, v8
33 ; CHECK-NEXT: vsext.vf8 v8, v9, v0.t
53 ; CHECK-NEXT: vsext.vf8 v26, v8
94 ; CHECK-NEXT: vsext.vf8 v28, v8
135 ; CHECK-NEXT: vsext.vf8 v16, v8
176 ; CHECK-NEXT: vsext.vf4 v25, v8
217 ; CHECK-NEXT: vsext.vf4 v26, v8
258 ; CHECK-NEXT: vsext.vf4 v28, v8
299 ; CHECK-NEXT: vsext.vf4 v16, v8
340 ; CHECK-NEXT: vsext.vf4 v25, v8
[all …]
/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/llvm/test/CodeGen/RISCV/rvv/
H A Dvsext-rv32.ll12 ; CHECK-NEXT: vsext.vf8 v25, v8
34 ; CHECK-NEXT: vsext.vf8 v8, v9, v0.t
54 ; CHECK-NEXT: vsext.vf8 v26, v8
96 ; CHECK-NEXT: vsext.vf8 v28, v8
138 ; CHECK-NEXT: vsext.vf8 v16, v8
180 ; CHECK-NEXT: vsext.vf4 v25, v8
222 ; CHECK-NEXT: vsext.vf4 v26, v8
264 ; CHECK-NEXT: vsext.vf4 v28, v8
306 ; CHECK-NEXT: vsext.vf4 v16, v8
348 ; CHECK-NEXT: vsext.vf4 v25, v8
[all …]
H A Dvsext-rv64.ll12 ; CHECK-NEXT: vsext.vf8 v25, v8
34 ; CHECK-NEXT: vsext.vf8 v8, v9, v0.t
54 ; CHECK-NEXT: vsext.vf8 v26, v8
96 ; CHECK-NEXT: vsext.vf8 v28, v8
138 ; CHECK-NEXT: vsext.vf8 v16, v8
180 ; CHECK-NEXT: vsext.vf4 v25, v8
222 ; CHECK-NEXT: vsext.vf4 v26, v8
264 ; CHECK-NEXT: vsext.vf4 v28, v8
306 ; CHECK-NEXT: vsext.vf4 v16, v8
348 ; CHECK-NEXT: vsext.vf4 v25, v8
[all …]
H A Dfixed-vectors-int-exttrunc.ll15 ; CHECK-NEXT: vsext.vf4 v26, v25
45 ; LMULMAX8-NEXT: vsext.vf4 v26, v25
54 ; LMULMAX2-NEXT: vsext.vf4 v26, v25
65 ; LMULMAX1-NEXT: vsext.vf4 v27, v26
66 ; LMULMAX1-NEXT: vsext.vf4 v26, v25
84 ; LMULMAX8-NEXT: vsext.vf4 v8, v26
96 ; LMULMAX2-NEXT: vsext.vf4 v28, v25
102 ; LMULMAX2-NEXT: vsext.vf4 v8, v25
103 ; LMULMAX2-NEXT: vsext.vf4 v10, v26
139 ; LMULMAX1-NEXT: vsext.vf4 v9, v8
[all …]
/dports/devel/wasi-compiler-rt12/llvm-project-12.0.1.src/llvm/test/CodeGen/RISCV/rvv/
H A Dvsext-rv64.ll12 ; CHECK-NEXT: vsext.vf8 v25, v8
33 ; CHECK-NEXT: vsext.vf8 v8, v9, v0.t
53 ; CHECK-NEXT: vsext.vf8 v26, v8
94 ; CHECK-NEXT: vsext.vf8 v28, v8
135 ; CHECK-NEXT: vsext.vf8 v16, v8
176 ; CHECK-NEXT: vsext.vf4 v25, v8
217 ; CHECK-NEXT: vsext.vf4 v26, v8
258 ; CHECK-NEXT: vsext.vf4 v28, v8
299 ; CHECK-NEXT: vsext.vf4 v16, v8
340 ; CHECK-NEXT: vsext.vf4 v25, v8
[all …]
H A Dvsext-rv32.ll12 ; CHECK-NEXT: vsext.vf4 v25, v8
33 ; CHECK-NEXT: vsext.vf4 v8, v9, v0.t
53 ; CHECK-NEXT: vsext.vf4 v25, v8
94 ; CHECK-NEXT: vsext.vf4 v26, v8
135 ; CHECK-NEXT: vsext.vf4 v28, v8
176 ; CHECK-NEXT: vsext.vf4 v16, v8
217 ; CHECK-NEXT: vsext.vf2 v25, v8
258 ; CHECK-NEXT: vsext.vf2 v25, v8
299 ; CHECK-NEXT: vsext.vf2 v26, v8
340 ; CHECK-NEXT: vsext.vf2 v28, v8
[all …]
/dports/devel/llvm12/llvm-project-12.0.1.src/llvm/test/CodeGen/RISCV/rvv/
H A Dvsext-rv64.ll12 ; CHECK-NEXT: vsext.vf8 v25, v8
33 ; CHECK-NEXT: vsext.vf8 v8, v9, v0.t
53 ; CHECK-NEXT: vsext.vf8 v26, v8
94 ; CHECK-NEXT: vsext.vf8 v28, v8
135 ; CHECK-NEXT: vsext.vf8 v16, v8
176 ; CHECK-NEXT: vsext.vf4 v25, v8
217 ; CHECK-NEXT: vsext.vf4 v26, v8
258 ; CHECK-NEXT: vsext.vf4 v28, v8
299 ; CHECK-NEXT: vsext.vf4 v16, v8
340 ; CHECK-NEXT: vsext.vf4 v25, v8
[all …]
H A Dvsext-rv32.ll12 ; CHECK-NEXT: vsext.vf4 v25, v8
33 ; CHECK-NEXT: vsext.vf4 v8, v9, v0.t
53 ; CHECK-NEXT: vsext.vf4 v25, v8
94 ; CHECK-NEXT: vsext.vf4 v26, v8
135 ; CHECK-NEXT: vsext.vf4 v28, v8
176 ; CHECK-NEXT: vsext.vf4 v16, v8
217 ; CHECK-NEXT: vsext.vf2 v25, v8
258 ; CHECK-NEXT: vsext.vf2 v25, v8
299 ; CHECK-NEXT: vsext.vf2 v26, v8
340 ; CHECK-NEXT: vsext.vf2 v28, v8
[all …]
/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/llvm/test/MC/RISCV/rvv/
H A Dext.s23 vsext.vf2 v8, v4, v0.t
24 # CHECK-INST: vsext.vf2 v8, v4, v0.t
29 vsext.vf2 v8, v4
30 # CHECK-INST: vsext.vf2 v8, v4
47 vsext.vf4 v8, v4, v0.t
48 # CHECK-INST: vsext.vf4 v8, v4, v0.t
53 vsext.vf4 v8, v4
54 # CHECK-INST: vsext.vf4 v8, v4
71 vsext.vf8 v8, v4, v0.t
77 vsext.vf8 v8, v4
[all …]
/dports/devel/wasi-compiler-rt13/llvm-project-13.0.1.src/llvm/test/MC/RISCV/rvv/
H A Dext.s23 vsext.vf2 v8, v4, v0.t
24 # CHECK-INST: vsext.vf2 v8, v4, v0.t
29 vsext.vf2 v8, v4
30 # CHECK-INST: vsext.vf2 v8, v4
47 vsext.vf4 v8, v4, v0.t
48 # CHECK-INST: vsext.vf4 v8, v4, v0.t
53 vsext.vf4 v8, v4
54 # CHECK-INST: vsext.vf4 v8, v4
71 vsext.vf8 v8, v4, v0.t
77 vsext.vf8 v8, v4
[all …]
/dports/www/chromium-legacy/chromium-88.0.4324.182/third_party/llvm/llvm/test/MC/RISCV/rvv/
H A Dext.s23 vsext.vf2 v8, v4, v0.t
24 # CHECK-INST: vsext.vf2 v8, v4, v0.t
29 vsext.vf2 v8, v4
30 # CHECK-INST: vsext.vf2 v8, v4
47 vsext.vf4 v8, v4, v0.t
48 # CHECK-INST: vsext.vf4 v8, v4, v0.t
53 vsext.vf4 v8, v4
54 # CHECK-INST: vsext.vf4 v8, v4
71 vsext.vf8 v8, v4, v0.t
77 vsext.vf8 v8, v4
[all …]
/dports/devel/wasi-compiler-rt12/llvm-project-12.0.1.src/llvm/test/MC/RISCV/rvv/
H A Dext.s23 vsext.vf2 v8, v4, v0.t
24 # CHECK-INST: vsext.vf2 v8, v4, v0.t
29 vsext.vf2 v8, v4
30 # CHECK-INST: vsext.vf2 v8, v4
47 vsext.vf4 v8, v4, v0.t
48 # CHECK-INST: vsext.vf4 v8, v4, v0.t
53 vsext.vf4 v8, v4
54 # CHECK-INST: vsext.vf4 v8, v4
71 vsext.vf8 v8, v4, v0.t
77 vsext.vf8 v8, v4
[all …]
/dports/devel/wasi-libcxx/llvm-project-13.0.1.src/llvm/test/MC/RISCV/rvv/
H A Dext.s23 vsext.vf2 v8, v4, v0.t
24 # CHECK-INST: vsext.vf2 v8, v4, v0.t
29 vsext.vf2 v8, v4
30 # CHECK-INST: vsext.vf2 v8, v4
47 vsext.vf4 v8, v4, v0.t
48 # CHECK-INST: vsext.vf4 v8, v4, v0.t
53 vsext.vf4 v8, v4
54 # CHECK-INST: vsext.vf4 v8, v4
71 vsext.vf8 v8, v4, v0.t
77 vsext.vf8 v8, v4
[all …]
/dports/graphics/llvm-mesa/llvm-13.0.1.src/test/MC/RISCV/rvv/
H A Dext.s23 vsext.vf2 v8, v4, v0.t
24 # CHECK-INST: vsext.vf2 v8, v4, v0.t
29 vsext.vf2 v8, v4
30 # CHECK-INST: vsext.vf2 v8, v4
47 vsext.vf4 v8, v4, v0.t
48 # CHECK-INST: vsext.vf4 v8, v4, v0.t
53 vsext.vf4 v8, v4
54 # CHECK-INST: vsext.vf4 v8, v4
71 vsext.vf8 v8, v4, v0.t
77 vsext.vf8 v8, v4
[all …]
/dports/devel/llvm13/llvm-project-13.0.1.src/llvm/test/MC/RISCV/rvv/
H A Dext.s23 vsext.vf2 v8, v4, v0.t
24 # CHECK-INST: vsext.vf2 v8, v4, v0.t
29 vsext.vf2 v8, v4
30 # CHECK-INST: vsext.vf2 v8, v4
47 vsext.vf4 v8, v4, v0.t
48 # CHECK-INST: vsext.vf4 v8, v4, v0.t
53 vsext.vf4 v8, v4
54 # CHECK-INST: vsext.vf4 v8, v4
71 vsext.vf8 v8, v4, v0.t
77 vsext.vf8 v8, v4
[all …]
/dports/devel/llvm12/llvm-project-12.0.1.src/llvm/test/MC/RISCV/rvv/
H A Dext.s23 vsext.vf2 v8, v4, v0.t
24 # CHECK-INST: vsext.vf2 v8, v4, v0.t
29 vsext.vf2 v8, v4
30 # CHECK-INST: vsext.vf2 v8, v4
47 vsext.vf4 v8, v4, v0.t
48 # CHECK-INST: vsext.vf4 v8, v4, v0.t
53 vsext.vf4 v8, v4
54 # CHECK-INST: vsext.vf4 v8, v4
71 vsext.vf8 v8, v4, v0.t
77 vsext.vf8 v8, v4
[all …]
/dports/emulators/riscv-isa-sim/riscv-isa-sim-4f12984/riscv/insns/
H A Dvsadd_vi.h8 vd = sat_add<int8_t, uint8_t>(vs2, vsext(simm5, sew), sat);
13 vd = sat_add<int16_t, uint16_t>(vs2, vsext(simm5, sew), sat);
18 vd = sat_add<int32_t, uint32_t>(vs2, vsext(simm5, sew), sat);
23 vd = sat_add<int64_t, uint64_t>(vs2, vsext(simm5, sew), sat);

12345