1 How to see 2 This product %Bhighlights%b assembly instructions for different chips 3and different execution units (it maps MMX on FPU regardless the fact 4that hi-end CPUs may have different executions units for FPU/MMX insns): 5CPU: 6FPU: 7SSE: 8 Instruction size specification: 9����������������������������������������������������������������������Ŀ 10� Shorting � Meaning IDEAL MASM,TASM � 11����������������������������������������������������������������������Ĵ 12� (b) � 1 byte byte byte ptr � 13� (w) � 2 bytes word word ptr � 14� (d) � 4 bytes dword dword ptr � 15� (q) � 8 bytes qword qword ptr � 16� (t) � 10 bytes tword tword ptr � 17������������������������������������������������������������������������ 18 %UDisassembler presentation:%u 19 %IDDDDDDD:XCCCCCC instruction%i 20 � � ��������������������� instruction bytes 21 � ������������������������ processor clone identificator 22 ������������������������������ file position offset.