1# SPDX-License-Identifier: GPL-2.0-only 2# Amlogic clock drivers 3 4obj-$(CONFIG_COMMON_CLK_MESON_CLKC_UTILS) += meson-clkc-utils.o 5obj-$(CONFIG_COMMON_CLK_MESON_AO_CLKC) += meson-aoclk.o 6obj-$(CONFIG_COMMON_CLK_MESON_CPU_DYNDIV) += clk-cpu-dyndiv.o 7obj-$(CONFIG_COMMON_CLK_MESON_DUALDIV) += clk-dualdiv.o 8obj-$(CONFIG_COMMON_CLK_MESON_EE_CLKC) += meson-eeclk.o 9obj-$(CONFIG_COMMON_CLK_MESON_MPLL) += clk-mpll.o 10obj-$(CONFIG_COMMON_CLK_MESON_PHASE) += clk-phase.o 11obj-$(CONFIG_COMMON_CLK_MESON_PLL) += clk-pll.o 12obj-$(CONFIG_COMMON_CLK_MESON_REGMAP) += clk-regmap.o 13obj-$(CONFIG_COMMON_CLK_MESON_SCLK_DIV) += sclk-div.o 14obj-$(CONFIG_COMMON_CLK_MESON_VID_PLL_DIV) += vid-pll-div.o 15obj-$(CONFIG_COMMON_CLK_MESON_VCLK) += vclk.o 16 17# Amlogic Clock controllers 18 19obj-$(CONFIG_COMMON_CLK_AXG) += axg.o axg-aoclk.o 20obj-$(CONFIG_COMMON_CLK_AXG_AUDIO) += axg-audio.o 21obj-$(CONFIG_COMMON_CLK_A1_PLL) += a1-pll.o 22obj-$(CONFIG_COMMON_CLK_A1_PERIPHERALS) += a1-peripherals.o 23obj-$(CONFIG_COMMON_CLK_C3_PLL) += c3-pll.o 24obj-$(CONFIG_COMMON_CLK_C3_PERIPHERALS) += c3-peripherals.o 25obj-$(CONFIG_COMMON_CLK_GXBB) += gxbb.o gxbb-aoclk.o 26obj-$(CONFIG_COMMON_CLK_G12A) += g12a.o g12a-aoclk.o 27obj-$(CONFIG_COMMON_CLK_MESON8B) += meson8b.o meson8-ddr.o 28obj-$(CONFIG_COMMON_CLK_S4_PLL) += s4-pll.o 29obj-$(CONFIG_COMMON_CLK_S4_PERIPHERALS) += s4-peripherals.o 30