1# Check 32bit AVX512F,VPCLMULQDQ instructions 2 3 .allow_index_reg 4 .text 5_start: 6 vpclmulqdq $0xab, %zmm1, %zmm3, %zmm1 # AVX512F,VPCLMULQDQ 7 vpclmulqdq $123, -123456(%esp,%esi,8), %zmm3, %zmm1 # AVX512F,VPCLMULQDQ 8 vpclmulqdq $123, 8128(%edx), %zmm3, %zmm1 # AVX512F,VPCLMULQDQ Disp8 9 10 vpclmulhqhqdq %zmm1, %zmm2, %zmm3 11 vpclmulhqlqdq %zmm2, %zmm3, %zmm4 12 vpclmullqhqdq %zmm3, %zmm4, %zmm5 13 vpclmullqlqdq %zmm4, %zmm5, %zmm6 14 15 .intel_syntax noprefix 16 vpclmulqdq zmm2, zmm2, zmm2, 0xab # AVX512F,VPCLMULQDQ 17 vpclmulqdq zmm2, zmm2, ZMMWORD PTR [esp+esi*8-123456], 123 # AVX512F,VPCLMULQDQ 18 vpclmulqdq zmm2, zmm2, ZMMWORD PTR [edx+8128], 123 # AVX512F,VPCLMULQDQ Disp8 19