xref: /qemu/include/hw/arm/aspeed_soc.h (revision 356b230e)
100442402SCédric Le Goater /*
2ff90606fSCédric Le Goater  * ASPEED SoC family
300442402SCédric Le Goater  *
400442402SCédric Le Goater  * Andrew Jeffery <andrew@aj.id.au>
500442402SCédric Le Goater  *
600442402SCédric Le Goater  * Copyright 2016 IBM Corp.
700442402SCédric Le Goater  *
800442402SCédric Le Goater  * This code is licensed under the GPL version 2 or later.  See
900442402SCédric Le Goater  * the COPYING file in the top-level directory.
1000442402SCédric Le Goater  */
1100442402SCédric Le Goater 
12ff90606fSCédric Le Goater #ifndef ASPEED_SOC_H
13ff90606fSCédric Le Goater #define ASPEED_SOC_H
1400442402SCédric Le Goater 
15f25c0ae1SCédric Le Goater #include "hw/cpu/a15mpcore.h"
16*356b230eSSteven Lee #include "hw/arm/armv7m.h"
1700442402SCédric Le Goater #include "hw/intc/aspeed_vic.h"
1800442402SCédric Le Goater #include "hw/misc/aspeed_scu.h"
19199fd623SAndrew Jeffery #include "hw/adc/aspeed_adc.h"
2000442402SCédric Le Goater #include "hw/misc/aspeed_sdmc.h"
21118c82e7SEddie James #include "hw/misc/aspeed_xdma.h"
2200442402SCédric Le Goater #include "hw/timer/aspeed_timer.h"
23ea5dcf4eSPhilippe Mathieu-Daudé #include "hw/rtc/aspeed_rtc.h"
2400442402SCédric Le Goater #include "hw/i2c/aspeed_i2c.h"
253222165dSTroy Lee #include "hw/misc/aspeed_i3c.h"
2600442402SCédric Le Goater #include "hw/ssi/aspeed_smc.h"
27a3888d75SJoel Stanley #include "hw/misc/aspeed_hace.h"
28e1acf581SJoel Stanley #include "hw/misc/aspeed_sbc.h"
29013befe1SCédric Le Goater #include "hw/watchdog/wdt_aspeed.h"
30ea337c65SCédric Le Goater #include "hw/net/ftgmac100.h"
31ec150c7eSMarkus Armbruster #include "target/arm/cpu.h"
32fdcc7c06SRashmica Gupta #include "hw/gpio/aspeed_gpio.h"
332bea128cSEddie James #include "hw/sd/aspeed_sdhci.h"
34bfdd34f1SGuenter Roeck #include "hw/usb/hcd-ehci.h"
35db1015e9SEduardo Habkost #include "qom/object.h"
362ecf1726SCédric Le Goater #include "hw/misc/aspeed_lpc.h"
3700442402SCédric Le Goater 
38dbcabeebSCédric Le Goater #define ASPEED_SPIS_NUM  2
39bfdd34f1SGuenter Roeck #define ASPEED_EHCIS_NUM 2
406b2b2a70SJoel Stanley #define ASPEED_WDTS_NUM  4
41ece09beeSCédric Le Goater #define ASPEED_CPUS_NUM  2
42d300db02SJoel Stanley #define ASPEED_MACS_NUM  4
43dbcabeebSCédric Le Goater 
44db1015e9SEduardo Habkost struct AspeedSoCState {
4500442402SCédric Le Goater     /*< private >*/
4600442402SCédric Le Goater     DeviceState parent;
4700442402SCédric Le Goater 
4800442402SCédric Le Goater     /*< public >*/
49ece09beeSCédric Le Goater     ARMCPU cpu[ASPEED_CPUS_NUM];
50f25c0ae1SCédric Le Goater     A15MPPrivState     a7mpcore;
51*356b230eSSteven Lee     ARMv7MState        armv7m;
5295b56e17SCédric Le Goater     MemoryRegion *dram_mr;
5374af4eecSCédric Le Goater     MemoryRegion sram;
5400442402SCédric Le Goater     AspeedVICState vic;
5575fb4577SJoel Stanley     AspeedRtcState rtc;
5600442402SCédric Le Goater     AspeedTimerCtrlState timerctrl;
5700442402SCédric Le Goater     AspeedI2CState i2c;
583222165dSTroy Lee     AspeedI3CState i3c;
5900442402SCédric Le Goater     AspeedSCUState scu;
60a3888d75SJoel Stanley     AspeedHACEState hace;
61118c82e7SEddie James     AspeedXDMAState xdma;
62199fd623SAndrew Jeffery     AspeedADCState adc;
630e5803dfSCédric Le Goater     AspeedSMCState fmc;
64dbcabeebSCédric Le Goater     AspeedSMCState spi[ASPEED_SPIS_NUM];
65bfdd34f1SGuenter Roeck     EHCISysBusState ehci[ASPEED_EHCIS_NUM];
66e1acf581SJoel Stanley     AspeedSBCState sbc;
6700442402SCédric Le Goater     AspeedSDMCState sdmc;
68f986ee1dSJoel Stanley     AspeedWDTState wdt[ASPEED_WDTS_NUM];
6967340990SCédric Le Goater     FTGMAC100State ftgmac100[ASPEED_MACS_NUM];
70289251b0SCédric Le Goater     AspeedMiiState mii[ASPEED_MACS_NUM];
71fdcc7c06SRashmica Gupta     AspeedGPIOState gpio;
72f25c0ae1SCédric Le Goater     AspeedGPIOState gpio_1_8v;
732bea128cSEddie James     AspeedSDHCIState sdhci;
74a29e3e12SAndrew Jeffery     AspeedSDHCIState emmc;
752ecf1726SCédric Le Goater     AspeedLPCState lpc;
765d63d0c7SPeter Delevoryas     uint32_t uart_default;
77*356b230eSSteven Lee     Clock *sysclk;
78db1015e9SEduardo Habkost };
7900442402SCédric Le Goater 
80ff90606fSCédric Le Goater #define TYPE_ASPEED_SOC "aspeed-soc"
81a489d195SEduardo Habkost OBJECT_DECLARE_TYPE(AspeedSoCState, AspeedSoCClass, ASPEED_SOC)
8200442402SCédric Le Goater 
83db1015e9SEduardo Habkost struct AspeedSoCClass {
8454ecafb7SCédric Le Goater     DeviceClass parent_class;
8554ecafb7SCédric Le Goater 
86b033271fSCédric Le Goater     const char *name;
87ba1ba5ccSIgor Mammedov     const char *cpu_type;
88b033271fSCédric Le Goater     uint32_t silicon_rev;
8974af4eecSCédric Le Goater     uint64_t sram_size;
90dbcabeebSCédric Le Goater     int spis_num;
91bfdd34f1SGuenter Roeck     int ehcis_num;
92f986ee1dSJoel Stanley     int wdts_num;
93d300db02SJoel Stanley     int macs_num;
94b456b113SCédric Le Goater     const int *irqmap;
95d783d1feSCédric Le Goater     const hwaddr *memmap;
96ece09beeSCédric Le Goater     uint32_t num_cpus;
97db1015e9SEduardo Habkost };
98b033271fSCédric Le Goater 
9900442402SCédric Le Goater 
100b456b113SCédric Le Goater enum {
101347df6f8SEduardo Habkost     ASPEED_DEV_IOMEM,
102347df6f8SEduardo Habkost     ASPEED_DEV_UART1,
103347df6f8SEduardo Habkost     ASPEED_DEV_UART2,
104347df6f8SEduardo Habkost     ASPEED_DEV_UART3,
105347df6f8SEduardo Habkost     ASPEED_DEV_UART4,
106347df6f8SEduardo Habkost     ASPEED_DEV_UART5,
107347df6f8SEduardo Habkost     ASPEED_DEV_VUART,
108347df6f8SEduardo Habkost     ASPEED_DEV_FMC,
109347df6f8SEduardo Habkost     ASPEED_DEV_SPI1,
110347df6f8SEduardo Habkost     ASPEED_DEV_SPI2,
111347df6f8SEduardo Habkost     ASPEED_DEV_EHCI1,
112347df6f8SEduardo Habkost     ASPEED_DEV_EHCI2,
113347df6f8SEduardo Habkost     ASPEED_DEV_VIC,
114347df6f8SEduardo Habkost     ASPEED_DEV_SDMC,
115347df6f8SEduardo Habkost     ASPEED_DEV_SCU,
116347df6f8SEduardo Habkost     ASPEED_DEV_ADC,
117e1acf581SJoel Stanley     ASPEED_DEV_SBC,
118fe31a2ecSJoel Stanley     ASPEED_DEV_EMMC_BC,
119347df6f8SEduardo Habkost     ASPEED_DEV_VIDEO,
120347df6f8SEduardo Habkost     ASPEED_DEV_SRAM,
121347df6f8SEduardo Habkost     ASPEED_DEV_SDHCI,
122347df6f8SEduardo Habkost     ASPEED_DEV_GPIO,
123347df6f8SEduardo Habkost     ASPEED_DEV_GPIO_1_8V,
124347df6f8SEduardo Habkost     ASPEED_DEV_RTC,
125347df6f8SEduardo Habkost     ASPEED_DEV_TIMER1,
126347df6f8SEduardo Habkost     ASPEED_DEV_TIMER2,
127347df6f8SEduardo Habkost     ASPEED_DEV_TIMER3,
128347df6f8SEduardo Habkost     ASPEED_DEV_TIMER4,
129347df6f8SEduardo Habkost     ASPEED_DEV_TIMER5,
130347df6f8SEduardo Habkost     ASPEED_DEV_TIMER6,
131347df6f8SEduardo Habkost     ASPEED_DEV_TIMER7,
132347df6f8SEduardo Habkost     ASPEED_DEV_TIMER8,
133347df6f8SEduardo Habkost     ASPEED_DEV_WDT,
134347df6f8SEduardo Habkost     ASPEED_DEV_PWM,
135347df6f8SEduardo Habkost     ASPEED_DEV_LPC,
136347df6f8SEduardo Habkost     ASPEED_DEV_IBT,
137347df6f8SEduardo Habkost     ASPEED_DEV_I2C,
138347df6f8SEduardo Habkost     ASPEED_DEV_ETH1,
139347df6f8SEduardo Habkost     ASPEED_DEV_ETH2,
140347df6f8SEduardo Habkost     ASPEED_DEV_ETH3,
141347df6f8SEduardo Habkost     ASPEED_DEV_ETH4,
142347df6f8SEduardo Habkost     ASPEED_DEV_MII1,
143347df6f8SEduardo Habkost     ASPEED_DEV_MII2,
144347df6f8SEduardo Habkost     ASPEED_DEV_MII3,
145347df6f8SEduardo Habkost     ASPEED_DEV_MII4,
146347df6f8SEduardo Habkost     ASPEED_DEV_SDRAM,
147347df6f8SEduardo Habkost     ASPEED_DEV_XDMA,
148347df6f8SEduardo Habkost     ASPEED_DEV_EMMC,
149c59f781eSAndrew Jeffery     ASPEED_DEV_KCS,
150a3888d75SJoel Stanley     ASPEED_DEV_HACE,
151d9e9cd59STroy Lee     ASPEED_DEV_DPMCU,
152d9e9cd59STroy Lee     ASPEED_DEV_DP,
1533222165dSTroy Lee     ASPEED_DEV_I3C,
154b456b113SCédric Le Goater };
155b456b113SCédric Le Goater 
156ff90606fSCédric Le Goater #endif /* ASPEED_SOC_H */
157