/dports/devel/llvm90/llvm-9.0.1.src/lib/Target/AArch64/ |
H A D | AArch64LoadStoreOptimizer.cpp | 1398 bool IsPairedInsn = isPairedLdSt(MemMI); in isMatchingUpdateInsn() 1412 int Scale = getMemScale(MemMI); in isMatchingUpdateInsn() 1433 MachineInstr &MemMI = *I; in findMatchingUpdateInsnForward() local 1436 unsigned BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnForward() 1437 int MIUnscaledOffset = getLdStOffsetOp(MemMI).getImm() * getMemScale(MemMI); in findMatchingUpdateInsnForward() 1447 bool IsPairedInsn = isPairedLdSt(MemMI); in findMatchingUpdateInsnForward() 1449 unsigned DestReg = getLdStRegOp(MemMI, i).getReg(); in findMatchingUpdateInsnForward() 1487 MachineInstr &MemMI = *I; in findMatchingUpdateInsnBackward() local 1490 unsigned BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnBackward() 1491 int Offset = getLdStOffsetOp(MemMI).getImm(); in findMatchingUpdateInsnBackward() [all …]
|
/dports/devel/llvm80/llvm-8.0.1.src/lib/Target/AArch64/ |
H A D | AArch64LoadStoreOptimizer.cpp | 1401 bool IsPairedInsn = isPairedLdSt(MemMI); in isMatchingUpdateInsn() 1415 int Scale = getMemScale(MemMI); in isMatchingUpdateInsn() 1436 MachineInstr &MemMI = *I; in findMatchingUpdateInsnForward() local 1439 unsigned BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnForward() 1440 int MIUnscaledOffset = getLdStOffsetOp(MemMI).getImm() * getMemScale(MemMI); in findMatchingUpdateInsnForward() 1450 bool IsPairedInsn = isPairedLdSt(MemMI); in findMatchingUpdateInsnForward() 1452 unsigned DestReg = getLdStRegOp(MemMI, i).getReg(); in findMatchingUpdateInsnForward() 1490 MachineInstr &MemMI = *I; in findMatchingUpdateInsnBackward() local 1493 unsigned BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnBackward() 1494 int Offset = getLdStOffsetOp(MemMI).getImm(); in findMatchingUpdateInsnBackward() [all …]
|
/dports/devel/llvm70/llvm-7.0.1.src/lib/Target/AArch64/ |
H A D | AArch64LoadStoreOptimizer.cpp | 1401 bool IsPairedInsn = isPairedLdSt(MemMI); 1415 int Scale = getMemScale(MemMI); 1436 MachineInstr &MemMI = *I; 1439 unsigned BaseReg = getLdStBaseOp(MemMI).getReg(); 1440 int MIUnscaledOffset = getLdStOffsetOp(MemMI).getImm() * getMemScale(MemMI); 1450 bool IsPairedInsn = isPairedLdSt(MemMI); 1452 unsigned DestReg = getLdStRegOp(MemMI, i).getReg(); 1490 MachineInstr &MemMI = *I; 1493 unsigned BaseReg = getLdStBaseOp(MemMI).getReg(); 1494 int Offset = getLdStOffsetOp(MemMI).getImm(); [all …]
|
/dports/www/chromium-legacy/chromium-88.0.4324.182/third_party/llvm/llvm/lib/Target/AArch64/ |
H A D | AArch64LoadStoreOptimizer.cpp | 1774 MachineInstr &MemMI = *I; in findMatchingUpdateInsnForward() local 1777 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnForward() 1778 int MIUnscaledOffset = getLdStOffsetOp(MemMI).getImm() * TII->getMemScale(MemMI); in findMatchingUpdateInsnForward() 1792 if (!isTagStore(MemMI) && MemMI.getOpcode() != AArch64::STGPi) { in findMatchingUpdateInsnForward() 1793 bool IsPairedInsn = isPairedLdSt(MemMI); in findMatchingUpdateInsnForward() 1795 Register DestReg = getLdStRegOp(MemMI, i).getReg(); in findMatchingUpdateInsnForward() 1850 MachineInstr &MemMI = *I; in findMatchingUpdateInsnBackward() local 1853 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnBackward() 1854 int Offset = getLdStOffsetOp(MemMI).getImm(); in findMatchingUpdateInsnBackward() 1862 if (!isTagStore(MemMI)) { in findMatchingUpdateInsnBackward() [all …]
|
/dports/devel/llvm-cheri/llvm-project-37c49ff00e3eadce5d8703fdc4497f28458c64a8/llvm/lib/Target/AArch64/ |
H A D | AArch64LoadStoreOptimizer.cpp | 1756 MachineInstr &MemMI = *I; in findMatchingUpdateInsnForward() local 1759 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnForward() 1760 int MIUnscaledOffset = getLdStOffsetOp(MemMI).getImm() * TII->getMemScale(MemMI); in findMatchingUpdateInsnForward() 1774 if (!isTagStore(MemMI) && MemMI.getOpcode() != AArch64::STGPi) { in findMatchingUpdateInsnForward() 1775 bool IsPairedInsn = isPairedLdSt(MemMI); in findMatchingUpdateInsnForward() 1777 Register DestReg = getLdStRegOp(MemMI, i).getReg(); in findMatchingUpdateInsnForward() 1835 MachineInstr &MemMI = *I; in findMatchingUpdateInsnBackward() local 1838 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnBackward() 1839 int Offset = getLdStOffsetOp(MemMI).getImm(); in findMatchingUpdateInsnBackward() 1847 if (!isTagStore(MemMI)) { in findMatchingUpdateInsnBackward() [all …]
|
/dports/devel/llvm10/llvm-10.0.1.src/lib/Target/AArch64/ |
H A D | AArch64LoadStoreOptimizer.cpp | 1751 MachineInstr &MemMI = *I; in findMatchingUpdateInsnForward() local 1754 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnForward() 1755 int MIUnscaledOffset = getLdStOffsetOp(MemMI).getImm() * TII->getMemScale(MemMI); in findMatchingUpdateInsnForward() 1769 if (!isTagStore(MemMI) && MemMI.getOpcode() != AArch64::STGPi) { in findMatchingUpdateInsnForward() 1770 bool IsPairedInsn = isPairedLdSt(MemMI); in findMatchingUpdateInsnForward() 1772 Register DestReg = getLdStRegOp(MemMI, i).getReg(); in findMatchingUpdateInsnForward() 1811 MachineInstr &MemMI = *I; in findMatchingUpdateInsnBackward() local 1814 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnBackward() 1815 int Offset = getLdStOffsetOp(MemMI).getImm(); in findMatchingUpdateInsnBackward() 1823 if (!isTagStore(MemMI)) { in findMatchingUpdateInsnBackward() [all …]
|
/dports/devel/llvm12/llvm-project-12.0.1.src/llvm/lib/Target/AArch64/ |
H A D | AArch64LoadStoreOptimizer.cpp | 1774 MachineInstr &MemMI = *I; in findMatchingUpdateInsnForward() local 1777 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnForward() 1778 int MIUnscaledOffset = getLdStOffsetOp(MemMI).getImm() * TII->getMemScale(MemMI); in findMatchingUpdateInsnForward() 1792 if (!isTagStore(MemMI) && MemMI.getOpcode() != AArch64::STGPi) { in findMatchingUpdateInsnForward() 1793 bool IsPairedInsn = isPairedLdSt(MemMI); in findMatchingUpdateInsnForward() 1795 Register DestReg = getLdStRegOp(MemMI, i).getReg(); in findMatchingUpdateInsnForward() 1850 MachineInstr &MemMI = *I; in findMatchingUpdateInsnBackward() local 1853 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnBackward() 1854 int Offset = getLdStOffsetOp(MemMI).getImm(); in findMatchingUpdateInsnBackward() 1862 if (!isTagStore(MemMI)) { in findMatchingUpdateInsnBackward() [all …]
|
/dports/devel/llvm11/llvm-11.0.1.src/lib/Target/AArch64/ |
H A D | AArch64LoadStoreOptimizer.cpp | 1756 MachineInstr &MemMI = *I; in findMatchingUpdateInsnForward() local 1759 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnForward() 1760 int MIUnscaledOffset = getLdStOffsetOp(MemMI).getImm() * TII->getMemScale(MemMI); in findMatchingUpdateInsnForward() 1774 if (!isTagStore(MemMI) && MemMI.getOpcode() != AArch64::STGPi) { in findMatchingUpdateInsnForward() 1775 bool IsPairedInsn = isPairedLdSt(MemMI); in findMatchingUpdateInsnForward() 1777 Register DestReg = getLdStRegOp(MemMI, i).getReg(); in findMatchingUpdateInsnForward() 1835 MachineInstr &MemMI = *I; in findMatchingUpdateInsnBackward() local 1838 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnBackward() 1839 int Offset = getLdStOffsetOp(MemMI).getImm(); in findMatchingUpdateInsnBackward() 1847 if (!isTagStore(MemMI)) { in findMatchingUpdateInsnBackward() [all …]
|
/dports/www/chromium-legacy/chromium-88.0.4324.182/third_party/swiftshader/third_party/llvm-10.0/llvm/lib/Target/AArch64/ |
H A D | AArch64LoadStoreOptimizer.cpp | 1751 MachineInstr &MemMI = *I; in findMatchingUpdateInsnForward() local 1754 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnForward() 1755 int MIUnscaledOffset = getLdStOffsetOp(MemMI).getImm() * TII->getMemScale(MemMI); in findMatchingUpdateInsnForward() 1769 if (!isTagStore(MemMI) && MemMI.getOpcode() != AArch64::STGPi) { in findMatchingUpdateInsnForward() 1770 bool IsPairedInsn = isPairedLdSt(MemMI); in findMatchingUpdateInsnForward() 1772 Register DestReg = getLdStRegOp(MemMI, i).getReg(); in findMatchingUpdateInsnForward() 1811 MachineInstr &MemMI = *I; in findMatchingUpdateInsnBackward() local 1814 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnBackward() 1815 int Offset = getLdStOffsetOp(MemMI).getImm(); in findMatchingUpdateInsnBackward() 1823 if (!isTagStore(MemMI)) { in findMatchingUpdateInsnBackward() [all …]
|
/dports/devel/tinygo/tinygo-0.14.1/llvm-project/llvm/lib/Target/AArch64/ |
H A D | AArch64LoadStoreOptimizer.cpp | 1751 MachineInstr &MemMI = *I; in findMatchingUpdateInsnForward() local 1754 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnForward() 1755 int MIUnscaledOffset = getLdStOffsetOp(MemMI).getImm() * TII->getMemScale(MemMI); in findMatchingUpdateInsnForward() 1769 if (!isTagStore(MemMI) && MemMI.getOpcode() != AArch64::STGPi) { in findMatchingUpdateInsnForward() 1770 bool IsPairedInsn = isPairedLdSt(MemMI); in findMatchingUpdateInsnForward() 1772 Register DestReg = getLdStRegOp(MemMI, i).getReg(); in findMatchingUpdateInsnForward() 1811 MachineInstr &MemMI = *I; in findMatchingUpdateInsnBackward() local 1814 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnBackward() 1815 int Offset = getLdStOffsetOp(MemMI).getImm(); in findMatchingUpdateInsnBackward() 1823 if (!isTagStore(MemMI)) { in findMatchingUpdateInsnBackward() [all …]
|
/dports/devel/wasi-compiler-rt12/llvm-project-12.0.1.src/llvm/lib/Target/AArch64/ |
H A D | AArch64LoadStoreOptimizer.cpp | 1774 MachineInstr &MemMI = *I; in findMatchingUpdateInsnForward() local 1777 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnForward() 1778 int MIUnscaledOffset = getLdStOffsetOp(MemMI).getImm() * TII->getMemScale(MemMI); in findMatchingUpdateInsnForward() 1792 if (!isTagStore(MemMI) && MemMI.getOpcode() != AArch64::STGPi) { in findMatchingUpdateInsnForward() 1793 bool IsPairedInsn = isPairedLdSt(MemMI); in findMatchingUpdateInsnForward() 1795 Register DestReg = getLdStRegOp(MemMI, i).getReg(); in findMatchingUpdateInsnForward() 1850 MachineInstr &MemMI = *I; in findMatchingUpdateInsnBackward() local 1853 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnBackward() 1854 int Offset = getLdStOffsetOp(MemMI).getImm(); in findMatchingUpdateInsnBackward() 1862 if (!isTagStore(MemMI)) { in findMatchingUpdateInsnBackward() [all …]
|
/dports/devel/wasi-libcxx/llvm-project-13.0.1.src/llvm/lib/Target/AArch64/ |
H A D | AArch64LoadStoreOptimizer.cpp | 1888 MachineInstr &MemMI = *I; in findMatchingUpdateInsnForward() local 1891 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnForward() 1892 int MIUnscaledOffset = getLdStOffsetOp(MemMI).getImm() * TII->getMemScale(MemMI); in findMatchingUpdateInsnForward() 1906 if (!isTagStore(MemMI) && MemMI.getOpcode() != AArch64::STGPi) { in findMatchingUpdateInsnForward() 1907 bool IsPairedInsn = isPairedLdSt(MemMI); in findMatchingUpdateInsnForward() 1964 MachineInstr &MemMI = *I; in findMatchingUpdateInsnBackward() local 1966 MachineFunction &MF = *MemMI.getMF(); in findMatchingUpdateInsnBackward() 1968 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnBackward() 1969 int Offset = getLdStOffsetOp(MemMI).getImm(); in findMatchingUpdateInsnBackward() 1977 if (!isTagStore(MemMI)) { in findMatchingUpdateInsnBackward() [all …]
|
/dports/graphics/llvm-mesa/llvm-13.0.1.src/lib/Target/AArch64/ |
H A D | AArch64LoadStoreOptimizer.cpp | 1888 MachineInstr &MemMI = *I; in findMatchingUpdateInsnForward() local 1891 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnForward() 1892 int MIUnscaledOffset = getLdStOffsetOp(MemMI).getImm() * TII->getMemScale(MemMI); in findMatchingUpdateInsnForward() 1906 if (!isTagStore(MemMI) && MemMI.getOpcode() != AArch64::STGPi) { in findMatchingUpdateInsnForward() 1907 bool IsPairedInsn = isPairedLdSt(MemMI); in findMatchingUpdateInsnForward() 1964 MachineInstr &MemMI = *I; in findMatchingUpdateInsnBackward() local 1966 MachineFunction &MF = *MemMI.getMF(); in findMatchingUpdateInsnBackward() 1968 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnBackward() 1969 int Offset = getLdStOffsetOp(MemMI).getImm(); in findMatchingUpdateInsnBackward() 1977 if (!isTagStore(MemMI)) { in findMatchingUpdateInsnBackward() [all …]
|
/dports/lang/rust/rustc-1.58.1-src/src/llvm-project/llvm/lib/Target/AArch64/ |
H A D | AArch64LoadStoreOptimizer.cpp | 1888 MachineInstr &MemMI = *I; in findMatchingUpdateInsnForward() local 1891 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnForward() 1892 int MIUnscaledOffset = getLdStOffsetOp(MemMI).getImm() * TII->getMemScale(MemMI); in findMatchingUpdateInsnForward() 1906 if (!isTagStore(MemMI) && MemMI.getOpcode() != AArch64::STGPi) { in findMatchingUpdateInsnForward() 1907 bool IsPairedInsn = isPairedLdSt(MemMI); in findMatchingUpdateInsnForward() 1964 MachineInstr &MemMI = *I; in findMatchingUpdateInsnBackward() local 1966 MachineFunction &MF = *MemMI.getMF(); in findMatchingUpdateInsnBackward() 1968 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnBackward() 1969 int Offset = getLdStOffsetOp(MemMI).getImm(); in findMatchingUpdateInsnBackward() 1977 if (!isTagStore(MemMI)) { in findMatchingUpdateInsnBackward() [all …]
|
/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/llvm/lib/Target/AArch64/ |
H A D | AArch64LoadStoreOptimizer.cpp | 1888 MachineInstr &MemMI = *I; in findMatchingUpdateInsnForward() local 1891 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnForward() 1892 int MIUnscaledOffset = getLdStOffsetOp(MemMI).getImm() * TII->getMemScale(MemMI); in findMatchingUpdateInsnForward() 1906 if (!isTagStore(MemMI) && MemMI.getOpcode() != AArch64::STGPi) { in findMatchingUpdateInsnForward() 1907 bool IsPairedInsn = isPairedLdSt(MemMI); in findMatchingUpdateInsnForward() 1964 MachineInstr &MemMI = *I; in findMatchingUpdateInsnBackward() local 1966 MachineFunction &MF = *MemMI.getMF(); in findMatchingUpdateInsnBackward() 1968 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnBackward() 1969 int Offset = getLdStOffsetOp(MemMI).getImm(); in findMatchingUpdateInsnBackward() 1977 if (!isTagStore(MemMI)) { in findMatchingUpdateInsnBackward() [all …]
|
/dports/devel/wasi-compiler-rt13/llvm-project-13.0.1.src/llvm/lib/Target/AArch64/ |
H A D | AArch64LoadStoreOptimizer.cpp | 1888 MachineInstr &MemMI = *I; in findMatchingUpdateInsnForward() local 1891 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnForward() 1892 int MIUnscaledOffset = getLdStOffsetOp(MemMI).getImm() * TII->getMemScale(MemMI); in findMatchingUpdateInsnForward() 1906 if (!isTagStore(MemMI) && MemMI.getOpcode() != AArch64::STGPi) { in findMatchingUpdateInsnForward() 1907 bool IsPairedInsn = isPairedLdSt(MemMI); in findMatchingUpdateInsnForward() 1964 MachineInstr &MemMI = *I; in findMatchingUpdateInsnBackward() local 1966 MachineFunction &MF = *MemMI.getMF(); in findMatchingUpdateInsnBackward() 1968 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnBackward() 1969 int Offset = getLdStOffsetOp(MemMI).getImm(); in findMatchingUpdateInsnBackward() 1977 if (!isTagStore(MemMI)) { in findMatchingUpdateInsnBackward() [all …]
|
/dports/devel/llvm13/llvm-project-13.0.1.src/llvm/lib/Target/AArch64/ |
H A D | AArch64LoadStoreOptimizer.cpp | 1888 MachineInstr &MemMI = *I; in findMatchingUpdateInsnForward() local 1891 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnForward() 1892 int MIUnscaledOffset = getLdStOffsetOp(MemMI).getImm() * TII->getMemScale(MemMI); in findMatchingUpdateInsnForward() 1906 if (!isTagStore(MemMI) && MemMI.getOpcode() != AArch64::STGPi) { in findMatchingUpdateInsnForward() 1907 bool IsPairedInsn = isPairedLdSt(MemMI); in findMatchingUpdateInsnForward() 1964 MachineInstr &MemMI = *I; in findMatchingUpdateInsnBackward() local 1966 MachineFunction &MF = *MemMI.getMF(); in findMatchingUpdateInsnBackward() 1968 Register BaseReg = getLdStBaseOp(MemMI).getReg(); in findMatchingUpdateInsnBackward() 1969 int Offset = getLdStOffsetOp(MemMI).getImm(); in findMatchingUpdateInsnBackward() 1977 if (!isTagStore(MemMI)) { in findMatchingUpdateInsnBackward() [all …]
|
/dports/devel/llvm80/llvm-8.0.1.src/lib/Target/ARM/ |
H A D | ARMBaseInstrInfo.cpp | 168 MachineInstr *MemMI = nullptr; in convertToThreeAddress() local 242 MemMI = in convertToThreeAddress() 248 MemMI = BuildMI(MF, MI.getDebugLoc(), get(MemOpc)) in convertToThreeAddress() 254 NewMIs.push_back(MemMI); in convertToThreeAddress() 258 MemMI = in convertToThreeAddress() 264 MemMI = BuildMI(MF, MI.getDebugLoc(), get(MemOpc)) in convertToThreeAddress() 273 NewMIs.push_back(MemMI); in convertToThreeAddress() 285 MachineInstr *NewMI = (Reg == WBReg) ? UpdateMI : MemMI; in convertToThreeAddress()
|
/dports/devel/llvm70/llvm-7.0.1.src/lib/Target/ARM/ |
H A D | ARMBaseInstrInfo.cpp | 168 MachineInstr *MemMI = nullptr; 242 MemMI = 248 MemMI = BuildMI(MF, MI.getDebugLoc(), get(MemOpc)) 254 NewMIs.push_back(MemMI); 258 MemMI = 264 MemMI = BuildMI(MF, MI.getDebugLoc(), get(MemOpc)) 273 NewMIs.push_back(MemMI); 285 MachineInstr *NewMI = (Reg == WBReg) ? UpdateMI : MemMI;
|
/dports/devel/llvm10/llvm-10.0.1.src/lib/Target/ARM/ |
H A D | ARMBaseInstrInfo.cpp | 167 MachineInstr *MemMI = nullptr; in convertToThreeAddress() local 241 MemMI = in convertToThreeAddress() 247 MemMI = BuildMI(MF, MI.getDebugLoc(), get(MemOpc)) in convertToThreeAddress() 253 NewMIs.push_back(MemMI); in convertToThreeAddress() 257 MemMI = in convertToThreeAddress() 263 MemMI = BuildMI(MF, MI.getDebugLoc(), get(MemOpc)) in convertToThreeAddress() 272 NewMIs.push_back(MemMI); in convertToThreeAddress() 284 MachineInstr *NewMI = (Reg == WBReg) ? UpdateMI : MemMI; in convertToThreeAddress()
|
/dports/www/chromium-legacy/chromium-88.0.4324.182/third_party/swiftshader/third_party/llvm-10.0/llvm/lib/Target/ARM/ |
H A D | ARMBaseInstrInfo.cpp | 167 MachineInstr *MemMI = nullptr; in convertToThreeAddress() local 241 MemMI = in convertToThreeAddress() 247 MemMI = BuildMI(MF, MI.getDebugLoc(), get(MemOpc)) in convertToThreeAddress() 253 NewMIs.push_back(MemMI); in convertToThreeAddress() 257 MemMI = in convertToThreeAddress() 263 MemMI = BuildMI(MF, MI.getDebugLoc(), get(MemOpc)) in convertToThreeAddress() 272 NewMIs.push_back(MemMI); in convertToThreeAddress() 284 MachineInstr *NewMI = (Reg == WBReg) ? UpdateMI : MemMI; in convertToThreeAddress()
|
/dports/devel/tinygo/tinygo-0.14.1/llvm-project/llvm/lib/Target/ARM/ |
H A D | ARMBaseInstrInfo.cpp | 167 MachineInstr *MemMI = nullptr; in convertToThreeAddress() local 241 MemMI = in convertToThreeAddress() 247 MemMI = BuildMI(MF, MI.getDebugLoc(), get(MemOpc)) in convertToThreeAddress() 253 NewMIs.push_back(MemMI); in convertToThreeAddress() 257 MemMI = in convertToThreeAddress() 263 MemMI = BuildMI(MF, MI.getDebugLoc(), get(MemOpc)) in convertToThreeAddress() 272 NewMIs.push_back(MemMI); in convertToThreeAddress() 284 MachineInstr *NewMI = (Reg == WBReg) ? UpdateMI : MemMI; in convertToThreeAddress()
|
/dports/devel/llvm90/llvm-9.0.1.src/lib/Target/ARM/ |
H A D | ARMBaseInstrInfo.cpp | 167 MachineInstr *MemMI = nullptr; in convertToThreeAddress() local 241 MemMI = in convertToThreeAddress() 247 MemMI = BuildMI(MF, MI.getDebugLoc(), get(MemOpc)) in convertToThreeAddress() 253 NewMIs.push_back(MemMI); in convertToThreeAddress() 257 MemMI = in convertToThreeAddress() 263 MemMI = BuildMI(MF, MI.getDebugLoc(), get(MemOpc)) in convertToThreeAddress() 272 NewMIs.push_back(MemMI); in convertToThreeAddress() 284 MachineInstr *NewMI = (Reg == WBReg) ? UpdateMI : MemMI; in convertToThreeAddress()
|
/dports/www/chromium-legacy/chromium-88.0.4324.182/third_party/llvm/llvm/lib/Target/ARM/ |
H A D | ARMBaseInstrInfo.cpp | 176 MachineInstr *MemMI = nullptr; in convertToThreeAddress() local 250 MemMI = in convertToThreeAddress() 256 MemMI = BuildMI(MF, MI.getDebugLoc(), get(MemOpc)) in convertToThreeAddress() 262 NewMIs.push_back(MemMI); in convertToThreeAddress() 266 MemMI = in convertToThreeAddress() 272 MemMI = BuildMI(MF, MI.getDebugLoc(), get(MemOpc)) in convertToThreeAddress() 281 NewMIs.push_back(MemMI); in convertToThreeAddress() 293 MachineInstr *NewMI = (Reg == WBReg) ? UpdateMI : MemMI; in convertToThreeAddress()
|
/dports/devel/llvm-cheri/llvm-project-37c49ff00e3eadce5d8703fdc4497f28458c64a8/llvm/lib/Target/ARM/ |
H A D | ARMBaseInstrInfo.cpp | 168 MachineInstr *MemMI = nullptr; in convertToThreeAddress() local 242 MemMI = in convertToThreeAddress() 248 MemMI = BuildMI(MF, MI.getDebugLoc(), get(MemOpc)) in convertToThreeAddress() 254 NewMIs.push_back(MemMI); in convertToThreeAddress() 258 MemMI = in convertToThreeAddress() 264 MemMI = BuildMI(MF, MI.getDebugLoc(), get(MemOpc)) in convertToThreeAddress() 273 NewMIs.push_back(MemMI); in convertToThreeAddress() 285 MachineInstr *NewMI = (Reg == WBReg) ? UpdateMI : MemMI; in convertToThreeAddress()
|