Home
last modified time | relevance | path

Searched refs:v_mul_lo_u32 (Results 1 – 25 of 670) sorted by relevance

12345678910>>...27

/dports/www/chromium-legacy/chromium-88.0.4324.182/third_party/llvm/llvm/test/CodeGen/AMDGPU/GlobalISel/
H A Durem.i64.ll31 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v5
32 ; CHECK-NEXT: v_mul_lo_u32 v9, v6, v4
33 ; CHECK-NEXT: v_mul_lo_u32 v10, v7, v4
36 ; CHECK-NEXT: v_mul_lo_u32 v10, v5, v9
40 ; CHECK-NEXT: v_mul_lo_u32 v11, v4, v8
41 ; CHECK-NEXT: v_mul_lo_u32 v13, v5, v8
61 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v4
62 ; CHECK-NEXT: v_mul_lo_u32 v7, v7, v4
64 ; CHECK-NEXT: v_mul_lo_u32 v6, v6, v9
70 ; CHECK-NEXT: v_mul_lo_u32 v7, v4, v6
[all …]
H A Dsrem.i64.ll40 ; CHECK-NEXT: v_mul_lo_u32 v11, v10, v4
41 ; CHECK-NEXT: v_mul_lo_u32 v12, v9, v8
43 ; CHECK-NEXT: v_mul_lo_u32 v13, v9, v4
47 ; CHECK-NEXT: v_mul_lo_u32 v12, v8, v13
48 ; CHECK-NEXT: v_mul_lo_u32 v14, v4, v11
55 ; CHECK-NEXT: v_mul_lo_u32 v15, v8, v11
72 ; CHECK-NEXT: v_mul_lo_u32 v14, v9, v4
79 ; CHECK-NEXT: v_mul_lo_u32 v13, v4, v9
101 ; CHECK-NEXT: v_mul_lo_u32 v9, v1, v4
122 ; CHECK-NEXT: v_mul_lo_u32 v9, v3, v4
[all …]
H A Dudiv.i64.ll31 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v5
32 ; CHECK-NEXT: v_mul_lo_u32 v9, v6, v4
33 ; CHECK-NEXT: v_mul_lo_u32 v10, v7, v4
36 ; CHECK-NEXT: v_mul_lo_u32 v10, v5, v9
40 ; CHECK-NEXT: v_mul_lo_u32 v11, v4, v8
41 ; CHECK-NEXT: v_mul_lo_u32 v13, v5, v8
61 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v4
62 ; CHECK-NEXT: v_mul_lo_u32 v7, v7, v4
64 ; CHECK-NEXT: v_mul_lo_u32 v6, v6, v9
70 ; CHECK-NEXT: v_mul_lo_u32 v7, v4, v6
[all …]
/dports/devel/llvm-cheri/llvm-project-37c49ff00e3eadce5d8703fdc4497f28458c64a8/llvm/test/CodeGen/AMDGPU/GlobalISel/
H A Durem.i64.ll33 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v5
34 ; CHECK-NEXT: v_mul_lo_u32 v9, v6, v4
35 ; CHECK-NEXT: v_mul_lo_u32 v10, v7, v4
38 ; CHECK-NEXT: v_mul_lo_u32 v10, v5, v9
42 ; CHECK-NEXT: v_mul_lo_u32 v11, v4, v8
43 ; CHECK-NEXT: v_mul_lo_u32 v13, v5, v8
63 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v4
64 ; CHECK-NEXT: v_mul_lo_u32 v7, v7, v4
66 ; CHECK-NEXT: v_mul_lo_u32 v6, v6, v9
72 ; CHECK-NEXT: v_mul_lo_u32 v7, v4, v6
[all …]
H A Dsrem.i64.ll42 ; CHECK-NEXT: v_mul_lo_u32 v11, v10, v4
43 ; CHECK-NEXT: v_mul_lo_u32 v12, v9, v8
45 ; CHECK-NEXT: v_mul_lo_u32 v13, v9, v4
49 ; CHECK-NEXT: v_mul_lo_u32 v12, v8, v13
50 ; CHECK-NEXT: v_mul_lo_u32 v14, v4, v11
57 ; CHECK-NEXT: v_mul_lo_u32 v15, v8, v11
74 ; CHECK-NEXT: v_mul_lo_u32 v14, v9, v4
81 ; CHECK-NEXT: v_mul_lo_u32 v13, v4, v9
103 ; CHECK-NEXT: v_mul_lo_u32 v9, v1, v4
124 ; CHECK-NEXT: v_mul_lo_u32 v9, v3, v4
[all …]
H A Dudiv.i64.ll33 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v5
34 ; CHECK-NEXT: v_mul_lo_u32 v9, v6, v4
35 ; CHECK-NEXT: v_mul_lo_u32 v10, v7, v4
38 ; CHECK-NEXT: v_mul_lo_u32 v10, v5, v9
42 ; CHECK-NEXT: v_mul_lo_u32 v11, v4, v8
43 ; CHECK-NEXT: v_mul_lo_u32 v13, v5, v8
63 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v4
64 ; CHECK-NEXT: v_mul_lo_u32 v7, v7, v4
66 ; CHECK-NEXT: v_mul_lo_u32 v6, v6, v9
72 ; CHECK-NEXT: v_mul_lo_u32 v7, v4, v6
[all …]
/dports/devel/llvm11/llvm-11.0.1.src/test/CodeGen/AMDGPU/GlobalISel/
H A Durem.i64.ll33 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v5
34 ; CHECK-NEXT: v_mul_lo_u32 v9, v6, v4
35 ; CHECK-NEXT: v_mul_lo_u32 v10, v7, v4
38 ; CHECK-NEXT: v_mul_lo_u32 v10, v5, v9
42 ; CHECK-NEXT: v_mul_lo_u32 v11, v4, v8
43 ; CHECK-NEXT: v_mul_lo_u32 v13, v5, v8
63 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v4
64 ; CHECK-NEXT: v_mul_lo_u32 v7, v7, v4
66 ; CHECK-NEXT: v_mul_lo_u32 v6, v6, v9
72 ; CHECK-NEXT: v_mul_lo_u32 v7, v4, v6
[all …]
H A Dsrem.i64.ll42 ; CHECK-NEXT: v_mul_lo_u32 v11, v10, v4
43 ; CHECK-NEXT: v_mul_lo_u32 v12, v9, v8
45 ; CHECK-NEXT: v_mul_lo_u32 v13, v9, v4
49 ; CHECK-NEXT: v_mul_lo_u32 v12, v8, v13
50 ; CHECK-NEXT: v_mul_lo_u32 v14, v4, v11
57 ; CHECK-NEXT: v_mul_lo_u32 v15, v8, v11
74 ; CHECK-NEXT: v_mul_lo_u32 v14, v9, v4
81 ; CHECK-NEXT: v_mul_lo_u32 v13, v4, v9
103 ; CHECK-NEXT: v_mul_lo_u32 v9, v1, v4
124 ; CHECK-NEXT: v_mul_lo_u32 v9, v3, v4
[all …]
H A Dudiv.i64.ll33 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v5
34 ; CHECK-NEXT: v_mul_lo_u32 v9, v6, v4
35 ; CHECK-NEXT: v_mul_lo_u32 v10, v7, v4
38 ; CHECK-NEXT: v_mul_lo_u32 v10, v5, v9
42 ; CHECK-NEXT: v_mul_lo_u32 v11, v4, v8
43 ; CHECK-NEXT: v_mul_lo_u32 v13, v5, v8
63 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v4
64 ; CHECK-NEXT: v_mul_lo_u32 v7, v7, v4
66 ; CHECK-NEXT: v_mul_lo_u32 v6, v6, v9
72 ; CHECK-NEXT: v_mul_lo_u32 v7, v4, v6
[all …]
/dports/devel/llvm12/llvm-project-12.0.1.src/llvm/test/CodeGen/AMDGPU/GlobalISel/
H A Durem.i64.ll31 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v5
32 ; CHECK-NEXT: v_mul_lo_u32 v9, v6, v4
33 ; CHECK-NEXT: v_mul_lo_u32 v10, v7, v4
36 ; CHECK-NEXT: v_mul_lo_u32 v10, v5, v9
40 ; CHECK-NEXT: v_mul_lo_u32 v11, v4, v8
41 ; CHECK-NEXT: v_mul_lo_u32 v13, v5, v8
61 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v4
62 ; CHECK-NEXT: v_mul_lo_u32 v7, v7, v4
64 ; CHECK-NEXT: v_mul_lo_u32 v6, v6, v9
70 ; CHECK-NEXT: v_mul_lo_u32 v7, v4, v6
[all …]
H A Dsrem.i64.ll40 ; CHECK-NEXT: v_mul_lo_u32 v11, v10, v4
41 ; CHECK-NEXT: v_mul_lo_u32 v12, v9, v8
43 ; CHECK-NEXT: v_mul_lo_u32 v13, v9, v4
47 ; CHECK-NEXT: v_mul_lo_u32 v12, v8, v13
48 ; CHECK-NEXT: v_mul_lo_u32 v14, v4, v11
55 ; CHECK-NEXT: v_mul_lo_u32 v15, v8, v11
72 ; CHECK-NEXT: v_mul_lo_u32 v14, v9, v4
79 ; CHECK-NEXT: v_mul_lo_u32 v13, v4, v9
101 ; CHECK-NEXT: v_mul_lo_u32 v9, v1, v4
122 ; CHECK-NEXT: v_mul_lo_u32 v9, v3, v4
[all …]
H A Dudiv.i64.ll31 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v5
32 ; CHECK-NEXT: v_mul_lo_u32 v9, v6, v4
33 ; CHECK-NEXT: v_mul_lo_u32 v10, v7, v4
36 ; CHECK-NEXT: v_mul_lo_u32 v10, v5, v9
40 ; CHECK-NEXT: v_mul_lo_u32 v11, v4, v8
41 ; CHECK-NEXT: v_mul_lo_u32 v13, v5, v8
61 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v4
62 ; CHECK-NEXT: v_mul_lo_u32 v7, v7, v4
64 ; CHECK-NEXT: v_mul_lo_u32 v6, v6, v9
70 ; CHECK-NEXT: v_mul_lo_u32 v7, v4, v6
[all …]
/dports/devel/wasi-compiler-rt12/llvm-project-12.0.1.src/llvm/test/CodeGen/AMDGPU/GlobalISel/
H A Durem.i64.ll31 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v5
32 ; CHECK-NEXT: v_mul_lo_u32 v9, v6, v4
33 ; CHECK-NEXT: v_mul_lo_u32 v10, v7, v4
36 ; CHECK-NEXT: v_mul_lo_u32 v10, v5, v9
40 ; CHECK-NEXT: v_mul_lo_u32 v11, v4, v8
41 ; CHECK-NEXT: v_mul_lo_u32 v13, v5, v8
61 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v4
62 ; CHECK-NEXT: v_mul_lo_u32 v7, v7, v4
64 ; CHECK-NEXT: v_mul_lo_u32 v6, v6, v9
70 ; CHECK-NEXT: v_mul_lo_u32 v7, v4, v6
[all …]
H A Dsrem.i64.ll40 ; CHECK-NEXT: v_mul_lo_u32 v11, v10, v4
41 ; CHECK-NEXT: v_mul_lo_u32 v12, v9, v8
43 ; CHECK-NEXT: v_mul_lo_u32 v13, v9, v4
47 ; CHECK-NEXT: v_mul_lo_u32 v12, v8, v13
48 ; CHECK-NEXT: v_mul_lo_u32 v14, v4, v11
55 ; CHECK-NEXT: v_mul_lo_u32 v15, v8, v11
72 ; CHECK-NEXT: v_mul_lo_u32 v14, v9, v4
79 ; CHECK-NEXT: v_mul_lo_u32 v13, v4, v9
101 ; CHECK-NEXT: v_mul_lo_u32 v9, v1, v4
122 ; CHECK-NEXT: v_mul_lo_u32 v9, v3, v4
[all …]
H A Dudiv.i64.ll31 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v5
32 ; CHECK-NEXT: v_mul_lo_u32 v9, v6, v4
33 ; CHECK-NEXT: v_mul_lo_u32 v10, v7, v4
36 ; CHECK-NEXT: v_mul_lo_u32 v10, v5, v9
40 ; CHECK-NEXT: v_mul_lo_u32 v11, v4, v8
41 ; CHECK-NEXT: v_mul_lo_u32 v13, v5, v8
61 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v4
62 ; CHECK-NEXT: v_mul_lo_u32 v7, v7, v4
64 ; CHECK-NEXT: v_mul_lo_u32 v6, v6, v9
70 ; CHECK-NEXT: v_mul_lo_u32 v7, v4, v6
[all …]
/dports/devel/wasi-libcxx/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/GlobalISel/
H A Dsrem.i64.ll41 ; CHECK-NEXT: v_mul_lo_u32 v9, v8, v4
42 ; CHECK-NEXT: v_mul_lo_u32 v10, v7, v5
44 ; CHECK-NEXT: v_mul_lo_u32 v11, v7, v4
48 ; CHECK-NEXT: v_mul_lo_u32 v12, v4, v9
55 ; CHECK-NEXT: v_mul_lo_u32 v13, v5, v9
70 ; CHECK-NEXT: v_mul_lo_u32 v8, v8, v4
72 ; CHECK-NEXT: v_mul_lo_u32 v12, v7, v4
101 ; CHECK-NEXT: v_mul_lo_u32 v7, v1, v4
102 ; CHECK-NEXT: v_mul_lo_u32 v8, v0, v5
109 ; CHECK-NEXT: v_mul_lo_u32 v9, v1, v5
[all …]
H A Dudiv.i64.ll31 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v5
32 ; CHECK-NEXT: v_mul_lo_u32 v9, v6, v4
33 ; CHECK-NEXT: v_mul_lo_u32 v10, v7, v4
36 ; CHECK-NEXT: v_mul_lo_u32 v10, v5, v9
40 ; CHECK-NEXT: v_mul_lo_u32 v11, v4, v8
41 ; CHECK-NEXT: v_mul_lo_u32 v13, v5, v8
61 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v4
62 ; CHECK-NEXT: v_mul_lo_u32 v7, v7, v4
64 ; CHECK-NEXT: v_mul_lo_u32 v6, v6, v9
70 ; CHECK-NEXT: v_mul_lo_u32 v7, v4, v6
[all …]
/dports/graphics/llvm-mesa/llvm-13.0.1.src/test/CodeGen/AMDGPU/GlobalISel/
H A Dsrem.i64.ll41 ; CHECK-NEXT: v_mul_lo_u32 v9, v8, v4
42 ; CHECK-NEXT: v_mul_lo_u32 v10, v7, v5
44 ; CHECK-NEXT: v_mul_lo_u32 v11, v7, v4
48 ; CHECK-NEXT: v_mul_lo_u32 v12, v4, v9
55 ; CHECK-NEXT: v_mul_lo_u32 v13, v5, v9
70 ; CHECK-NEXT: v_mul_lo_u32 v8, v8, v4
72 ; CHECK-NEXT: v_mul_lo_u32 v12, v7, v4
101 ; CHECK-NEXT: v_mul_lo_u32 v7, v1, v4
102 ; CHECK-NEXT: v_mul_lo_u32 v8, v0, v5
109 ; CHECK-NEXT: v_mul_lo_u32 v9, v1, v5
[all …]
H A Dudiv.i64.ll31 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v5
32 ; CHECK-NEXT: v_mul_lo_u32 v9, v6, v4
33 ; CHECK-NEXT: v_mul_lo_u32 v10, v7, v4
36 ; CHECK-NEXT: v_mul_lo_u32 v10, v5, v9
40 ; CHECK-NEXT: v_mul_lo_u32 v11, v4, v8
41 ; CHECK-NEXT: v_mul_lo_u32 v13, v5, v8
61 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v4
62 ; CHECK-NEXT: v_mul_lo_u32 v7, v7, v4
64 ; CHECK-NEXT: v_mul_lo_u32 v6, v6, v9
70 ; CHECK-NEXT: v_mul_lo_u32 v7, v4, v6
[all …]
/dports/devel/llvm-devel/llvm-project-f05c95f10fc1d8171071735af8ad3a9e87633120/llvm/test/CodeGen/AMDGPU/GlobalISel/
H A Dsrem.i64.ll41 ; CHECK-NEXT: v_mul_lo_u32 v9, v8, v2
42 ; CHECK-NEXT: v_mul_lo_u32 v10, v7, v6
44 ; CHECK-NEXT: v_mul_lo_u32 v11, v7, v2
49 ; CHECK-NEXT: v_mul_lo_u32 v12, v2, v9
57 ; CHECK-NEXT: v_mul_lo_u32 v13, v6, v9
72 ; CHECK-NEXT: v_mul_lo_u32 v8, v8, v2
74 ; CHECK-NEXT: v_mul_lo_u32 v12, v7, v2
103 ; CHECK-NEXT: v_mul_lo_u32 v7, v5, v2
104 ; CHECK-NEXT: v_mul_lo_u32 v8, v4, v6
111 ; CHECK-NEXT: v_mul_lo_u32 v9, v5, v6
[all …]
H A Dudiv.i64.ll33 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v1
34 ; CHECK-NEXT: v_mul_lo_u32 v9, v6, v0
35 ; CHECK-NEXT: v_mul_lo_u32 v10, v7, v0
38 ; CHECK-NEXT: v_mul_lo_u32 v10, v1, v9
42 ; CHECK-NEXT: v_mul_lo_u32 v11, v0, v8
43 ; CHECK-NEXT: v_mul_lo_u32 v13, v1, v8
63 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v0
64 ; CHECK-NEXT: v_mul_lo_u32 v7, v7, v0
66 ; CHECK-NEXT: v_mul_lo_u32 v6, v6, v9
72 ; CHECK-NEXT: v_mul_lo_u32 v7, v0, v6
[all …]
/dports/devel/wasi-compiler-rt13/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/GlobalISel/
H A Dsrem.i64.ll41 ; CHECK-NEXT: v_mul_lo_u32 v9, v8, v4
42 ; CHECK-NEXT: v_mul_lo_u32 v10, v7, v5
44 ; CHECK-NEXT: v_mul_lo_u32 v11, v7, v4
48 ; CHECK-NEXT: v_mul_lo_u32 v12, v4, v9
55 ; CHECK-NEXT: v_mul_lo_u32 v13, v5, v9
70 ; CHECK-NEXT: v_mul_lo_u32 v8, v8, v4
72 ; CHECK-NEXT: v_mul_lo_u32 v12, v7, v4
101 ; CHECK-NEXT: v_mul_lo_u32 v7, v1, v4
102 ; CHECK-NEXT: v_mul_lo_u32 v8, v0, v5
109 ; CHECK-NEXT: v_mul_lo_u32 v9, v1, v5
[all …]
H A Dudiv.i64.ll31 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v5
32 ; CHECK-NEXT: v_mul_lo_u32 v9, v6, v4
33 ; CHECK-NEXT: v_mul_lo_u32 v10, v7, v4
36 ; CHECK-NEXT: v_mul_lo_u32 v10, v5, v9
40 ; CHECK-NEXT: v_mul_lo_u32 v11, v4, v8
41 ; CHECK-NEXT: v_mul_lo_u32 v13, v5, v8
61 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v4
62 ; CHECK-NEXT: v_mul_lo_u32 v7, v7, v4
64 ; CHECK-NEXT: v_mul_lo_u32 v6, v6, v9
70 ; CHECK-NEXT: v_mul_lo_u32 v7, v4, v6
[all …]
/dports/devel/llvm13/llvm-project-13.0.1.src/llvm/test/CodeGen/AMDGPU/GlobalISel/
H A Dsrem.i64.ll41 ; CHECK-NEXT: v_mul_lo_u32 v9, v8, v4
42 ; CHECK-NEXT: v_mul_lo_u32 v10, v7, v5
44 ; CHECK-NEXT: v_mul_lo_u32 v11, v7, v4
48 ; CHECK-NEXT: v_mul_lo_u32 v12, v4, v9
55 ; CHECK-NEXT: v_mul_lo_u32 v13, v5, v9
70 ; CHECK-NEXT: v_mul_lo_u32 v8, v8, v4
72 ; CHECK-NEXT: v_mul_lo_u32 v12, v7, v4
101 ; CHECK-NEXT: v_mul_lo_u32 v7, v1, v4
102 ; CHECK-NEXT: v_mul_lo_u32 v8, v0, v5
109 ; CHECK-NEXT: v_mul_lo_u32 v9, v1, v5
[all …]
H A Dudiv.i64.ll31 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v5
32 ; CHECK-NEXT: v_mul_lo_u32 v9, v6, v4
33 ; CHECK-NEXT: v_mul_lo_u32 v10, v7, v4
36 ; CHECK-NEXT: v_mul_lo_u32 v10, v5, v9
40 ; CHECK-NEXT: v_mul_lo_u32 v11, v4, v8
41 ; CHECK-NEXT: v_mul_lo_u32 v13, v5, v8
61 ; CHECK-NEXT: v_mul_lo_u32 v8, v6, v4
62 ; CHECK-NEXT: v_mul_lo_u32 v7, v7, v4
64 ; CHECK-NEXT: v_mul_lo_u32 v6, v6, v9
70 ; CHECK-NEXT: v_mul_lo_u32 v7, v4, v6
[all …]

12345678910>>...27